SU771884A1 - Делитель частоты импульсов со статическим накоплением - Google Patents

Делитель частоты импульсов со статическим накоплением Download PDF

Info

Publication number
SU771884A1
SU771884A1 SU782680595A SU2680595A SU771884A1 SU 771884 A1 SU771884 A1 SU 771884A1 SU 782680595 A SU782680595 A SU 782680595A SU 2680595 A SU2680595 A SU 2680595A SU 771884 A1 SU771884 A1 SU 771884A1
Authority
SU
USSR - Soviet Union
Prior art keywords
resistor
capacitor
voltage
input
base
Prior art date
Application number
SU782680595A
Other languages
English (en)
Inventor
Иван Иванович Обод
Original Assignee
За витель
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by За витель filed Critical За витель
Priority to SU782680595A priority Critical patent/SU771884A1/ru
Application granted granted Critical
Publication of SU771884A1 publication Critical patent/SU771884A1/ru

Links

Landscapes

  • Electrostatic Separation (AREA)

Description

1
Изобретение относитс  к импульсной технике и предназначено дл  использовани  в частотомерах, счетчиках импульсов и других цифровых устройствах .5
Известен накопительный делитель частоты, содержащий тиристор на транзисторах различной проводимости, накопительный конденсатор и разр дный транзистор l.10
Недостатком известного делител  частоты  вл етс  недостаточна  стабильность коэффициента делени .
Наиболее близким техническим решением к изобретению  вл етс  дели- 5 тель частоты импульсов, содержащий накопительный конденсатор, резисторы , диод и пороговый элемент, выполненный на однопереходном транзисторе 2 .20
В таком делителе частоты импульсов посто нна  времени зар да накопительного конденсатора больше, чем длительность входных импульсов, благодар  чему конденсатор зар жаетс  25 ступенчато. Коэффициент делени  определ етс  номиналами врем задающей цепи и пороговым значением включени  разр дного ключа. При большом коэффициемте делени  амплитуда ступеньки, 30
вызванна  очередным входным импульсом , становитс  малой и ее величина соизмерима с флуктуаци ми питающего напр жени . Так как пороговое значение включени  разр дного ключа неизменное , то встретитьс  пороговое значение и ступенчатое напр жение на конденсаторе при большом коэффициенте делени  могут только под очень острым углом. Это вызывает нестабильность коэффициента делени .
Целью изобретени   вл етс  повыиение стабильности коэффициента делени .

Claims (2)

  1. Цель достигаетс  тем, что в делитель частоты импульсов со статическим накоплением, содержащий накопительный- конденсатор, одна обкладка которого соединена с общей шиной, а друга  через последовательно соединенные первый резистор и диод - с входной шиной, пороговый элемент, выполненный на однопереходном транзисторе , эмиттер которого соединен с второй обкладкой накопительного конденсатора , одна база через второй резистор соединена с общей шиной, а друга  база через третий резистор соединена с источником питани , введены дополнительные резистор и конленсатор , соединенные последовательно, и операционный интегрирующий усилитель , один вход которого соединен с второй обкладкой накопительного конденсатора , второй вход через дополнительный резистор соединен с общей шиной, а выход через дополнительные конденсатор и резистор соединен с второй базой однопереходного транзис тора. На чертеже представлена принципиальна  электрическа  схема делител  частоты импульсов со статическим накоплением . Делитель частоты содержит накопительный конденсатор 1, резисторы 2-6, операционный интегрирующий усчлитель 7, конденсатор 8, диод 9 и пороговый элемент, выполненный на од нопереходном транзисторе 10. В исходном состо нии (до поступле ни  входных импульсов) накопительный конденсатор разр жен, однопереходный транзистор закрыт, на-выходе операционного интегрирующего усилител  на пр жение равно нулю. При поступлении входных импульсов начинает зар жатьс  накопительный ко денсатор 1. Так как посто нна  време ни зар да конденсатора 1 выбираетс  больше длительности входных импульсов , то он зар жаетс  ступенчато. На пр жение с конденсатора 1 поступает на вход однопереходного транзистора 10 и одновременно на вход операционного интегрирующего усилител  7. На выходе операционного интегрирующего усилител  по вл етс  линейно уменьшающеес  напр жение, которое прикладываетс  через конденсатор 8 и резистор 6 к второй базе однопереходного транзистора. Так как это напр жение отрицательное, то общее напр жение на второй базе транзистора 10 уменьшаетс , а скорость уменьшени  зависит от коэффициента делени . Чем выше коэффициент делени , тем быстрее происходит уменьшение этого напр жени . Изменение напр жени  на второй базе приводит к пропорциональному изменению порогового напр жени  включени . Следовательно, совпадение порогового напр жени  включени  однопереходного транзистора и напр жени  на конденсаторе 1 происходит под большим углом, что приводит к значительному повышению стабильности коэффициента делени . Формула изобретени  Делитель частоты импульсов со статическим накоплением, содержащий накопительный конденсатор, одна обкладка которого соединена с общей шиной, а друга  через последовательно соединенные первый резистор и диод - с входной шиной, пороговый элемент, выполненный на однопереходном транзисторе , эмиттер которого соединен с второй обкладкой накопительного конден- . сатора, одна база через второй резистор соединена с общей шиной, а друга  база через третий резистор соединена с источником питани , отличающийс  тем, что, с целью увеличени  стабильности коэффициента делени , в него введены дополнительные резистор и конденсатор, соединенные последовательно, и операционный интегрирующий усилитель, один вход которого соединен с второй обкладкой накопительного конденсатора, другой вход через дополнительный резистор соединен с общей шиной, а выход через дополнительные конденсатор и резистор соединен с второй базой однопереходного транзистора. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 483795, кл. Н 03 К 25/06, 21.03.73.
  2. 2.За вка Японии № 46-9593, кл. 98(9) D 31, 26.11.71.
SU782680595A 1978-11-09 1978-11-09 Делитель частоты импульсов со статическим накоплением SU771884A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782680595A SU771884A1 (ru) 1978-11-09 1978-11-09 Делитель частоты импульсов со статическим накоплением

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782680595A SU771884A1 (ru) 1978-11-09 1978-11-09 Делитель частоты импульсов со статическим накоплением

Publications (1)

Publication Number Publication Date
SU771884A1 true SU771884A1 (ru) 1980-10-15

Family

ID=20791983

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782680595A SU771884A1 (ru) 1978-11-09 1978-11-09 Делитель частоты импульсов со статическим накоплением

Country Status (1)

Country Link
SU (1) SU771884A1 (ru)

Similar Documents

Publication Publication Date Title
US3105158A (en) Step counter having storage capacitor discharge through tranistor driven to saturation with diode regenerative feedback
US3152306A (en) Control circuit for astable multivibrator
US3621281A (en) Linear rise and fall time current generator
US3514641A (en) Holdover circuit
US3641369A (en) Semiconductor signal generating circuits
US3376518A (en) Low frequency oscillator circuit
US3678500A (en) Analog digital converter
GB1281984A (en) Improvements in or relating to peak detection circuits
GB1208181A (en) Load sensing circuits
US3150271A (en) Transistor pump circuit with time constant multiplier
US3046413A (en) Transistor multiple count trigger with stepwave generator gates
SU771884A1 (ru) Делитель частоты импульсов со статическим накоплением
US3303359A (en) Linear ramp generator
US3555305A (en) Pulse generating circuit arrangment for producing pulses of different adjustable durations
US3258765A (en) Vfe%time
GB813307A (en) Transistor integrating circuits
US3711729A (en) Monostable multivibrator having output pulses dependent upon input pulse widths
US3453453A (en) One-shot circuit with short retrigger time
US3041537A (en) Transistor test set
GB1288305A (ru)
US3510683A (en) Control apparatus having integrating means for synchronizing and adjusting the phase of input and counter signals
US3163779A (en) Pulse divider employing threshold device triggered by coincidence of tryout pulses and synchronized rc-delayed pulses
US3418492A (en) Logic gates
US3317752A (en) Switching circuit utilizing bistable semiconductor devices
US3530314A (en) Monostable multivibrator circuit including means for preventing variations in output pulse width