SU771567A1 - Устройство дл измерени сопротивлени резисторов,образующих замкнутую цепь - Google Patents

Устройство дл измерени сопротивлени резисторов,образующих замкнутую цепь Download PDF

Info

Publication number
SU771567A1
SU771567A1 SU782688502A SU2688502A SU771567A1 SU 771567 A1 SU771567 A1 SU 771567A1 SU 782688502 A SU782688502 A SU 782688502A SU 2688502 A SU2688502 A SU 2688502A SU 771567 A1 SU771567 A1 SU 771567A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
resistors
block
switch
operational amplifier
Prior art date
Application number
SU782688502A
Other languages
English (en)
Inventor
Михаил Иванович Сегин
Original Assignee
Производственное Объединение "Электрон"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Производственное Объединение "Электрон" filed Critical Производственное Объединение "Электрон"
Priority to SU782688502A priority Critical patent/SU771567A1/ru
Application granted granted Critical
Publication of SU771567A1 publication Critical patent/SU771567A1/ru

Links

Landscapes

  • Measurement Of Resistance Or Impedance (AREA)

Description

Изобретение относится к измерительной технике, в частности к области измерения элементов цепей с сосредоченными постоянными, и может быть использовано в автоматике, радиотех- 5 нике и радиоэлектронике. Наибольший эффект может быть получен при использовании устройства для быстродействующего автоматического контроля радиокомпонентов радиоэлектронных уст- 10 ройств, собранных на печатных платах, в условиях массового производства.
Известно устройство для измерения параметров элементов сложных электрических цепей, содержащее источник 15 калиброванного напряжения, операционные, усилители с калиброванными сопротивлениями в цепях обратной связи, блок обработки информации [1] .
Недостатком известного устройства 20 является невысокая точность измерения.
Наиболее близким техническим решением к изобретению является устройство для измерения сопротивления 25 резисторов, образующих замкнутую цепь, содержащее операционный усилитель, источник напряжения, калиброванный резистор, показывающий прибор, причем выход источника напряже2 ния через калиброванный резистор соединен с входом операционного усилителя, выход которого соединен с входом показывающего прибора, в обратную связь операционного усилителя включен измеряемый резистор, а к общему проводу операционного усилителя подключен узел замкнутой цепи резисторов, непосредственно не связанный с измеряемым резистором [2] .
Такое устройство не обеспечивает высокой точности измерений из-за наличия конечной разности потенциалов между общим проводом и входом операционного усилителя, что приводит к наличию шунтирующего влияния резисторов замкнутой цепи на измеряеьий резистор.
Целью изобретения является повышение точности измерений.
Цель достигается тем, что в устройство для измерения сопротивления резисторов, образующих замкнутую цепь, содержащее основной операционный усилитель, источник напряжения, блок калиброванных резисторов, блок регистрации, три входные клеммы устройства, причем источник напряжения подключён через блок калиброванных резисторов к входу основного опера * 771567 ционного усилителя, выход которого соединен с блоком регистрации, введены дополнительный операционный усилитель, блок резисторов, -коммутатор, блок управления, блок программ. Причем вход и выход основного операционного усилителя соответственно соединены через коммутатор с первой и второй входными клеммами устройства,' служащими для подключения измеряемого резистора, блок резисторов включен между входом и выходом дополнительного операционного усилителя; вход которого соединен через коммутатор с третьей' входной клеммой устройства, служащей для подключения узла замкнутой цепи резисторов, непосредственно не связанного с измеряемым резистором, выход блока программ соединен через блок управления с входом коммутатора, четыре выхода которого соединены соответственно с управляемыми входами источника напряжения, блока калиброванных резисторов, блока регистрации, блока резисторов.
На чертеже представлена блок-схема устройства для измерения сопротивления резисторов, образующих замкнутую цепь, содержащая основной 1 и дополнительный 2 операционные усилители, коммутатор 3, блок управления 4, блок программ 5, источник напряжения 6, блок 7 калиброванных резисторов, блок 8 резисторов, блок регистрации 9 и объект измерения 10, представляющий собой замкнутую цепь проверяемых резисторов.
Устройство работает следующим образом.
Проверяемые резисторы, образующие замкнутую цепь, подключаются поочередно к цепи отрицательной обратной связи основного операционного усилителя 1 посредством коммутатора 3. Один из узлов цепи объекта измерения 10, не связанный непосредственно с измеряемым сопротивлением, подключается через коммутатор к входу дополнительного операционного усилителя 2. В цепь отрицательной обратной связи дополнительного операционного усилителя включается сопротивление, величина которого набирается блоком 8 резисторов посредством коммутатора.
. Входной ток основного операционного усилителя задается от источника напряжения б блоком калиброванных резисторов 7. Входной ток дополнительного операционного усилителя задается величиной сопротивления цепи между выходом основного усилителя и входом дополнительного усилителя, а источником этого тока служит напряжение на выходе основного усилителя. При обеспечении посредством коммутатора 3 равенств RWbM “ { = °3оп’» где RubMi- измеряемое сопротивление; КцаАмЪр калиброванное сопротивление ;
R1U - сопротивление проверяемой замкнутой цепи между выходом основного усилителя и входом дополнительного усилителя;
Raon.~ сопротивление цепи в обратной связи дополнительного усилителя, обеспечиваются одинаковые режимы работы обоих усилителей, чем достигается равенство потенциалов соответствующих им входов и тем самым устраняется шунтирующее влияние замкнутой цепи на измеряемое сопротивление.
Устройство позволяет проводить допусковый контроль резисторов, конденсаторов, корректирующих дросселей, измерять параметры полупроводниковых переходов, контролировать отсутствие обрывов печатных проводников и коротких замыканий между ними.

Claims (2)

  1. ционного усилител , выход которого соединен с блоком регистрации, введены дополнительный операционный усилитель, блок резисторов, -коммутатор , блок управлени , блок программ. Причем вход и выход основного операционного усилител  соответственно соединены через коммутатор с первой и второй входными клеммами устройства , служащими дл  подключени  измер емого резистора, блок резисторов включен между входом и выходом допол нительного операционного усилител  вход которого соединен через коммута тор с третьей входной клеммой устрой ства, служащей дл  подключени  узла замкнутой цепи резисторов, непосредственно не св занного с измер емым резистором, выход блока программ соединен через блок управлени  с вхо дом коммутатора, четыре которого соединены соответственно с упра л емыми входами источника напр жени  блока калиброванных резисторов, блока регистрации, блока резисторов. На чертеже представлена блок-схем устройства дл  измерени  сопротивлени  резисторов, образующих замкнутую цепь, содержаща  основной 1 и дополнительный 2 Операционные усилители, коммутатор 3, блок управлени  4, бло программ 5, источник напр жени  б, блок 7 калиброванных резисторов, бло 8 резисторов, блок регистрации 9 и объект измерени  10, представл ющий собой замкнутую цепь провер емых резисторов. Устройство работает следующим образом . Провер емые резисторы, образующие замкнутую цепь, подключаютс  поочередно к цепи отрицательной обратной св зи основного операционного усилител  1 посредством коммутатора 3. Один из узлов цепи объекта измерени  10, не св занный непосредственно с измер емым сопротивлением, подключаетс  через ко1«мутатор к входу дополнительного операционного усилител  2. В цепь отрицательной обрат ной св зи дополнительного операционного усилител  включаетс  сопротивле ние, величина которого набираетс  блоком 8 резисторов посредством коммутатора . . Входной ток основного операционного усилител  задаетс  от исзточника напр жени  б блоком калиброванных ре Эисторов 7. Входной ток дополнительного операционного усилител  залаетс  величиной сопротивлени  цепи межд выходом основного усилител  и входом дополнительного усилител , а источни ком этого тока служит напр жение на выходе основного усилител . При обес печении пс средством коммутатора 3 ра венств калиБр. Зоп где RUIM,- измер емое сопротивление; Rno v4bpr калиброванное сопротивление ; Rjj, - сопротивление провер емой замкнутой цепи между выходом основног о усилител  и входом дополнительного усилител ; Rgon - сопротивление цепи в обратной св зи дополнительного усилител , обеспечиваютс  одинаковые режимы работы обоих усилителей, чем достигаетс  равенство потенциалов соответствующих им входов и тем самым устран етс  шунтирующее вли ние замкнутой цепи на измер емое сопротивление. Устройство позвол ет проводить допусковый контроль резисторов, конденсаторов , корректирующих дросселей, измер ть параметры полупроводниковых переходов, контролировать отсутствие обрывов печатных проводников и коротких замыканий между ними. Формула изобретени  Устройство дл  измерени  сопротивлени  резисторов,образующих замкнутую цепь, содержащее основной операционный усилитель, источник напр жени , блок калиброванных резисторов, блок регистрации, три входные клеммы устройства, причем источник напр жени  подключен через блок калиброванных резисторов к входу основного операционного усилител , выход которого соединен с блоком регистрации, отличающеес  .тем, что, с целью повышени , точности измерений, в него введены дополнительный операционный усилитель, блок резисторов, коммутатор, блок управлени , блок программ, при этом вход и выход основного операционного усилител  соответственно соединены через коммутаTO i с первой и второй входными клеммами устройства, служащими дл  подключени  измер емого резистора, блок резисторов включен между входом и выходом дополнительного операционного усилител , вход которого соединен через коммутатор с третьей входной клеммой устройства, служащей дл  подключени  узла замкнутой цепи резисторов., непосредственно не св занного с измер емым резистором, выход блока программ соединен через блок управление с входом коммутатора, Четыре выхода которого соединены соответственно с управл емыми входами , источника напр жени , блока калиброванных резисторов, блока регистрации , блока резисторов. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР 490361, КЛ. G 01 Я 27/00, 03.04.73.
  2. 2.Авторское свидетельство СССР 308387, кл. G 01 Я 27/00, 19.06.70 (прототип) .
SU782688502A 1978-11-27 1978-11-27 Устройство дл измерени сопротивлени резисторов,образующих замкнутую цепь SU771567A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782688502A SU771567A1 (ru) 1978-11-27 1978-11-27 Устройство дл измерени сопротивлени резисторов,образующих замкнутую цепь

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782688502A SU771567A1 (ru) 1978-11-27 1978-11-27 Устройство дл измерени сопротивлени резисторов,образующих замкнутую цепь

Publications (1)

Publication Number Publication Date
SU771567A1 true SU771567A1 (ru) 1980-10-15

Family

ID=20795200

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782688502A SU771567A1 (ru) 1978-11-27 1978-11-27 Устройство дл измерени сопротивлени резисторов,образующих замкнутую цепь

Country Status (1)

Country Link
SU (1) SU771567A1 (ru)

Similar Documents

Publication Publication Date Title
US20200049778A1 (en) Phase compensation circuit, magnetic induction imaging device and phase compensation method
JP2003028900A (ja) 非接触電圧測定方法およびその装置
US3227953A (en) Bridge apparatus for determining the input resistance and beta figure for an in-circuit transistor
SU771567A1 (ru) Устройство дл измерени сопротивлени резисторов,образующих замкнутую цепь
US3448378A (en) Impedance measuring instrument having a voltage divider comprising a pair of amplifiers
CN214041542U (zh) 一种用于直流电阻测试仪的恒流电路
CN110244128A (zh) 热电阻四线制实时测量电路及其实现方法
US3571706A (en) Voltage measuring apparatus employing feedback gain control to obtain a predetermined output and a feedback loop to readout the gain value
US2894206A (en) Transistor beta tester
US2886774A (en) Vector locus plotters
US3378765A (en) Device for the direct measurement of capacitance
KR850000359B1 (ko) 호올(Hall)소자의 동상 전압제거 회로
SU1698828A1 (ru) Устройство дл измерени номиналов электрических цепей
US2857531A (en) Method of and apparatus for noise measurement or indication in an electric circuit
SU1187101A1 (ru) Устройство дл измерени номиналов электрических цепей
CN113702711B (zh) 电阻测试电路及电阻测试方法
JP2654493B2 (ja) デジタル電気抵抗計の回路
CN110927465B (zh) 直流电阻测量电路及装置
US3204179A (en) Test circuit for determining impedance and related characteristics of an electrical element including transistor means operated with zero collector-to-base voltage
US858335A (en) Apparatus for measuring electrical resistances.
US3832633A (en) Transistor beta measuring instrument
JPS5825353Y2 (ja) 微小抵抗変化量測定装置
US3147434A (en) Circuit for measuring the time symmetry of waveform polarity
SU718804A1 (ru) Устройство дл измерени сопротивлени резисторов образующих замкнутую цепь
RU1794760C (ru) Устройство дл измерени проводимости изол ции рельсовой линии