SU750694A1 - Устройство дл цифрового управлени непосредственным преобразователем частоты - Google Patents

Устройство дл цифрового управлени непосредственным преобразователем частоты Download PDF

Info

Publication number
SU750694A1
SU750694A1 SU782574647A SU2574647A SU750694A1 SU 750694 A1 SU750694 A1 SU 750694A1 SU 782574647 A SU782574647 A SU 782574647A SU 2574647 A SU2574647 A SU 2574647A SU 750694 A1 SU750694 A1 SU 750694A1
Authority
SU
USSR - Soviet Union
Prior art keywords
frequency
counter
output
digital control
frequency converter
Prior art date
Application number
SU782574647A
Other languages
English (en)
Inventor
Игорь Тевавич Пар
Original Assignee
Предприятие П/Я Г-4884
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4884 filed Critical Предприятие П/Я Г-4884
Priority to SU782574647A priority Critical patent/SU750694A1/ru
Application granted granted Critical
Publication of SU750694A1 publication Critical patent/SU750694A1/ru

Links

Landscapes

  • Control Of Voltage And Current In General (AREA)
  • Power Conversion In General (AREA)
  • Particle Accelerators (AREA)

Description

готы остаетс  посто нной, что ведет k ухудшению регулировочных свойств системы при отклонении частоты силового питающего напр жени .
Цель изобретени  - улучшение регулировочных свойств устройства.
Это достигаетс  тем, что устройство дл  цифрового управлени  непосредственным преобразователем частоты дополнительно снабжено управл емым делителем частоты и счетчиком, счетные входы которых подключены к выходу генератора высокой частоты, а установочный вход упом нутого счетчика подключен к выходу формировател  синхроимпульсов, причем выход счетчика подключен к другому входу упрдвл емого делител  частоты, а выход делител  частоты подключен к счетным входам счетчиков высокой частоты.
На чертеже дана структурна  схема устройства.
Устройство состоит из формировател  1 синхронизирующих импульсов, вход которого подключен к силовому питающему.напр жению, а-выходы к счетчикам 2-7 высокой частоты и к счетчику 8, счётные входы счетчиков 2-7 подключены к выходу управл емого делител  9 частоты, а входы установки - к выходу формировател  : счетный вход счетчика 8 подключен к выходу генератора 10 высокой частоты , а вход установки - к выходу формировател  1, кроме того, один вход делител  9 подключен к выходу генератора 10, блоков сравнени  11 16 , имеющих по два входа, один из которых включен на выход соответствующего счетчика 2 - 7, д другой - на выход счетчика 17 низкой частоты, вход которого включен на выход генератора 18, распределительного блока 19, один вход которого подключен к выходам блоков сравнени  11 - 16, синхронизирующий вход - на выход формировател  синхроимпульсов 1.
Устройство работает следующим образом.
На вход блока 1 подаетс  трехфазное силовое питающее напр жение, которое преобразуетс  в последовательность импульсов шестикратной .частоты. Эта последовательность импульсов поступает на вход счетчика 8. При этом за врем  действи  импульса информаци  С выхода счетчика поступает в управл емый делитель 9 частоты и счетчик устанавливаетс  в нулевое состо ние. В промежутке между импульсами счетчик 8 мен ет свое состо ние в сторону увеличени  двоичного числа с частотой, определ емой генератором 10. Таким образом при изменении частоты силового питающего напрюхени  изменитс  промежуток времени между импульсами, а следовательно , изменитс  двоичное число
перписываемое в управл емый делитель частоты, и частота следовани  импульсов с выхода делител  9 частоты . В некоторый момент времени t (см. фиг. 2) частота силового питающего напр жени  равна f . В этот момент времени на выходе блока 1 формируетс  импульс длительностью т, в течение которого код, наход щийс  счетчике 8, переписываетс  в управл емый делитель 9 частоты. В конце импульса счетчик обнул етс  и в течение интервала времени t код счетчика линейно возрастает с частотой генератора 10. в момент времени tj операци , описанна  выше, повтор етс . В случае, когда частота генератора и код, поступающий на вход делител  9, выбраны таким образом, что изменение состо ни  счетчиков 2 - 7 от нул  до максимального происходит за полпериода частоты силового питающего напр жени , в момент времени t частота силового питающего напр жени  увеличитс  в два раза . В соответствии с этим врем  межд импульсами с выхода блока 1 уменьшаетс  также в два раза. При этом число, записанное в счетчике 8, также окажетс  меньше в два раза. На эт величину изменитс и коэффициент делни  управл емого делител  9 и, соот .ветственно, в два раза увеличитс  чатота изменени  состо ни  счетчиков 2-7. При этом изменение состо ни  счетчиков 2 - 7 от нулевого до максимального будет происходить за- полпериода частоты силового питающего напр жени . Аналогично будет происходить процесс и при уменьшении частоты .
Таким образом, введение в схему управл емого делител  частоты и счетчика 8 позвол ет улучшить регулировочные свойства системы при широком диапазоне изменени  частоты питающего напр жени .

Claims (3)

1.Жемеров Г. Г. Тиристорные-преобразователи частоты с непосредственной св зью.-М.;Энерги , 1977,
с. 217.
2.Писарев А. Л.и Деткин Л. Л Управление тиристорными преобразовател ми .- М.: Энерги , 1975, с. 22,
3.Авторское свидетельство СССР 224656, кл. Н 02 М 3/535, 1968.
SU782574647A 1978-01-30 1978-01-30 Устройство дл цифрового управлени непосредственным преобразователем частоты SU750694A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782574647A SU750694A1 (ru) 1978-01-30 1978-01-30 Устройство дл цифрового управлени непосредственным преобразователем частоты

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782574647A SU750694A1 (ru) 1978-01-30 1978-01-30 Устройство дл цифрового управлени непосредственным преобразователем частоты

Publications (1)

Publication Number Publication Date
SU750694A1 true SU750694A1 (ru) 1980-07-23

Family

ID=20746645

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782574647A SU750694A1 (ru) 1978-01-30 1978-01-30 Устройство дл цифрового управлени непосредственным преобразователем частоты

Country Status (1)

Country Link
SU (1) SU750694A1 (ru)

Similar Documents

Publication Publication Date Title
US3883817A (en) Digital phase-locked loop
SU750694A1 (ru) Устройство дл цифрового управлени непосредственным преобразователем частоты
GB1499565A (en) Scanning system for digital analogue converter
SU812197A3 (ru) Способ взаимной синхронизацииСТАНциОННыХ гЕНЕРАТОРОВ ТАКТОВОйчАСТОТы B узлАХ СЕТи СВ зи C BPE-МЕННыМ уплОТНЕНиЕМ
SU983977A1 (ru) Цифровое устройство дл управлени непосредственным преобразователем частоты
US3603893A (en) Phase locked oscillators
SU949579A1 (ru) Генератор сигналов управлени сейсмическими вибраторами
SU728208A1 (ru) Устройство дл фазового управлени тиристорами
SU1198707A1 (ru) Устройство для управления инвертором с частотно-импульсной модуляцией
SU902297A1 (ru) Устройство дл передачи частотно-манипулированных сигналов
SU1467783A1 (ru) Устройство дл формировани частотно-манипулированного сигнала
SU847497A1 (ru) Управл емый генератор импульсов
SU619998A1 (ru) Датчик напр жени вентильного преобразовател
SU576651A1 (ru) Способ управлени инвертором напр жени
SU653578A1 (ru) Фазозадающее устройство
SU1584115A1 (ru) Устройство дл формировани сигналов с угловой модул цией
SU1201997A1 (ru) Устройство дл управлени инвертором с широтно-импульсной модул цией
SU862330A1 (ru) Устройство дл регулировани фазы управл ющих импульсов
SU1434529A1 (ru) Устройство дл управлени инвертором с фазо-импульсной модул цией
SU851732A1 (ru) Устройство дл управлени вентильнымпРЕОбРАзОВАТЕлЕМ
SU571891A1 (ru) Устройство задержки
SU907756A1 (ru) Устройство дл управлени преобразователем,предназначенным дл работы на группу нагрузок
SU498695A1 (ru) Устройство дл управлени непосредственным преобразователем частоты
SU1275684A1 (ru) Способ формировани импульсов управлени тиристорами @ -фазного автономного инвертора с широтно-импульсным регулированием
JPS57174939A (en) Phase locked loop circuit