(54) УСТРОЙСТВО .КОДИРОВАНИЯ РЕЧЕВСТО СИГНАЛА , В СИСТЕМАХ ВЫВОДА ИНФОРМАЦИИ ГОЛОСОМ(54) DEVICE .CODING OF RECHEAST SIGNAL, IN THE SYSTEM OF INFORMATION OUTPUT BY VOICE
Изобретение относитс к области приборостроени и может быть использовано в устройствах вывода информации в речевой форме из дискретных систем обработк информации, а также в технике электросв зи . . Известны устройства вывода информации , голосом, в которых кодирование рече вого сигнала осуществл етс при помощк анализаторов вокодерного типа i, Недостатками вокодерных систем речевого ответа вл ютс невысокое качест во речи, сложность алгоритмов синтеза и наличие в анализаторах речевых- сигаалов сие тем аналоговых фильтров, В св зи с этим из систем речевого ответа наиболее широко примен ютс компил тивные системы , в которых кодирование речевых сигналов осуществл етс импульсно-Jcoдовой модул цией. Наиболее близким к предложенному по технической сущности вл етс уст ройство кодировани речевого сигнала в системах вывода информации голосом, содержащее кодер и первый сумматор, подключенный входом к выходу блока квантовани 2. Недостаток этого устройства состоит в большой избыточности описани речевого сигнала. Цель изобретени - сокращение избыточности описани речевого сигнала. Поставленна цель достигаетс за счет введени в устройство двух коммутаторов , четьфех,блоков задержки, -пороговой схемой, второго сумматора, блока управлени и вентил . вь1ходов первого коммутатора подключен ко входу блока квантовани , а другой выход подключен одновременно ко входу первого блока фадержки и к одному из входов второго сумматора. Другой вход вггорого сумматора соединен с выходом третьего блока задержки, а выход - с первым входом пороговой схемы. Один выход псфоговой схемы подключен к другому входу первого коммутатора, другой выход ко входу блока управлени , выход котоpbro подключен одновременно к третьему , входу первого коммутатора, второму входу пороговой схемы, одному из-входов второго Коммутатора н к одному из входов вентил . Выход вентил соединён с входом кодера, а вход соединен одновременно с выходом блока квантовани и входом второго блока зедоржки, выход которого соединен с вторым входом второго коммутатора. Вход г четвертого блока задержки соединен одновременно с выходом первого сумматора л со входом третьего блока задержки, а выход - с третьим входом второго коммутатора , четвертый выход которого.соединен с выходом первого блока задержки, а вы ход - со вторым входом первого сумматора . . На чертеже изображена структурна схема предложенного устройства. Устройство содержит блок квантовани 1, вентиль 2, кодер 3, второй элемент задержки 4, первый коммутатор 5, первый эле мент задержки 6, второй коммутатор 7, первый сумматор 8, пороговую схему 9, второй сумматор 10, третий элемент задержки ,11, четвертый элемент задержки 12, блок управлени 13, Запоминающее устройство, подключенкое к выходу кодера (не показано), залисывает не каждое-значение приращени речевого сигнала О ( i ), полученное методом ДИКМ, а только те, которые необходимы дл восстановлени речевого сигнала с ошибкой, не превышающей заданную величину р. В случае, если дл воестановлени речевого сигнала на i-H щаге может быть использовано приращение речевого сигнала, полученное на (t -1)м шаге, то значение приращени на i -м шаге в запоминающее устройство не записываетс . Дл обозначени моменг . f. .. ... тов , когда дл приращени речевого сигнала может быть использовано прираще ние, полученное на предыдущем шаге, вв дитс массив предсказаний Р ( i ). Элементы массива Р (i ) могут принимать 1 или О. Устройство работает следующим образом . Речевой сигнал X(t ) поступает на, вход первого коммутатора 5. В исход ном состо нии сигнал, поступающий на управл ющий Вход первого коммутатора с блока управлени 13, разрешает прохождение речевого сигнала на вход блока квантовани 1. С выхода блока йМнтоЬа11и 1 значение речевого сигнаrtKi wf SJWf ла а {1) поступает одновременно наThe invention relates to the field of instrumentation and can be used in speech output devices from discrete information processing systems, as well as in telecommunications engineering. . Information output devices are known, by voice, in which the speech signal is encoded using vocoder type i analyzers. The disadvantages of vocoder voice response systems are the low quality of speech, the complexity of the synthesis algorithms and the presence of analog filters in speech signal analyzers, B therefore, of the speech response systems, the most widely used are compiling systems, in which speech coding is performed by pulse-Jcode modulation. The closest to the proposed technical entity is a speech coding device in voice output systems containing an encoder and a first adder connected by an input to the output of quantization unit 2. The disadvantage of this device is the high redundancy of the speech signal description. The purpose of the invention is to reduce the redundancy of the speech signal description. The goal is achieved by introducing into the device two switches, chtephekh, delay blocks, a threshold scheme, a second adder, a control unit and a valve. The inputs of the first switch are connected to the input of a quantization unit, and the other output is connected simultaneously to the input of the first fader unit and to one of the inputs of the second adder. The other input of the adder is connected to the output of the third delay unit, and the output is connected to the first input of the threshold circuit. One output of the psfog circuit is connected to another input of the first switch, another output is connected to the input of the control unit, the output of which is connected to the third one, the input of the first switch, the second input of the threshold circuit, one of the inputs of the second switch n to one of the valve inputs. The output of the valve is connected to the input of the encoder, and the input is connected simultaneously with the output of the quantization unit and the input of the second planting unit, the output of which is connected to the second input of the second switch. Input g of the fourth delay block is connected simultaneously with the output of the first adder l with the input of the third delay block, and the output with the third input of the second switch, the fourth output of which is connected to the output of the first delay block, and the output with the second input of the first adder. . The drawing shows a block diagram of the proposed device. The device contains a quantization unit 1, valve 2, encoder 3, second delay element 4, first switch 5, first delay element 6, second switch 7, first adder 8, threshold circuit 9, second adder 10, third delay element 11, fourth delay element 12, control unit 13, a storage device connected to the output of the encoder (not shown), fills not every increment value of the speech signal O (i) obtained by the DMCM method, but only those that are necessary for recovering the speech signal with an error, not exceeding a predetermined th value p. In the event that the speech signal increment obtained at (t -1) step m can be used to reconstruct the speech signal at the i-H step, then the increment value at the i -th step is not written to the memory device. To denote moments. f. .. ... com, when the increment obtained in the previous step can be used to increment the speech signal, input the prediction array P (i). The elements of the array P (i) can take 1 or O. The device works as follows. The speech signal X (t) is fed to the input of the first switch 5. In the initial state, the signal arriving at the control input of the first switch from the control unit 13 allows the speech signal to pass to the input of the quantizing unit 1. From the output of the block Interval 11 and the value of speech The signal rKi wf SJWf la a {1) arrives simultaneously on
748498748498
вход вентил 2, вход второго элемента задержки 4 и на вход первого сумматора 8. В исходнок состо нии вентшш 2 открыт и згшчение а( 1) поступает на кодер 3 и далее в запоминающее устройство . На второй вход первого сумматора 8 в исходном состо нии посту-т пает нулевой игнал с вьтхода второгоthe input of the valve 2, the input of the second delay element 4 and the input of the first adder 8. In the initial state, fan 2 is open and input a (1) goes to the encoder 3 and then to the storage device. To the second input of the first adder 8 in the initial state, the post-t drops zero zero from the output of the second