SU74774A1 - Устройство дл умножени - Google Patents

Устройство дл умножени

Info

Publication number
SU74774A1
SU74774A1 SU50832A SU357555A SU74774A1 SU 74774 A1 SU74774 A1 SU 74774A1 SU 50832 A SU50832 A SU 50832A SU 357555 A SU357555 A SU 357555A SU 74774 A1 SU74774 A1 SU 74774A1
Authority
SU
USSR - Soviet Union
Prior art keywords
voltage
phase
amplifier
output
input
Prior art date
Application number
SU50832A
Other languages
English (en)
Inventor
И.С. Брук
Original Assignee
И.С. Брук
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by И.С. Брук filed Critical И.С. Брук
Priority to SU50832A priority Critical patent/SU74774A1/ru
Application granted granted Critical
Publication of SU74774A1 publication Critical patent/SU74774A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Description

Известны электрические схемы счетно-решающих устройств дл  решени  алгебраических и диференциальных уравнений, где элементом применен множитель, напр жение на выходе .которого пропорционально произведению двух других напр жений . Известен также целый р д схем и устройств ка-к электронных, так и механических, служаш;их дл  этой цели, но в практике не используемых из-за их недостатков.
Предлагаемое устройство дл  умножени  (электронный множитель) имеет р д преимуш;ес11в по сравнению с известными.
На фиг. 1 и 2 приведена схема устройства и векторна  диаграмма
напр жений.
Устройство состоит из усилител  У (фиг. 1) и фазового дискриминатора ФД. На вход усилител  подаетс  )дно из переменных ка пр жений V 1, имеюш;ее фазу ,.
Выходное напр жен-и€ усилител  2, имеюш,ее ту же фазу ср,, складываетс  €о вторым переменным напр жением (/2, имеющим фазу f 5, отличающуюс  от , на некоторый угол а (фиг. 2).
Полученное налр жени-е -сумма напр жений V + 2 лодаетс  на фазовый дискриминатор ФД и сравнива етс  € суммой входного напр жени  Уьимеющего фазу, и некоторого третьего напр жени  f/,, которое имеет фазу -Рз , т. е. с напр жением Vj + Д- В фазовом Дискриминаторе сравниваютс  фазы этих напр жений Vi + Ц и V. + L2.
На выходе фазового дискриминатора 1получаетс  «апр л-гение, завис щее по знаку и величине от разности фаз напр жений I/, -{- 6j ж
1/2 + -2- Это .напр жение с фазо вого дискриминатора подаетс  на усилитель и автоматически мен ет его коэфициент усилени , т. е. величину выходного напр л ени  У- так, чтобы угол между напр жени ми 1/1 и 1/2 + J-, приближалс  к нулю. Если напр жени  l/j -f U и ., совпадают по фазе (фиг. 2),
то отношение напр жений
жно быть равно отношению напр жений а следовательно, напр  .2
жение Уг на выходе усилител  aiтОМатически устанавливаетс  равным Vz V t - Если напр жение f/i поддерживать посто нным и прин ть за единицу , то .выходное .напр л ение V-2 будет равно 72 Vi..3, т. е. произведению вектора входного напр жени  У на величину напр жени  1/2. Иными словами при 6/1 1 мно415
житель может быть применен дл  указанных выше целей.
Предмет изобретени 
Устройство дл  умножени , отличающеес  тем, что оно составлено из усилител  и фазового .дискриминетойа,,сравни,вающегогеоjMerpHqecKHe напр жений на входе ,ц выходе усилител  с одинаковыми между собой по фазе, «о различными Ъ® величине .дополнительными напр жени ми .и подаю У
щего напр жение, завис щее от разлости фаз указанных сумм, на вход усилител , в результате чего по следний |ИЗ|М1ен ет коэфип)иент усилени  так, что разность фаз обеих сумм делаетс  равной нулю, и напр жение на выходе усилител  при посто нном дополнительно подаваемом на вход усилител  напр жении оказываетс  равным произведению напр жени  на входе на дополнительно поданное на выход напр жениеФиг .
.
V,U,
SU50832A 1947-07-29 1947-07-29 Устройство дл умножени SU74774A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU50832A SU74774A1 (ru) 1947-07-29 1947-07-29 Устройство дл умножени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU50832A SU74774A1 (ru) 1947-07-29 1947-07-29 Устройство дл умножени

Related Child Applications (1)

Application Number Title Priority Date Filing Date
SU1777171A Addition SU484405A2 (ru) 1972-04-25 1972-04-25 Сигнализатор уровн

Publications (1)

Publication Number Publication Date
SU74774A1 true SU74774A1 (ru) 1948-11-30

Family

ID=48250222

Family Applications (1)

Application Number Title Priority Date Filing Date
SU50832A SU74774A1 (ru) 1947-07-29 1947-07-29 Устройство дл умножени

Country Status (1)

Country Link
SU (1) SU74774A1 (ru)

Similar Documents

Publication Publication Date Title
US2497883A (en) Electronic computer
SU74774A1 (ru) Устройство дл умножени
US3070309A (en) Voltage-sensitive capacitor bridge multiplier
Frater Accurate Wideband Multiplier—Square‐Law Detector
US3675137A (en) Instantaneous sinusoidal orthogonal converter
US2696582A (en) Phase sensitive rectifier
Frater Synchronous integrator and demodulator
US2957135A (en) Frequency measuring device
US2995304A (en) Electrical multiplying circuit
US2887576A (en) Electronic squaring circuit
US2921739A (en) Product-taking system
ES389306A1 (es) Perfeccionamientos en instalaciones para tomar magnitudes de determinacion de un vector plano.
US2600264A (en) Geometrical computer
US3130323A (en) Signal translating systems
US3378791A (en) Oscillator with low distortion feedback gain control
US2636980A (en)
US3676660A (en) Vector half-angle computer
US2721974A (en) Magnetometer
US3139533A (en) Alternating currents phase and frequency comparator bridge using diode amplification effect
US3010069A (en) Multiplication of two functions
US3414721A (en) Multiplier-divider including a bridge circuit
US3537018A (en) Phase sensitive detector
US3017107A (en) Quarter-square multiplier and correlator
US2840307A (en) Dynamic multiplier circuit
US3566247A (en) Frequency multiplier circuit with low temperature dependence