SU718923A1 - Arrangement for setting logic elements to original state - Google Patents

Arrangement for setting logic elements to original state Download PDF

Info

Publication number
SU718923A1
SU718923A1 SU782643095A SU2643095A SU718923A1 SU 718923 A1 SU718923 A1 SU 718923A1 SU 782643095 A SU782643095 A SU 782643095A SU 2643095 A SU2643095 A SU 2643095A SU 718923 A1 SU718923 A1 SU 718923A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
arrangement
original state
logic elements
setting logic
Prior art date
Application number
SU782643095A
Other languages
Russian (ru)
Inventor
Геннадий Иванович Шишкин
Original Assignee
Предприятие П/Я Г-4665
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4665 filed Critical Предприятие П/Я Г-4665
Priority to SU782643095A priority Critical patent/SU718923A1/en
Application granted granted Critical
Publication of SU718923A1 publication Critical patent/SU718923A1/en

Links

Landscapes

  • Electronic Switches (AREA)

Description

1one

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в счетных устройствах и в устройствах с пам тью.The invention relates to automation and computing and can be used in counting devices and memory devices.

Известно устройство, содержащее два стабилитрона, основной и дополнительный транзисторы, L/ C-цепь, диодную сборку ИЛИ, инвертирующий транзистор, эмиттерный повторитель и два источника питани  1.A device is known comprising two zener diodes, a main and auxiliary transistors, an L / C circuit, an OR diode assembly, an inverting transistor, an emitter follower and two power sources 1.

Недостатком устройства  вл етс  его сложность.The disadvantage of the device is its complexity.

Известно также устройство, содержащее усилитель на составных транзисторах, RCцепь , стабилитрон и тиристор 2.It is also known a device containing an amplifier with compound transistors, an RC circuit, a zener diode and a thyristor 2.

К недостаткам устройства относ тс  сложность и отсутствие управл ющего импульса при спаде питани .The disadvantages of the device are the complexity and the lack of a control pulse during a power failure.

Цель изобретени  - упрощение устройства .The purpose of the invention is to simplify the device.

Поставленна  цель достигаетс  тем, что в устройстве, содержащем усилитель на составном транзисторе и .С-цепь, база первого транзистора соединена с общей шиной, эмиттер-с базой второго транзистора И через конденсатор с шиной, питани , а через резистор - с общей шиной; коллекторы транзисторов соединены с выходом устройства и через резистор с шиной питани .The goal is achieved by the fact that in the device containing an amplifier on a composite transistor and a C circuit, the base of the first transistor is connected to the common bus, the emitter is connected to the base of the second transistor And through the bus capacitor, the power supply and through the resistor to the common bus; the collectors of the transistors are connected to the output of the device and through a resistor to the power bus.

Схема устройства установки логическихSchematic device installation logical

элементов в исходное состо ние представлена на чертеже.elements in the initial state are shown in the drawing.

Схема содержит С-цепь, конденсатор 1 которой соединен с шиной питани , а резистор 2 - с общей шиной. К выходу С-цепи подключен эмиттер транзистора 3 и база транзистора 4. База транзистора 3 и .эмиттер транзистора 4 соединены с общей шиной, коллекторы транзисторов 3 и 4 - сThe circuit contains a C-circuit, the capacitor 1 of which is connected to the power bus, and the resistor 2 is connected to the common bus. The emitter of transistor 3 and the base of transistor 4 are connected to the output of the C-circuit. The base of transistor 3 and the emitter of transistor 4 are connected to the common bus, the collectors of transistors 3 and 4 are connected to

выходной клеммой и через резистор 5 с шиной питани . . Работает схема следующим образом.output terminal and through the resistor 5 with the power bus. . The scheme works as follows.

При подаче напр жени  питани  транзистор 4 поддерживаетс  в открытом состо НИИ током зар да конденсатора 1, пока на .пр жение питани  не достигнет установившегос  значени . При этом напр жение на конденсаторе достигает величины f/c ЕП - Un, где УП - порог открывани When the supply voltage is applied, the transistor 4 is maintained in the open state by the scientific research institute with the charge current of the capacitor 1 until the supply voltage reaches the set value. In this case, the voltage across the capacitor reaches f / c EP - Un, where the UE is the opening threshold

транзистора. После этого конденсатор медленно зар жаетс  до напр жени  питани  через резистор 2.transistor. Thereafter, the capacitor is slowly charged until the supply voltage through the resistor 2.

При спаде напр жени  питани  понижаетс  напр жение на эмиттере транзистораWhen the supply voltage drops, the voltage across the emitter of the transistor drops

3, вызыва  его открывание. Конденсатор 1 разр жаетс  током эмиттера транзистора 3, поддержива  его в открытом состо нии. Импульс установки формируетс  при от крывании любого транзистора схемы током3, causing it to open. Capacitor 1 is discharged by the emitter current of transistor 3, keeping it open. The impulse of the device is formed when the current of the transistor of the circuit is opened

церезар да конденсатора, Ceresar and condenser,

Использование предложенного устройства позвол ет упростить схему и уменьшить потребл емую мощность.Using the proposed device allows to simplify the circuit and reduce power consumption.

Claims (2)

1.Авторское свидетельство СССР № 450364, кл. Н ОЗК 19/08, 1973.1. USSR author's certificate No. 450364, cl. N OZK 19/08, 1973. 2.Патент Великобритании № 1162019, кл. Н 24Н, 1966 (прототип).2. The UK patent number 1162019, cl. H 24H, 1966 (prototype).
SU782643095A 1978-07-10 1978-07-10 Arrangement for setting logic elements to original state SU718923A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782643095A SU718923A1 (en) 1978-07-10 1978-07-10 Arrangement for setting logic elements to original state

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782643095A SU718923A1 (en) 1978-07-10 1978-07-10 Arrangement for setting logic elements to original state

Publications (1)

Publication Number Publication Date
SU718923A1 true SU718923A1 (en) 1980-02-29

Family

ID=20776386

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782643095A SU718923A1 (en) 1978-07-10 1978-07-10 Arrangement for setting logic elements to original state

Country Status (1)

Country Link
SU (1) SU718923A1 (en)

Similar Documents

Publication Publication Date Title
SU718923A1 (en) Arrangement for setting logic elements to original state
SU450364A1 (en) Device for setting logic elements in the initial state during supply voltage interruptions
SU400997A1 (en) DELAY DEVICE
SU644028A1 (en) Square-pulse generator
SU832710A1 (en) Single-shot multivibrator
SU444329A1 (en) Key with galvanic isolation
SU445117A1 (en) Bridge amplifier
SU370724A1 (en) SWITCH.THE SIGNALS
SU415787A1 (en)
SU712929A1 (en) Driven multivibrator
SU366576A1 (en) TIME RELAY
SU1192119A1 (en) One-shot multivibrator
SU463226A1 (en) Transistor blocking generator
SU493017A1 (en) Analog-to-discrete converter
SU528696A2 (en) Difference Control
SU614419A1 (en) Diode-regenerative voltage comparator
SU448528A1 (en) Output device for overcurrent protection device
SU961106A2 (en) Monovibrator
SU721899A1 (en) Flip-flop
SU604137A1 (en) Square pulse generator
SU758299A1 (en) Timer
SU580596A2 (en) Electronic time relay
SU968889A2 (en) One-shot multivibrator
SU1252926A1 (en) Pulse duration conditioner
SU438098A1 (en) Odnovibrator