SU718899A1 - Pulse shaper - Google Patents

Pulse shaper Download PDF

Info

Publication number
SU718899A1
SU718899A1 SU772478812A SU2478812A SU718899A1 SU 718899 A1 SU718899 A1 SU 718899A1 SU 772478812 A SU772478812 A SU 772478812A SU 2478812 A SU2478812 A SU 2478812A SU 718899 A1 SU718899 A1 SU 718899A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
resistor
pulse
transistor
Prior art date
Application number
SU772478812A
Other languages
Russian (ru)
Inventor
Юрий Николаевич Ерофеев
Original Assignee
Предприятие П/Я Р-6045
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6045 filed Critical Предприятие П/Я Р-6045
Priority to SU772478812A priority Critical patent/SU718899A1/en
Application granted granted Critical
Publication of SU718899A1 publication Critical patent/SU718899A1/en

Links

Description

26 формировател . При этом анод тиристора 1 соединен с выводом конденсатора 2, базой транзистора 4 и выводом резистора 6, управл ющий электрод тиристора 1 - с выводом конденсатора 7 и выводом резистора 8, коллектор транзистора 4 - с выводом резистора 5 и выходом 26. Другой вывод конденсатора 2 соединен с выводом резистора 3, коллекторы транзисторов 15 и 16 - с выводом резистора 17 и выходом 14 логического элемента ИЛИ-НЕ. База транзистора 15 подключена к второму входу 11 логического элемента ИЛИ-НЕ и выводу резистора 18, другой вывод которого св зан с первым входом 10 логического элемента ИЛИ-НЕ. База транзистора 16 соединена с выводом резистора 19 и выводом резистора 20, другой вывод резистора 19 - с третьим входом 12 логического элемента ИЛИ-НЕ, другой вывод резистора 20 - с четвертым входом 13 логического элемента ИЛИ-НЕ. Эмиттеры бипол рных  -р- «-транзисторов 4, 15 и 16 соединены с корпусом устройства, другие выводы резисторов 5, 6, 17 и первый вход 10 логического элемента ИЛИ-НЕ - с шиной 23 питани . Другие выводы резисторов 3, 8, катод тиристора 1 и четвертый вход 13 логического элемента ИЛИ-НЕ подключены к шине 24 смещени ; второй вход 11 логического элемента ИЛИ-НЕ через конденсатор 21 - к входной шине 22, третий вход 12 логического элемента ИЛИ-НЕ - к выходу 26 формировател . Выход 14 логического элемента ИЛИ-НЕ соединен с входом 25 формировател .26 shaper. The anode of the thyristor 1 is connected to the output of the capacitor 2, the base of the transistor 4 and the output of the resistor 6, the control electrode of the thyristor 1 to the output of the capacitor 7 and the output of the resistor 8, the collector of the transistor 4 to the output of the resistor 5 connected to the output of the resistor 3, the collectors of the transistors 15 and 16 - with the output of the resistor 17 and the output 14 of the logic element OR NOT. The base of the transistor 15 is connected to the second input 11 of the OR-NOT logic element and the output of the resistor 18, the other output of which is connected to the first input 10 of the OR-NOT logic element. The base of the transistor 16 is connected to the output of the resistor 19 and the output of the resistor 20, another output of the resistor 19 to the third input 12 of the OR NE gate, another output of the resistor 20 to the fourth input 13 of the OR NE gate. The emitters of bipolar -p-transistors 4, 15, and 16 are connected to the device case, the other terminals of resistors 5, 6, 17, and the first input 10 of the OR-NOT logic element are connected to the power bus 23. The other terminals of the resistors 3, 8, the cathode of the thyristor 1 and the fourth input 13 of the OR-NO logic element are connected to the offset bus 24; the second input 11 of the logical element OR NOT through the capacitor 21 to the input bus 22, the third input 12 of the logical element OR NOT to the output 26 of the driver. The output 14 of the logical element OR is NOT connected to the input 25 of the driver.

Устройство работает следующим образом .The device works as follows.

До ирихода запускающих импульсов транзистор 4 насыщен, тиристор 1 выключей , конденсатор 2 зар жен до напр жени , подаваемого на шину 24 смещени  и меньшего напр жени  включени  тиристора 1 по анодной цепи ири нулевом токе управл ющего электрода. Напр жение на выходе 26 формировател  и третьем входе 12 элемента ИЛИ-НЕ близко к нулю. Транзистор 16 при этом заперт, транзистор 15 насыщен . Первый же входной импульс, имеющий отрицательную пол рность и амплитуду , достаточную дл  запирани  транзистора 15, вызывает повышение напр жени  на коллекторах транзисторов 15 и 16. Положительный перепад напр жени  с коллекторов указанных транзисторов через Before the trigger pulse, the transistor 4 is saturated, the thyristor 1 is turned off, the capacitor 2 is charged before the voltage applied to the bias bus 24 and the lower turn-on voltage of the thyristor 1 through the anode circuit and zero current of the control electrode. The voltage at the output of the former 26 and the third input 12 of the element OR is NOT close to zero. The transistor 16 is locked at the same time, the transistor 15 is saturated. The first input pulse, having a negative polarity and amplitude sufficient to lock the transistor 15, causes an increase in the voltage on the collectors of the transistors 15 and 16. Positive voltage drop from the collectors of these transistors through

конденсатор 7 передаетс  на управл ющий электрод тиристора 1 и вызывает его включение . Формирователь импульсов запускаетс  и вырабатывает на своем выходе импульс заданной длительности. На врем  формировани  импульса напр жение на выходе 26 формировател , а следовательно, и на входе 12 логического элемента ИЛИ-НЕ близко к напр жению питани , подаваемому на шину 23 питани . Поэтому транзистор 16 после запуска формировател  на врем  действи  выходного импульса оказываетс  насыщенным и поддерживает нулевой потенциал на входе 25 формировател . Благодар  этому устройство может работать в режиме деленн  частоты.the capacitor 7 is transmitted to the control electrode of the thyristor 1 and causes it to turn on. The pulse shaper is triggered and produces at its output a pulse of a predetermined duration. At the time of pulse formation, the voltage at the output 26 of the driver, and consequently, at the input 12 of the logic element OR-NOT, is close to the supply voltage supplied to the power bus 23. Therefore, the transistor 16 after starting the driver for the duration of the output pulse is saturated and maintains a zero potential at the input 25 of the driver. Due to this, the device can operate in frequency division mode.

После первого запуска формировател  входные импульсы на вход 25 не нроход т и лишь носле окончани  выходного импульса формировател  логический элемент 9 может передать следующий входной импульс с входной шины 22 на вход 25 формировател . Сигнал на выходе формировател  даже при периоде следовани  входных импульсов , меньшем длительности выходного импульса формировател , имеет импульсный характер. При этом положительные свойства известного формировател  импульсов , а именно: нулевое врем  восстановлени  и отсутствие динамических изменений длительности импульса, сохран ютс . Это дает возможность получить в режиме делени  частоты большие значени  коэффициента делени .After the first start of the imaging unit, the input pulses to input 25 do not decelerate, and only on the end of the output pulse of the imaging logic unit 9 can transfer the next input pulse from the input bus 22 to the input 25 of the imaging device. The signal at the output of the driver, even when the period of the input pulses is less than the duration of the output pulse of the driver, has a pulsed character. At the same time, the positive properties of the known pulse former, namely, zero recovery time and the absence of dynamic changes in the pulse duration, are preserved. This makes it possible to obtain, in frequency division mode, large values of the division factor.

Использование изобретени  обеспечивает неизменность коэффициента делени  частоты в процессе работы устройства и повышение значени  коэффициента делени .The use of the invention ensures that the frequency division factor remains constant during the operation of the device and increases the value of the division factor.

Claims (1)

Формула изобретени Invention Formula Формирователь импульсов по авт. св. № 212329, отличающийс  тем, что, с целью расширени  функциональных возможностей , в него введен логический элемент ИЛИ-НЕ резистивно-транзисторной логики, первый вход которого соединен с источником питани , второй через конденсатор - с входной шиной, третий - с выходом формировател  импульсов, четвертый - с щиной смещени , а выход подключен к входу формировател .Pulse shaper auth. St. No. 212329, characterized in that, in order to expand its functionality, an OR-NOT logical element of a resistor-transistor logic is introduced into it, the first input of which is connected to a power source, the second through a capacitor — with an input bus, the fourth is at offset, and the output is connected to the driver input. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 212329, кл. Н ОЗК 3/335, 1968.Sources of information taken into account during the examination 1. USSR Author's Certificate No. 212329, cl. H OZK 3/335, 1968. 7777 2323 К5 ,K5,
SU772478812A 1977-04-29 1977-04-29 Pulse shaper SU718899A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772478812A SU718899A1 (en) 1977-04-29 1977-04-29 Pulse shaper

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772478812A SU718899A1 (en) 1977-04-29 1977-04-29 Pulse shaper

Publications (1)

Publication Number Publication Date
SU718899A1 true SU718899A1 (en) 1980-02-29

Family

ID=20706074

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772478812A SU718899A1 (en) 1977-04-29 1977-04-29 Pulse shaper

Country Status (1)

Country Link
SU (1) SU718899A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU206374U1 (en) * 2021-03-10 2021-09-08 Акционерное общество «Информационные спутниковые системы» имени академика М.Ф. Решетнёва" IMPULSE FORMER

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU206374U1 (en) * 2021-03-10 2021-09-08 Акционерное общество «Информационные спутниковые системы» имени академика М.Ф. Решетнёва" IMPULSE FORMER

Similar Documents

Publication Publication Date Title
GB1475101A (en) Method of and apparatus for producing a subnanosecond pulse
SU718899A1 (en) Pulse shaper
US3787738A (en) Pulse producing circuit
US3742258A (en) Monostable multivibrator with a long time constant and an auxiliary transistor for ensuring turn-on of the transistor conducting in the stable state
SU663080A1 (en) Nanosecond pulse generator with electronic frequency control
SU615592A1 (en) Pulse generator
SU458095A1 (en) Relaxing pulse shaper
SU547700A1 (en) Device to control power sources
SU577644A1 (en) Multivibrator
SU508916A1 (en) Fantastic type transistor generator
SU395972A1 (en) SINGLE VIBRATOR
SU661721A1 (en) Pulse generator
GB626941A (en) Improvements in or relating to electrical integrating circuits
SU374734A1 (en) TWO-THRESHOLD DEVICE ^, • .- .., - .. -, -ioii ''! I;:;,> & it '' - ^ ... '
SU570989A1 (en) Pulse generator
SU454675A1 (en) Tristor control device
SU426309A1 (en) BLOCKING GENERATOR
SU403031A1 (en) POWER VOLTAGE GENERATOR
SU773916A1 (en) Two-step pulse shaper
SU830637A1 (en) Pulse generator
SU1167703A2 (en) Pulser with multivolt supply voltage
SU485545A1 (en) Multivibrator
SU728215A1 (en) Self-oscillating multivibrator
SU938372A1 (en) Controlled pulse generator
SU884088A1 (en) Pulse shaper