SU714646A1 - Device for memorizing voltage initial phase - Google Patents

Device for memorizing voltage initial phase Download PDF

Info

Publication number
SU714646A1
SU714646A1 SU772484221A SU2484221A SU714646A1 SU 714646 A1 SU714646 A1 SU 714646A1 SU 772484221 A SU772484221 A SU 772484221A SU 2484221 A SU2484221 A SU 2484221A SU 714646 A1 SU714646 A1 SU 714646A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transformer
thyristor
voltage
power supply
initial phase
Prior art date
Application number
SU772484221A
Other languages
Russian (ru)
Inventor
Юрий Игоревич Каринский
Original Assignee
Ростовское Высшее Военное Командное Училище Им. Главного Маршала Артиллерии Неделина М.И.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ростовское Высшее Военное Командное Училище Им. Главного Маршала Артиллерии Неделина М.И. filed Critical Ростовское Высшее Военное Командное Училище Им. Главного Маршала Артиллерии Неделина М.И.
Priority to SU772484221A priority Critical patent/SU714646A1/en
Application granted granted Critical
Publication of SU714646A1 publication Critical patent/SU714646A1/en

Links

Landscapes

  • Generation Of Surge Voltage And Current (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ЗАПОМИНАНИЯ НАЧАЛЬНОЙ ФАЗЫ НАПРЯЖЕНИЯ , :..,,... v.. - , . 3 . Устройство работает Ьледующим обра- , ЗОМ, - ;; : : . . . ;. ; ./; / . , .--- V -.. На транзисторе 7 выполнёй генератор пилообразных сигналов за счет экспонёншального зар да конденсатора 12 через резистор 15 и разр да его через эмиттер- управл емую базу транзисторе 7 и первичщ ю обмотку трансформатора 5 или через анод-катод тиристора 8. Частота f генератора, завис ща  от посто нной времени НС-цепи на резисторе 15 и конде саторе 12 и коэффициента передачи транзистора 7, выбираетс  равной частоте f переменного нап|) жени  U2 на шипах 3 и 4. -, При напр жений U, достаточном дл  работы пик-трансформатора б, последний генерируетсинхроимпульсы (i, которые через диод 11 поступают на шийы 1 и 2. Если при этом ковденсатор -12 разр жаетс  через тиристор 8, то однопереходный транзистор 7 не открываетс , и на вторичной обмотке трансформатора 5 сигнал Uj- отсутствует , и его сердечввис намагшмей посто нным током через резистор 14. ЕСЛИ напр жение . ковденсаторе 12 достигнет найр жейи  UQ,P открыт1&1 Одноп еходаого транзистора 7 рааыне чем откроетс  тиристор 8, то ШВйШсатор 12 разр жйетс  черезтранзистор 7 И первичную обкютку тршюформатора S, 6о Вторичной обмоткекоторого генерирует с  импульсный сигнал U в фазе с сйгналом UCM вторичной обмотки трансформатор ра 6. При этом перемейное нйпр жение On синхронизирует работу гекбратора йилообразнь1х сигналов сР своей частотой и начальной фазой. При Ь-7 f ЛФИГ.2} да  напр жени  Ц, н А J- i 2. , г на конденсаторе 12 достигает напр жени  открыти  U тра азйстора 7, ром генерируетс  имйульс на выходе импульсного генератора,раньше генераций синзфоимпульса. При этом вбибдные сиг налы Ugjjj устройства будут состх  тЬ из пар импульсйв, генерирУембтх- ймп льснь1М генератором и транс рматором 6 с частотой -Ej. малом различии частот $,. и i эти импульсы практически сольютс  в один. При отсутствии напр жени  Ug. трайсформатор 6 не си11гфоимпульсы 6 и выходными сигналами устройства  вл (отс  сигналы импульсюго генератора на выходе трансформатора 5 с частотой . Пpи fj. 2 (фиг.З) во врем  генерации трансформатором 6 синхроимпульсов и конденсатор 12 зар жённый до напр же}ш  меньшего напр жени  транзистора 7, синхроимпульсы и рйруемые трансформатором 6, отпирают тиристор 8, который разр жает конденсатор 12. Выходными сигналами устройства  вл ю|   импульсы, генерируемые трансформатором 6 с частотой л « При отсутствии напр жени  и л трансформатор е не генерирует синхроимпульсы и выходными сигналами устройства  вл ютс  импульсы , генерируемые импульсным х енератором с частотой f Формула иообретени  / Устройство Дл  запоминани  начальг1КЭЙ фаоы нй р же1ш , содержащее осно&ной трансформатор напр жени , диоды, резисторы и конденсатор, отличающеес  тем, iTt, с целью повышени  точности, в него введены однопереходный транзистор, тиристор и дополнительный трансформатор, первична  обмотка котороrd подключена к источ1шку вход1юго на- , перва  вторична  обмотка через диод подключена к шине выходных сигналов , а втора  вторична  обмотки одним КО1Ш.ОМ соединена с катодом тиристора и шиной источника питани , а другим - через диод подключена к управл юшему электроду тиристора, шунтирующего ковденса Р « обкладок которого подключена через резистор к шийе источника писани  и эмйтте ру однопереходного транзисгора , между базами которого включены последова ельно соединенные резистор и первична  обмотка основного трансформатора , средн   точка которого подключена к шине источника питани . Источники информации, прин тые-во внимшше при экспертизе 1. Авторское свидетельство СССР № ЗБЗЗИ; кл. Н 02 Н 3/38, 9.12,69. (прототип).(54) DEVICE FOR MEMORY OF THE INITIAL VOLTAGE PHASE,: .. ,, ,, ... v .. -,. 3 The device works in the following way, ZOM, - ;; ::. . . ;. ; ./; /. , .--- V - .. On the transistor 7, execute a sawtooth signal generator due to the exponential charge of the capacitor 12 through the resistor 15 and discharge it through the emitter-controlled base of the transistor 7 and the primary winding of the transformer 5 or through the anode-cathode of the thyristor 8. The frequency f of the generator, depending on the constant time of the NS circuit on the resistor 15 and the capacitor 12 and the transfer coefficient of the transistor 7, is chosen equal to the frequency f of the variable voltage U2 on the spikes 3 and 4. -, At voltages U sufficient to operate the peak transformer b, the last one is generated tsynchronous pulses (i, which go through diodes 11 to shiyi 1 and 2. If the capacitor -12 is discharged through thyristor 8 at the same time, the single-junction transistor 7 does not open, and the secondary signal of the transformer 5 does not have a signal Uj-, and its hearths current through the resistor 14. IF the voltage of the capacitor 12 reaches the UQ, P is open1 & one of the single-input transistor 7, then the thyristor 8 is opened, then the SCW 12 is discharged through the transistor 7 and the primary wrapper is set by the software composer, and the primary wrapper is set by the formatr and the primary striker of the format software a pulse signal U in phase with sygnalom UCM secondary winding of transformer 6. In this case pa peremeynoe voltage nypr On synchronizes gekbratora yiloobrazn1h signals cP its frequency and initial phase. At L-7 f LFIG.2} and the voltage C, A and J- i 2., g at the capacitor 12 reaches the voltage of opening U of the transistor 7, rum is generated and the pulse is output at the output of the pulse generator, before the generation of the sync pulse. At the same time, the ugjjj device's ubibd signals will be composed of pairs of pulses generated by the generator and transformer 6 with the frequency -Ej. small frequency difference $,. and i these pulses practically merge into one. In the absence of voltage Ug. the traysformator 6 does not have pulse 6 pulses and the output signals of the device (from the pulse generator signal at the output of the transformer 5 at a frequency. When fj. 2 (Fig. 3) during the generation of the synchro pulses by the transformer 6 and the capacitor 12 is charged to a voltage less than w) the transistor 7, the clock pulses and driven by the transformer 6, unlocks the thyristor 8, which discharges the capacitor 12. The output signals of the device are the pulses generated by the transformer 6 with a frequency l "In the absence of voltage and transformer Generates sync pulses and device output signals are pulses generated by a pulse generator with a frequency f Formula i Invention / Device To memorize a starter circuit containing a main voltage transformer, diodes, resistors and a capacitor, characterized by iTt, increase of accuracy, a single junction transistor, a thyristor and an additional transformer are introduced into it, the primary winding of which is connected to the input source, the first secondary winding through the diode is connected to the bus output signals, and the second secondary winding is connected to the thyristor cathode and power supply bus by one KO1SH.OM, and the diode is connected to the control electrode of the thyristor, the shunt co-coupling of the transistor, through a resistor, through the diode of the source of the transistor and through the transistor. The resistor and the primary winding of the main transformer, whose midpoint is connected to the power supply bus, are connected between the bases of which are connected in series. Sources of information accepted in the examination during the examination 1. USSR author's certificate № ЗБЗЗИ; cl. H 02 H 3/38, 9.12,69. (prototype).

Claims (1)

Формула изо бретенияClaim Устройство для запоминания начальной фазы напряжешЩ, содержащее основной трансформатор напряжения, диоды, резисторы и конденсатор, о т лич а ιοια ё е с я тем, что, с целью повышения точности, в него Введены однопереходный транзистор, тиристор и дополнительный трансформатор, первичная обмотка которого подключена к источнику входного напряжения, первая вторичная обмотка через диод подключена к шине выходных сигналов, а вторая вторичная обмотка одним концом соединена с катодом тиристора и шиной источника питания, а другим - через диод подключена к управляющему электроду тиристора, шунтирующего коВДенсатор,' одна из обкладок которого подключена через резистор к шине источника · питания и эмиттеру однопереходного транзистора, между базами которого включены последовательно соединённые резистор и первичная обмотка Основного трансформатора, средняя точка которого подключена к шине источникапитания,A device for storing the initial phase of voltage, containing the main voltage transformer, diodes, resistors and a capacitor, with the fact that, in order to improve accuracy, a single-junction transistor, a thyristor and an additional transformer are introduced into it, the primary winding of which connected to the input voltage source, the first secondary winding through the diode is connected to the output signal bus, and the second secondary winding is connected at one end to the thyristor cathode and the power supply bus, and to the other through the diode to the control electrode of the thyristor shunting the coVDensor, 'one of the plates of which is connected through a resistor to the power supply bus and emitter of a single-junction transistor, between the bases of which are connected a series-connected resistor and the primary winding of the Main transformer, the middle point of which is connected to the power supply bus,
SU772484221A 1977-05-10 1977-05-10 Device for memorizing voltage initial phase SU714646A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772484221A SU714646A1 (en) 1977-05-10 1977-05-10 Device for memorizing voltage initial phase

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772484221A SU714646A1 (en) 1977-05-10 1977-05-10 Device for memorizing voltage initial phase

Publications (1)

Publication Number Publication Date
SU714646A1 true SU714646A1 (en) 1980-02-05

Family

ID=20708263

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772484221A SU714646A1 (en) 1977-05-10 1977-05-10 Device for memorizing voltage initial phase

Country Status (1)

Country Link
SU (1) SU714646A1 (en)

Similar Documents

Publication Publication Date Title
SU714646A1 (en) Device for memorizing voltage initial phase
SU744945A1 (en) Pulse stretcher
SU746763A1 (en) Time delay device
SU873361A1 (en) Two-cycle inverter
SU750701A1 (en) Pulse shaper
SU702496A1 (en) Pulse generator
SU1001115A1 (en) Frequency multiplier
SU911677A1 (en) Device for charging reservoir capasitor
SU1453550A1 (en) Stabilizing d.c. voltage source
SU573856A2 (en) Multichannel pulser
SU517994A1 (en) Sawtooth generator
SU754656A1 (en) Pulse generator
SU515268A1 (en) Pulse converter
SU589685A1 (en) Device for accumulating electric energy
SU524190A1 (en) Dividing device
SU1396254A1 (en) Capacitor charging/discharging device
SU790233A1 (en) Pulse train converter
SU490256A1 (en) Master oscillator
SU1596442A1 (en) Shaper of short current pulses
SU559283A1 (en) Analog storage device
SU372663A1 (en) PULSE FORMER
SU938372A1 (en) Controlled pulse generator
SU593308A1 (en) Resistance to time interval converter
SU834862A1 (en) Sawtooth voltage generator
SU452011A1 (en) Linear interpolator