SU697941A1 - Цифровой частотный дискриминатор - Google Patents

Цифровой частотный дискриминатор

Info

Publication number
SU697941A1
SU697941A1 SU782605726A SU2605726A SU697941A1 SU 697941 A1 SU697941 A1 SU 697941A1 SU 782605726 A SU782605726 A SU 782605726A SU 2605726 A SU2605726 A SU 2605726A SU 697941 A1 SU697941 A1 SU 697941A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
elements
trigger
inputs
output
Prior art date
Application number
SU782605726A
Other languages
English (en)
Inventor
Владимир Александрович Исаев
Павел Валентинович Шарапов
Original Assignee
Новгородский Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Новгородский Политехнический Институт filed Critical Новгородский Политехнический Институт
Priority to SU782605726A priority Critical patent/SU697941A1/ru
Application granted granted Critical
Publication of SU697941A1 publication Critical patent/SU697941A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

1
Изобретение относитс  к радиотехнике.
Известен цифровой частотный дискриминатор , содержащий первый ограничитель, три триггера, четыре формирователи, два элемента 4И-ИЛИ, инвертор и генератор опорного напр жени  П.
Однако известный цифровой частотный дискриминатор не обладает достаточной точностью формировани  сигнала частотного рассогласовани .
Цель изобретени  - увеличение точности формировани  сигнала частотного рассогласовани .
Дл  этого в цифровой частотный дискриминатор , содержащий первый ограничитель, три триггера, четыре формировател , два элемента 4И-ИЛИ инвертор и генератор опорного напр жени , введены второй ограничитель, восемь элементов И и элемент ИЛИ, при этом выход первого ограничител  соединен с первыми входами первого, второго, третьего и четвертого элементов И, выходы которых соединены соответственно с первым входом первого триггера, вторым входом первого тркггера , первым входом второго триггера и вторым входом второго триггера. Пр мой .выход первого триггера соединен с седьмыми входами первого и второго элементов 4И-ИЛИ непосредствен ю , а с первыми входами первого и второго элементов 4И-ИЛИ через первый
формирователь, инверсный выход первого триггера соединен с третьими входами первого и второго элементов 4И-ИЛИ непосредственно, а с п тыми входами первого и второго элеменI тов 4И-ИЛИ через второй формирователь. Пр мой выход второго трштера соединен со вторым входом первого элемента 4И-ИЛИ и шестым входом второго элемента 4И-ИЛИ непосредственно , а с четвертым входом первого

Claims (1)

  1. элемента 4И-ИЛИ и восьмым входом -бторого элемента 4И-ИЛИ через третий формирователь, инверсный выход второго триггера соедннен с шестым входом первого элемента 4И-ИЛИ и вторым входом второго элемента 4И-ИЛИ не . посредственно, а с восьмым входом первого элемента 4И-ИЛИ и с четвертым входом второго элемента 4И-ИЛИ через четвертый форМ1фователь . Выходы первого к второго злеменlOB 4И-ИЛИ соединены с одноименными входами элемента ИЛИ, выход второго ограничител  через последовательно включенные н тый и шестой элементы И соединен с первым входом третьего триггера, а через последовательно включенный седьмой элемент И, инвертор и восьмой элемент И -- со вторым входом третьего триггера. Выход первого инвертора соединен со вторым входом шестого элемента И, выход третьего элемента И соединен со вторым входом восьмого элемента И, а первый, второй, третий и четвертый выходы генератора опорного напр жени  соединены соответственно со вторыми входами первого и п того элементов И, вторым входом второг элемента И, вторыми входами третьего и седь мого элементов и со вторым входом четвертого элемента И. На чертеже представлена структурна  электрическа  схема цифрового частотного дискри минатора. Дискриминатор содержит ограничитель 1, элементы И 2,3, 4, 5 триггеры 6, 7, формирователи 8, 9, 10, 11, элементы 4И-ИЛИ Л 2, 13, элемент ИЛИ 14, офаничитель 15, элемен ты И 16, 17, инвертор 18, элементы И 19, 20, триггер 21, генератор опорного напр жени  22. Дискриминатор работает следующим образо Суммарный сигнал после двустороннего огра ничени  и опорные сигналы, частоты которых сравниваютс  дл  выработки величины рассогласовани , поступают на элементы И 2, 3, 4, 5. Опорные сигналы, поступающие на элементы И 2, 3, сдвинуты по фазе на 90° по отно шению к опорным сигналам, поступающим на элементы И 4, 5, а опорные сигналы, поступаю щие на элементы И 2, 4, сдвинуты по фазе на 180 по отнощению к опорным сигналам, поступающим на элементы И 3,5. Сигналы с выходов элементов И 2, 3 управл ют работой триггера 6, а с выходов элементов И 4, 5 триггером 7. Пр мой и инверсный сигналы с частотой биений с выходов триггеров 6, 7 поступают непосредственно и через формирователи 8, 9, 10, 11 на входы элементов 4И-ИЛИ 12, 13, вь1ходы которых объединены с помощ элемента ИЛИ 14, частота импульсов на выходе которого пропорциональна. Л t -(п- Знак рассогласовани  формируетс  путем совместной обработки суммарного и разностного сигналов С этой целью разностный сигнал с выхода ограничител  15 поступает на элементы И 16, 17, на которые также поступают опорные сигналы сдвинутьге по фазе на 90°. Выходы элементо И 2, 16 соедннень со входами элемента И 1 а выходы элементов И 4, 17 - со входами элемента И 20. Выход элемента И 17 соедине О ВХОДОМ элемента И 20 через инвертор 18. игнальв с выходов элементов И 19, 20 управ ют состо нием триггера 21. При смене фазы азностного сигнала по отношению к суммарому сигналу на 180° триггер 21 измен ет свое осто ние, фиксиру  знак рассогласовани . Технико-экономическа  эффективность цифового частотного дискриминатора заключаетс  увеличении точности формировани  сигнала частотного рассогласовани . Формула изобретени  Цифровой частотный дискриминатор, содеращий первый ограничитель,три триггера.четыре формировател , два элемента 4И-ИЛИ, инвертор и генератор опорного напр жени , отличающийс  тем, что, с целью увеличени  точности формировани  сигнала частотного рассогласовани , введены второй ограничитель восемь элементов И и элемент ИЛИ, при этом выход первого ограничител  соединен с первыми входами первого, второго, третьего и четвертого элементов И, выходы которых соединены соответственно с первым входом первого триггера, вторым входом первого триггера, первым входом второго триггера и вторым входом второго триггера, пр мой выход первого триггера соединен с седьмыми входами первого и второго элементов 4И-ИЛИ непосредственно , а с первыми входами первого и второго элементов 4И-ИЛИ через первый формирователь, инверсный выход первого триггера соединен с третьими входами первого и второго элементов 4И-ИЛИ непосредственно, а с п тыми входами первого и второго элементов 4И-ИЛИ через второй формирователь, пр мой выход второго триггера соединен со вторым входом первого элемента 4И-ИЛИ и шестым входом второго элемента 4И-ИЛИ непосредственно , а с четвертым входом первого элемента 4И-ИЛИ и восьмым входом второго элемента через третий формирователь, инверсный вьход второго триггера соединен с шестым входом первого элемента 4И-ИЛИ и вторым входом второго элемента 4И-ИЛИ непосредственно, а с восьмым входом первого элемента 4И-ИЛИ и с четвертым входом второго элемента 4И-ИЛИ через четвертый формирователь , выходы первого и второго элементов 4И-ИЛИ соединены, с одноименными входами элемента ИЛИ, вьгход второго ограни- чител  через последовательно включенные п тый и шестой элементь И соединен с первым входом третьего триггера, а через последовательно включенный седьмой элемент И, инвертор и восьмой элемент И - со вторым входом третьего триггера, выход первого инвертора соединен со вторым входом шестого элемента И, выход третьего элемента И соединен со вторым входом восьмого элемента И, а первый, второй, третий и четвертьш выходы генератора опорного напр жени  соединены соответственно со вторыми входами ервого и п того элементов И, вторым вхо6 6 дом второго элемента И, BXC-IT-.:. третьего и седьмого элсмеитон 11 н :i ur.fviM входом четвертого элемента 11 Источники инфс)|)маиим, пр1ш тые во внимание при ssscncp sifc 1. Лихарев В. А. Цифровые мсто .ь м vcr ройства в раДиолокащш, М., Сов. pa,UH- 1973, с. 276, рис. 3.24 (прототип).
SU782605726A 1978-03-30 1978-03-30 Цифровой частотный дискриминатор SU697941A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782605726A SU697941A1 (ru) 1978-03-30 1978-03-30 Цифровой частотный дискриминатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782605726A SU697941A1 (ru) 1978-03-30 1978-03-30 Цифровой частотный дискриминатор

Publications (1)

Publication Number Publication Date
SU697941A1 true SU697941A1 (ru) 1979-11-15

Family

ID=20760277

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782605726A SU697941A1 (ru) 1978-03-30 1978-03-30 Цифровой частотный дискриминатор

Country Status (1)

Country Link
SU (1) SU697941A1 (ru)

Similar Documents

Publication Publication Date Title
ES379971A1 (es) Perfeccionamientos en la construccion de dispositivos para la generacion de una tension continua proporcional al numerode revoluciones.
GB992536A (en) Motor control circuit
US4051440A (en) Phase locked demodulator
GB1129464A (en) Digital frequency and phase detector
GB949681A (en) Doppler navigation system
SU697941A1 (ru) Цифровой частотный дискриминатор
GB1173885A (en) Voltage-Controlled Oscillator with Time-Ratio Control
US3249845A (en) 60 to 400 cycle error signal converter
SU696602A1 (ru) Компаратор
SU569000A1 (ru) Импульсный частотно-фазовой дискриминатор
SU572896A1 (ru) Устройство дл формировани квадратурных сигналов
SU1081776A1 (ru) Устройство дл определени знака разности фаз
SU652725A1 (ru) Частотный манипул тор
SU1190460A1 (ru) Формирователь сдвинутых по фазе последовательностей импульсов
SU604177A1 (ru) Частотный манипул тор
JPS6333804B2 (ru)
SU718882A1 (ru) Устройство формировани синусоидальных сигналов
SU1015507A1 (ru) Фазоразностный манипул тор
SU575784A1 (ru) Детектор частотно-модулированных сигналов
SU1453591A1 (ru) Фазовращатель
SU571897A1 (ru) Преобразователь периода следовани импульсов в напр жение
SU758495A1 (ru) Преобразователь формы импульсов
SU599336A1 (ru) Преобразователь временных интервалов
SU902297A1 (ru) Устройство дл передачи частотно-манипулированных сигналов
SU1197132A2 (ru) Частотно-фазовый манипул тор