SU656221A1 - Устройство дл адаптивной настройки гармонического корректора - Google Patents
Устройство дл адаптивной настройки гармонического корректораInfo
- Publication number
- SU656221A1 SU656221A1 SU772535142A SU2535142A SU656221A1 SU 656221 A1 SU656221 A1 SU 656221A1 SU 772535142 A SU772535142 A SU 772535142A SU 2535142 A SU2535142 A SU 2535142A SU 656221 A1 SU656221 A1 SU 656221A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- adder
- adaptive tuning
- inputs
- Prior art date
Links
Landscapes
- Filters That Use Time-Delay Elements (AREA)
Description
1
Изобретение относитс к электросв зи и может иснользоватьс в системах передачи данных.
Известно устройство дл адаптивной настройки гармонического корректора, содержанлее последовательно соединенные линии задержки, каждый отвод которых подключен через соответствующий регул тор к одному из входов сумматора, а через последовательно соединенные перемножитель и интегратор- к другому входу регул тора, выход сумматора подключен к входу порогового детектора и к одному из входов блока сравнени , выход которого подключен к другому входу каждого из перемножителей 1.
Однако у этого устройства значительное врем настройки и низкое качество коррекции .
Цель изобретени - уменьшение времени настройки и повышение качества коррекции .
Дл этого в устройство дл адаптивной настройки гармонического корректора, содержаш .ее последовательно соединенные линии задержки, каждый отвод которых подключен через соответствующий регул тор к
одному из входов сумматора, а через последовательно соединенные перемножитель и интегратор - к другому входу регул тора , выход сумматора подключен к входу порогового детектора и к одному из входов блока сравнени , выход которого подключен к другому входу каждого из перемножителей , введен управл емый нелинейный пороговый элемент, при этом выход сумматора подключен к входу управл емого нелинейного порогового элемента, выход которого подключен к другому входу блока сравнени .
На чертеже изобрал ена электрическа схема предложенного устройства.
Устройство содержит линии 1 задержки, регул торы 2, сумматор 3, пороговый детектор 4, интеграторы 5, управл емый нелинейный пороговый элемент 6, блок 7 сравнени и перемножители 8.
Устройство работает следуюци1м образом .
На приемной станции с выхода канала св зи сигнал поступает на линии 1 задержки с регул торами 2 в отводах. С выходов регул торов 2 сигналы подаютс на вход сум.матора 3. Скорректированный сигнал Z.J. е выхода сумматора 3 поступает на пороговый детектор 4, образу сигнал оценки х, который идет к потребителю. Одновременно , сигнал Z-t с выхода сумматора 3 поступает на вход нелинейного порогового элемента 6, образу сигнал оценки х, который используетс дл формировани сигнала ошибки. Сигнал ошибки Et формируетс на выходе блока 7 сравнени по формуле Et Zt-х,, причем сигнал Z.t поступает с выхода cyMMaTOjpa 3 на первый вход блока 7 сравнени , а x-f. - с выхода элемента 6 на второй вход блока 7 сравнени .
Сигнал ошибки Et с выхода блока 7 сравнени поступает на первые входы всех перемножителей 8, на вторые входы которых поступают сигналы у,| с отводов соответствуюших линий 1 задержки. На выходе перемножителей 8 образуютс сигналы произведений (E.(--Y-t-i ) Эти сигналы постунают на входы соответствующих интеграторов 5, которые выполн ют функцию усреднени и реализуют коэффициенты - . С выходов интеграторов 5 сигналы З {E-t -.yi-i) управл ют регул торами 2 в соответствую1ЦИХ отводах.
Таким образом, регул торы итерационно измен ют значени своих коэффи11иентов пропорционально градиенту, минимизиру значение критери и увеличива достоверность принимаемой информации. Благодар управл емому элементу 6, имеющему нелинейную характеристику с «зоной нечувствительности , информаци при ИИ маема с наибольшей веро тностью ошибки.
не участвует в организации приращени дл изменени значений коэффициентов регул торов , что способствует быстрой настройке корректора и повышает достоверность принимаемой информации.
Claims (1)
1. Клейбанов С. Б. и др. Адаитивна настройка гармонического корректора сигналов ПД., «Электросв зь, № 9, 1974.
f
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772535142A SU656221A1 (ru) | 1977-10-19 | 1977-10-19 | Устройство дл адаптивной настройки гармонического корректора |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772535142A SU656221A1 (ru) | 1977-10-19 | 1977-10-19 | Устройство дл адаптивной настройки гармонического корректора |
Publications (1)
Publication Number | Publication Date |
---|---|
SU656221A1 true SU656221A1 (ru) | 1979-04-05 |
Family
ID=20729446
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772535142A SU656221A1 (ru) | 1977-10-19 | 1977-10-19 | Устройство дл адаптивной настройки гармонического корректора |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU656221A1 (ru) |
-
1977
- 1977-10-19 SU SU772535142A patent/SU656221A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4007341A (en) | Echo cancelling device | |
US4141072A (en) | Frequency domain automatic equalizer using minimum mean square error correction criteria | |
US4317208A (en) | ADPCM System for speech or like signals | |
US3502986A (en) | Adaptive prediction for redundancy removal in data transmission systems | |
US20060104342A1 (en) | Adaptive coefficient signal generator for adaptive signal equalizers with fractionally-spaced feedback | |
JPH0125250B2 (ru) | ||
US4016410A (en) | Signal processor with digital filter and integrating network | |
US4243956A (en) | Automatic equalizer for a synchronous digital transmission signal | |
US4196405A (en) | Self-correcting equalization system | |
US4321686A (en) | Correction processor of self-adaptive filters | |
CA2284989C (en) | Combined parallel adaptive equalizer/echo canceller | |
US2816267A (en) | Pulse-code modulation device | |
US3921072A (en) | Self-adaptive equalizer for multilevel data transmission according to correlation encoding | |
KR870000629B1 (ko) | 장거리 통신 시스템의 송수신기에 포함되는 유한 임펄스응답형 평형용 여파기 | |
US4539674A (en) | Method of providing adaptive echo cancellation in transmission of digital information in duplex, and apparatus for performing the method | |
EP0121557A4 (en) | ADAPTIVE FILTER COMPRISING A CONTROLLED DRIFT OF THE GAIN GAIN COEFFICIENT. | |
SU656221A1 (ru) | Устройство дл адаптивной настройки гармонического корректора | |
US3609597A (en) | Self-adaptive equalizer for time-varying channels | |
US3646480A (en) | Recursive automatic equalizer | |
US5111418A (en) | Method and network configuration for obtaining the gradient of the output signals of a given network for processing discrete-time signals relating to the network parameters | |
US5953410A (en) | Method and arrangement for echo compensation | |
US3984789A (en) | Digital equalizer for data-transmission system | |
US4246642A (en) | Leaky digital integrator | |
US5530721A (en) | Equalizer and terminal device for mobile communications | |
US5088109A (en) | Circuit arrangement for the equalization of digital signals received in analog form |