SU624292A1 - Ячейка пам ти - Google Patents

Ячейка пам ти

Info

Publication number
SU624292A1
SU624292A1 SU752308308A SU2308308A SU624292A1 SU 624292 A1 SU624292 A1 SU 624292A1 SU 752308308 A SU752308308 A SU 752308308A SU 2308308 A SU2308308 A SU 2308308A SU 624292 A1 SU624292 A1 SU 624292A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
elements
memory cell
pulse
pulses
Prior art date
Application number
SU752308308A
Other languages
English (en)
Inventor
Вячеслав Федорович Рыбакин
Original Assignee
Научно-Исследовательский И Проектный Институт Автоматизированных Систем Управления
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-Исследовательский И Проектный Институт Автоматизированных Систем Управления filed Critical Научно-Исследовательский И Проектный Институт Автоматизированных Систем Управления
Priority to SU752308308A priority Critical patent/SU624292A1/ru
Application granted granted Critical
Publication of SU624292A1 publication Critical patent/SU624292A1/ru

Links

Landscapes

  • Semiconductor Memories (AREA)

Description

(54) ЯЧЕЙКА ПАМЯТИ

Claims (2)

  1. Изобретение относитс  к вычислительной технике и может использовать- f с  в устройствах автоматики и телемеханики . Известны  чейки пам ти с фазоимпульо ным представлением информадии, построе ные на базе релаксационного генератора. Одна из известных  чеек пам ти содержит емкостный накопитель, диодный компаратор , источник опорного напр жени , транзисторный ключ и инвертор сброса p Дл  получени  большого числа, устойчивых состо ний питание емкостного накопител  осуществл етс  от высоковольтног источника питани  или от низковольтного источника через стабилизатор тока. Это затрудн ет реализацию  чейки пам ти на интегральных схемах. Кроме того, наден нiз  работа такой  чейки пам ти обеспе чиваетс . в сравнительно узком диапазоне дестабилизирующих факторов (температуры и частоты.синхронизации). Из извесгных  чеек пам ти наиболее близкой к изобретению по технической сущности  &л етс   чейка пам ти, содержаща  последовательно соединенные элемент коррекции , компаратор, накопительный элемент и ключ, подключенные к шине нулевого потенциала, элементы И-НЕ, одни аходы которых соединены с одной из управл ющих шин, другие входы - с другими управл ющими шинами, и инвертор, соединенный с накопительным з ементом |Г2, Формирование выходных импульоов с ф&зой , соответствующей записанному в  чейку пам ти числу, производитс  транзисторным ключом на - синхроимпульсах, частота следовани  которых равна опорной последовательности импульсов. При этом каждому h -выходному импульсу должно предшествовать сравнение напр жений на емкостном накопителе и цепи самонастройки , т. е. момент компарацИй по времени должен попадать на паузу |:| между (n-l )--синхроимпульсом Ьп -Чгде Т - период следовани  импульсов син:: фонизации; fc ц - длительность синхроимпульса В этой-  чейке пам ти выполнение указанного услови  соблюдаетс  только в узком диапазоне изменений внешней температуры , питаюишх напр жений и частоты импуп сов синхронизации. Это ограничивает применение известной  чейки пам ти в про мьшшенных устройствах вычислительной техники, автоматики и телемеханики, работающих , как правило, в успови х интенсивных помех и одновременном во&действии различного рода дестабилизирующих факторов. Целью изобретени   вл етс  повь шение надежности за счет расширени  области компарадии. В описываемой  чейке это достигаетс  тем, что она содержит триггер, элементы И и элемент ИЛИ, которото соединен с инвертором, вхехды - одной из управл ющих шин и вы ходами элементов И, первые входы котфых подключены к другим управл ющим шинам, вторые входы - к ключу, а чретьн входы - к В1лходам триггера, входы которого соединены с выходами алемевтов И-НЕ.. На фиг. 1 представлена принципиальна  схема описываемсй  чейки; на фиг. 2 временные диаграммы, по сн ющие ее работу, Ячейка пам ти содержит последователь но соединенные элемент 1 коррекции, f.ot/ паратор 2, накопительный элемент 3   ключ 4, подключенные к щине 5 нулевого потенциала, элементы И-НЕ 6 и 7, одни входы которых соединены с одной из утфав л ющих ШИН; 8, а другие входы - с гими управл ющими шинами 9 и 1О, инвертор 11, соединенный с накопительным элементом 3, триггер 12 , элементы И 13 в 14 и элемент ИЛИ 15, вь1ход которого соединен с инвертором 11, входы с од1шй из управл ющих шин 8 и выходами элементов И 13 и 14, первые входы которыхподключены к другим управл ющим шинам 9 и 10, вторые входы - к ключу 4, а третьи входы - к выходам Триггера i2, входы которого соединены с выходами элементов И-4{Е 6 и 7. На выход 16  чейки пам ти подаетс  периодическа  последовательность импульсов с фазой, соответствующей хранимому На фиг. 2 прин ты обозначени : ч н LL-нечетные и четные импульсы J -to опорной частоты, подаваемые на шины 9 и 10} ( JQ - импульсы записи информации, син: ронизированныв импульсами опорной частоты; напр жение на инверсном выходе тригтера 12; M(jH U/i выходные импульсы элементов И 13 и 14; и - напр жение делител  элемента 1 коррекции; напр жение на накопительном элементе 3; 0л - напр жение на выходе ключа 4i импульсы на выходе 16  чейки пам ти; ti. Т - длительность импульса записи и период следовани  импульсов частоты (частота синхронизации); 17 и is - предлагаемые эпюры напр жений на накопительном элементе 3 при наличии дестабилизирующих факторов . Работа  чейки пам ти с щестыо устойчивыми состо ни ми { П 6) , в KOTt ptrii предварительно записано число . При отсутствии сигналов на шине 8 записи информации элементы И-НЕ 6 и 7 - заперты , а импульсы с фазами це Четной и фазами четней последовательностей опар ной частоты, поступающие на щнны 9 и 10, не измешдат состо ни  триггера 12. На пр мом выходе этого триггеров 12 присутствует высокий положительный потенциал , а на инверсном - нулевой, благодар  элемент . И 13 подготовлен , а элемент И 14 заперт по втч)ым входам. Пусть в момент времени о вапр жение U на накопительном зиемевте 3 линейно нарастает, тогда на выходе ключа 4 формируетс  нулевой псхгевцнал. который в свою очередь по cojy ветствующим входам элементы И 13 и 14, и следовательно, предотвращает iiocтупление импульсов частоты через элемент ИЛИ 15 на вход инвертора 11, В момент врекюни t напр жение Цд достигает уровн й делител  эдв мента 1 коррекции, зар д накшительнрго элемента 3 прекращаетс  и на выходе ключа 4 по вл етс  потещиал. При этом элемент И 13 подготавливает с  к пропуску импульса с фазой нечетной оследовательности, так как на Bftopcu erg вход ранее был подан разрешающий П1Й«ициал с триггера 12, а элемент И 14 остаетс  запертым. Импульс с фазой нечетной последовательности с шины 9, пройд  через алемвнты 13 и 15, в моменту времени i2 .вызывает по вление отрЕцательного импульса ва выходе инвертора 11, В результате емкость Н19копител1гного элемента 3 раздражаетс  до поте циала , близкого к нулю, а по истечении 56 времени i:и действи  этого импульса снова начинветс  ее линейный зар д. Запись информации осуществл етс  подачей на шину 8 импульса, синхрониэ рованного опорной частотой. Этот импуль проходит через элемент ИЛИ 15 к инвертор 11 на выход 16  чейки пам ти и одновременно разр жает емкость накопительного элемента 3, При этом в зависимости от совпадени  сигналов на входах апементовИ-НЕ 6 или 7 триггер 12 устанавливаетс  в единичное или нулевое состо ние, обеспечива  в дальнейшем про хождение нечетных или четных импульсов опорной частоты на разр д накопительного элемента 3 через апементы 13 и н 14, 15 и инвертф 11. В качестве примера на фиг. 2 в момент времени i: показана запись числа в  чейку пам ти. Начина  с момента времени все процессы в схеме проиоход т с тем отличием, что триггер 12 выдает высокий уровень напр жени  с инверсного выхода, а и разр д накопительного элемента 3 осуществл ютс  соответственно в моменты t и X одновременно с по влением импульсов опорной частоты с фазами нечетной и чет ной последовательностей. При повышении-или пониженвн темпе- ратуры внешней среды параметры векопительн ( элемента, ключа 4 в дфугнх элементов схемы могут измен тьс  так, что участок зар да 1шксшительного зпемента оказьюаетс  либо выше (эпюра 17), либо ниже (эпюра 18) гpaфнкa UJ и соответственно моменты крмпаратшсдви нутс  относительно метки -t aneBo(tj) или BnpaBo(tf). Из временных диаграмм видно, что  чейка пам ти сохран ет записанное в нее число при условии попадани  моментов компараоии между двум  соседни1Л1 импульсами четной или нечетв1Я1 после2 довательности. Продолжительность этого интервала составл ет 2Т- t,, , т. е. ревышает на один период интервал (Т- t4f) компарации в известной  чейке. Таким образом, необходимым и достаточным условием надежной работы  чейки пам ти  вл етс  первоначальна  установка . такого уровн  напр жени  - делител  элемента 1 коррекции, чтобы зар д накопительного элемента 3 прекращалс  в области (ti-l) - TaKTOBWO импульса опц йой частоты, начина  с момента зар да. .Формула изобретени  Ячейка пам ти, содержаиш  последовательна соединенные элемент коррекции, компаратор, накопительный элемент и ключ, пощшюченные к шине нулевого потенциа да, элементы И-НЕ, одни входы которых соединены с одной из управл ющих шин, другие входы - с друтами управл ющими шинами, и инвертсф , соединенный с накопительным элементом, отличающа с  тем, что, с целью повышени  надежности  чейки, она содержит триггер, элементы И и элемент ИЛИ, выход которого соединен с инвертором, входы - с одной из управл ющих шин и выходами элементов И, первые входы подключены к другим управл ющим шинам, вторые входы - к ключу, а третьи входык выходам триггера, входы которого соединены с выходами элементе И-НЕ. Источники ннфсфмшхии, прин тые во внимание при экспертизе: 1.Журнал Механизаци  и автоматизаци  управлени  , 1970, М 3, с. 34-35.
  2. 2.Ситников Л. С. Многоустойчнвые элементы в цифровой измерительной текинке , Киев, Наукова думка , 1970, с. 48-49.
SU752308308A 1975-12-30 1975-12-30 Ячейка пам ти SU624292A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU752308308A SU624292A1 (ru) 1975-12-30 1975-12-30 Ячейка пам ти

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU752308308A SU624292A1 (ru) 1975-12-30 1975-12-30 Ячейка пам ти

Publications (1)

Publication Number Publication Date
SU624292A1 true SU624292A1 (ru) 1978-09-15

Family

ID=20643598

Family Applications (1)

Application Number Title Priority Date Filing Date
SU752308308A SU624292A1 (ru) 1975-12-30 1975-12-30 Ячейка пам ти

Country Status (1)

Country Link
SU (1) SU624292A1 (ru)

Similar Documents

Publication Publication Date Title
US3968447A (en) Method of amplitude-frequency conversion and a converter which operates in accordance with said method
KR0162148B1 (ko) 프로그램 가능한 듀티 사이클 컨버터 및 변환 방법
GB1256950A (ru)
US4355283A (en) Circuit and method for duty cycle control
SU624292A1 (ru) Ячейка пам ти
US4502105A (en) Inverter firing control with pulse averaging error compensation
JPS59209078A (ja) インバ−タ点弧制御回路
US3058012A (en) Staircase generator with constant current storing capacitor and intermittent charge transfer to another capacitor
US3931528A (en) Pulse generator for reactive loads
US4177411A (en) Speed-and-phase control circuit for a rotary machine
US4178585A (en) Analog-to-digital converter
US3648181A (en) Pulse generating circuit for producing pulses of amplitude which is a multiple of the amplitude of the source voltage
US4104538A (en) Digitally synthesized back-up frequency
US4553054A (en) Power on reset circuit for microprocessor
US3359498A (en) Variable width pulse generator
US4371794A (en) Monolithic integrated circuit
US3846687A (en) Digital power control circuit for an electric wrist watch
SU480110A1 (ru) Запоминающее устройство
SU746948A1 (ru) Накопительный делитель частоты
SU1691942A1 (ru) Генератор пилообразного напр жени
SU1431048A2 (ru) Управл емый генератор пилообразного напр жени
GB1354358A (en) Triangular voltage generator
SU1228235A1 (ru) Генератор импульсов
SU541274A2 (ru) Фазоимпульсный многоустойчивый элемент
SU822373A1 (ru) Генератор сигналов