SU622072A1 - Arrangement for control of input of information into electronic computer - Google Patents

Arrangement for control of input of information into electronic computer

Info

Publication number
SU622072A1
SU622072A1 SU772465856A SU2465856A SU622072A1 SU 622072 A1 SU622072 A1 SU 622072A1 SU 772465856 A SU772465856 A SU 772465856A SU 2465856 A SU2465856 A SU 2465856A SU 622072 A1 SU622072 A1 SU 622072A1
Authority
SU
USSR - Soviet Union
Prior art keywords
block
input
output
signal
computer
Prior art date
Application number
SU772465856A
Other languages
Russian (ru)
Inventor
Эдуард Львович Даманский
Владимир Васильевич Маслов
Николай Николаевич Шадрин
Игорь Петрович Шилкин
Original Assignee
Предприятие П/Я В-2994
Московский Инженерно-Физический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2994, Московский Инженерно-Физический Институт filed Critical Предприятие П/Я В-2994
Priority to SU772465856A priority Critical patent/SU622072A1/en
Application granted granted Critical
Publication of SU622072A1 publication Critical patent/SU622072A1/en

Links

Landscapes

  • Hardware Redundancy (AREA)
  • Safety Devices In Control Systems (AREA)

Claims (1)

ни  управл ющих сигналов, а выход - с соответствующим входом ЭВМ. На чертеже приведена блок-схема устройства дл  управлени  вводом информации в ЭВМ. Оно содержит датчики 1 дискретных -сигналов , элемент 2 ИЛИ, блоки 3-5 формировани  запросов, мажоритарный элемент 6, электронную вычислительную машину 7, буферный регистр 8, блок 9 управлени  коммутацией , блок 10 формировани  управл ющих сигналов, блок И разрешени  ввода , блок 12 контрол  управл ющих сигналов , блок 13 формировани  управл ющих сигналов. Устройство работает следующим образом . Дискретный сигнал с любого из датчиков 1 через элемент ИЛИ 2 поступает одновременно на входы трех блоков 3-5 формировани  запросов. С выхода каждого из трех блоков формировани  запросов сигнал поступает на вход мажоритарного элемента 6, например, два из трех. Если исправны все три блока, сигнал с выхода мажоритарного элемента поступает в ЭВМ 7, прерывает текущую программу и запускает программы анализа нестационарных процессов. По этим программам ЭВМ прежде всего через буферный регистр 8 определ ет адрес датчика, выдавшего сигнал. Если сигнал поступает с выхода двух любых блоков формировани  запросов, программы анализа нестандартных процессов также запускаютс , а по окончании анализа ЭВЛ1 через блок 9 управлени  коммутацией запускает блок 10 формировани  управл ющих (единичны.х) сигналов, имитирующий ноступление сигналов на входы буферного регистра 8 через блок 11. Одновременно с выхода блока 10 поступает сигнал признака проверки на «единицу на вход блока 12, после чего провер етс  наличие сигналов на выходах блоков 12, 3, 4, 5. По окончании проверки на «единицу ЭВМ через второй выход блока 9 запускает блок 13 формировани  управл ющих (нулевых) сигналов. Сигнал признака проверки на «нуль с выхода блока формировани  поступает на второй вход блока 12 контрол  управл ющих сигналов, после чего провер етс  отсутствие сигналов на выходах блока 8. Если сигнал поступает с выхода одного из блоков 3, 4 или 5, то запускаютс  сразу программы проверки. Дл  вьшвлени  отказов вида «непрохождени  сигнала программы проверки зап )скаютс  также периодически по инициативе ЭВМ или оператора. Веро тность поступлени  ложного сигнала дл  предлагаемого устройства при услоВИИ обнаружени  и устранени  отказа в одном из блоков (3,4 или 5) в течение 1 ч, что обеспечиваетс  схемами проверки, равиа примерно 10-, в отличие от прототипа, где эта веро тность составл ет 5- Ь. Веро тность потери сигнала дл  предлагаемого устройства при тех же услови х и проверках работоспособности устройства через 200 ч равна примерно . Формула изобретени  Устройство дл  управлени  вводом информации в электронную вычислительную машину (ЭВМ), содержащее блок управлени  коммутацией, вход которого подключен к соответствующему выходу ЭВМ, а нервый и второй выход -к входам соответственно первого и второго блоков формированн  разрешающих сигналов, первые выходы которых подключены к соответствующим входам блока разрешени  ввода, выходы которого подключены к соответствующим входам буферного регистра, выход которого подключен к соответствующему входу ЭВМ, а входы  вл ютс  входами Зстройства, отличающеес  тем, что, с целью повыщени  надежности устройства и достоверности информации, в устройство введены блок контрол  управл ющих сигналов , блоки запросов, мажоритарный элемент и элемент ИЛИ, входы которого подключены ко входам устройства, а выход- ко входам блоков запросов, выходы которых через мажоритарный элемент подключены к соответствующему входу ЭВМ, первый вход блока контрол  управл ющих сигналов соединен со вторым выходом первого блока формировани  уцравл ющих сигналов, а второй вход - со вторым выходом второго блока формировани  управл ющих сигналов, а выход - с соответствующим входом ЭВМ.no control signals, and the output with the corresponding input of a computer. The drawing shows a block diagram of a device for controlling the input of information into a computer. It contains sensors 1 discrete signals, element 2 OR, query generation blocks 3-5, majority element 6, electronic computer 7, buffer register 8, switching control block 9, control signal generation block 10, input block And resolution, block 12 controls the control signals, the block 13 of the formation of control signals. The device works as follows. The discrete signal from any of the sensors 1 through the element OR 2 simultaneously enters the inputs of the three blocks 3-5 query formation. From the output of each of the three request generation units, the signal arrives at the input of the majority element 6, for example, two of the three. If all three blocks are intact, the signal from the output of the majority element enters the computer 7, interrupts the current program and starts the program for analyzing non-stationary processes. According to these computer programs, first of all, via the buffer register 8, it determines the address of the sensor that generated the signal. If the signal comes from the output of any two query generation blocks, non-standard process analysis programs are also started, and after the analysis of the EVL1 ends, the switching control block 9 starts the control signal generation block 10 (single) signals simulating the arrival of signals to the inputs of the buffer register 8 through block 11. At the same time, from the output of block 10, a signal of a check mark is sent to "unit to input of block 12, after which the presence of signals at the outputs of blocks 12, 3, 4, 5 is checked. Upon completion of checking to" unit computer via From the second output of block 9, the block 13 forms control signals (zero) signals. The check signal signal to the "zero" from the output of the generating unit is fed to the second input of the control signal monitoring unit 12, after which the absence of signals at the outputs of the block 8 is checked. If the signal comes from the output of one of the blocks 3, 4 or 5, then the programs are started immediately checks. To eliminate failures of the type "signal failure, the test programs are also checked periodically at the initiative of the computer or operator. The fidelity of a false signal for the proposed device under the condition of detecting and eliminating a failure in one of the blocks (3.4 or 5) for 1 hour, which is provided by test circuits, about 10, unlike the prototype, where this probability is em 5- b. The probability of signal loss for the proposed device under the same conditions and testing of the device after 200 hours is approximately. The invention is a device for controlling the input of information into an electronic computer (computer), containing a switching control unit, the input of which is connected to the corresponding output of the computer, and the nerve and the second output are the inputs of the first and second blocks, respectively, of the formed permitting signals, the first outputs of which are connected to the corresponding inputs of the input resolution block, the outputs of which are connected to the corresponding inputs of the buffer register, the output of which is connected to the corresponding input of the computer, and the inputs are The inputs of the Device, characterized in that, in order to increase the reliability of the device and the reliability of information, a control signal control block, request blocks, a major element and an OR element, whose inputs are connected to the device inputs, are entered into the device, and the outputs of which are connected to the corresponding computer input through the majority element, the first input of the control signal control unit is connected to the second output of the first control signal shaping unit, and the second input is connected to the second the output of the second control signal generating unit, and the output with the corresponding input of the computer.
SU772465856A 1977-03-25 1977-03-25 Arrangement for control of input of information into electronic computer SU622072A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772465856A SU622072A1 (en) 1977-03-25 1977-03-25 Arrangement for control of input of information into electronic computer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772465856A SU622072A1 (en) 1977-03-25 1977-03-25 Arrangement for control of input of information into electronic computer

Publications (1)

Publication Number Publication Date
SU622072A1 true SU622072A1 (en) 1978-08-30

Family

ID=20700827

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772465856A SU622072A1 (en) 1977-03-25 1977-03-25 Arrangement for control of input of information into electronic computer

Country Status (1)

Country Link
SU (1) SU622072A1 (en)

Similar Documents

Publication Publication Date Title
SU622072A1 (en) Arrangement for control of input of information into electronic computer
SU813432A1 (en) Device for testing microprogramme automatic apparatus
SU798642A1 (en) Apparatus for monitoring electric wiring
SU877567A1 (en) Device for checking wiring
SU830586A2 (en) Storage device testing arrangement
SU1651362A2 (en) Device for checking the order of pulse signals alternation
SU1675895A1 (en) Information input device
SU1727089A1 (en) Method and arrangement for the testing of measuring systems
SU454553A1 (en) Device for controlling keyboard electronic computers
SU972499A2 (en) Device for controlling data input to computer
SU968773A1 (en) Device for testing electric connections
SU748423A1 (en) Wiring testing device
SU932213A1 (en) Automatic multi-channel strain gauge device
SU962913A1 (en) Device for registering malfanctions of electronic computer
JPS6051136B2 (en) Data error detection method
SU1520483A1 (en) Monitoring device
SU792257A1 (en) Apparatus for monitoring signal train
SU911376A1 (en) Apparatus for checking radiocomponent wiring correctness
SU608126A1 (en) Multichannel control system
SU968729A2 (en) Multichannel flaw detector
JP2826326B2 (en) Data collection method
SU563697A1 (en) Device for monitoring long-time memories
SU911532A1 (en) Device for testing digital units
SU1218304A1 (en) Installation for testing internal combustion engine
SU1190383A2 (en) Device for checking digital units