SU613506A2 - Устройство дл выделени фазомодулированных сигналов на фоне помех - Google Patents
Устройство дл выделени фазомодулированных сигналов на фоне помехInfo
- Publication number
- SU613506A2 SU613506A2 SU762413030A SU2413030A SU613506A2 SU 613506 A2 SU613506 A2 SU 613506A2 SU 762413030 A SU762413030 A SU 762413030A SU 2413030 A SU2413030 A SU 2413030A SU 613506 A2 SU613506 A2 SU 613506A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- voltage
- phase
- modulated signals
- Prior art date
Links
- 239000006185 dispersion Substances 0.000 claims description 5
- 238000000926 separation method Methods 0.000 claims 1
- 238000005259 measurement Methods 0.000 description 3
- 230000007423 decrease Effects 0.000 description 2
- 238000004804 winding Methods 0.000 description 1
Landscapes
- Noise Elimination (AREA)
Description
1
Изобретение относитс к радиотехнике и может использоватьс в аппаратуре радиосв зи .
По основному авт. св. № 320939 известно устройство дл выделени фазомодулированных сигналов па фоне помех, содержащее входную цепь, перемножитель, состо щий из фазоинвертора и двух каналов, каждый из которых состоит из последовательно соединенных сумматора, порогового каскада и амплитудного детектора, выходы которых соединены с входами вычитающего каскада, а также гетеродин и последовательно соединенные интегратор и решающий блок, при этом выходы фазоинвертора подключены к соответствующим входам сумматоров, другие входы которых объединены и подключены к выходу гетеродина, а выход вычитающего каскада соединен с входом интегратора.
Однако известное устройство не обеспечивает необходимой достоверности приема сигналов при изменении уровн щума на входе.
Целью изобретени вл етс повышение достоверности приема сигналов при изменении уровн шума на входе устройства.
Дл этого в устройство дл выделени фазомодулированных сигналов на фоне помех , содержащее входную цепь, иеремнол итель , состо щий из фазоиивертора и двух каналов , каждый из которых состоит из последовательно соединенных сумматора, порогового каскада и амплит -дного детектора, выходы которых соединены с входами вычитающего каскада, а гетеродин и последовательно соединенные интегратор и решающий блок, при этом выходы фазоинвертора подключены к соответствующим входам сумматоров, другие входы которых объединены и подключены к выходу гетеродина, а выход вычитающего каскада соединен с входом интегратора, введены блок измерени дисперсии огибающей входного сигнала и в каждом канале управл емый усилитель, причем выход входной цеии соединен с входом блока измерени дисперсии огибающей входного сигнала, выход которого соединен с уиравл ющими входами управл емых усилителей , а уиравл ющие входы пороговых каскадов соединены с выходами амплитудных детекторов другого канала через управл емые усилители.
На чертеже ириведена структурна электрическа схема предложенного устройства. Устройство дл выделени фазомодулированных сигналов на фоне помех содержит входную цеиь 1, перемножитель 2, состо щий из фазоинвертора 3 и двух каналов, каждый из которых состоит из последовательно соединенных сумматора 4(5), порогового каскада 6 (7) и амплитудного детектора 8(9), выходы которых соединены с входами вычитающего каскада 10, а также гетеродин 11 и последовательно соединенные интегратор 12 н решаюш,ий блок 13, при этом выходы фазоинвертора 3 подключены к соответствующргм входам сумматоров 4, 5, другие входы которых объединены и подключены к выходу гетеродина И, а выход вычитающего каскада 10 соединен с входом интегратора 12. Устройство содержит также блок 14 измерени дисперсии огибающей входного сигнала и в каждом канале управл емый усилитель 15(16), причем выход входной цепи 1 соединен с входом блока 14 измерени , выход которого соединен с управл ющими входами управл емых усилителей 15 и 16, а управл ющие входы пороговых каскадов 6 н 7 соединены с выходами амплитудных детекторов 9, 8 другого канала через управл емые усилители 16 н 15.
Устройство работает следующим образом.
В случае отсутстви помех (шума) при приходе на входную цепь 1 посылки, синфазной с напр жением гетеродина 11, в сумматоре 4 происходит суммирование половины напр жени входного сигнала с напр жением гетеродина 11, а в сумматоре 5 - вычитание одного напр жени из другого. В результате напр жение на выходе амплитудного детектора 8 достигает максимальной величины, а на выходе амплитудного детектора 9 - минимальной , причем при равенстве напр жени гетеродина 11 ноловине напр жени входного сигнала напр жение на выходе амплитудного детектора 9 равно нулю.
При приходе посылки, противоположной по фазе с напр жением гетеродина 11, нанр жение на выходе амплитудного детектора 8 минимально, а на выходе амплитудного детектора 9 максимально.
При наличии помех (щума) напр жение на выходе амплитудного детектора 8 нри синфазном сигнале отличаетс от максимальной величины, а на выходе амплитудного детектора 9 - от минимальной и тогда напр жение с выхода амплитудного детектора 8, превышающее напр жение на выходе амплитудного детектора 9 и усиленное в управл емом усилителе 15, запирает пороговый каскад 7,
напр жение на выходе амплитудного детектора 9 снижаетс до нул и, как следствие, возрастает напр жение на выходе вычитающего каскада 10. При приходе противофазной посылки сигнал с выхода амплитудного детектора 9, усиленный управл емым усилителем 16, запирает пороговый каскад 6, напр жение на выходе амилнтудного детектора 8 снижаетс до нул , а напр жение на выходе вычитающего каскада 10 возрастает. Увеличение напр жени на выходе вычитающего каскада 10 облегчает работу решающего блока 13 и таким образом повышает достоверность приема сообщений. При изменении
уровн помех (шума) относительно уровн сигнала измен етс уровень сигнала на выходе блока 14 измерени , что приводит к изменению коэффициента усилени управл емых усилителей 15 и 16. В результате коэффициент обратной св зи измен етс таким образом, что заданна крутизна дискриминационной характеристики устройства остаетс прежней, т. е. не зависит от уровн помех (шума).
Предлол- енное устройство обеспечивает посто нство крутизны дискриминационной характеристики при изменении уровн помех (шума) на входе и тем самым обеспечивает высокую достоверность приема сигналов при
изменении уровн помех (шума) на входе в щироких пределах.
Claims (1)
- Формула изобретениУстройство дл выделени фазомодулированных снгналов на фоне помех по авт. св. № 320939, отличающеес тем, что, с целью повышени достоверности приема сигналов при изменении уровн шума на входе устройства, в него введены блок измерени дисперсии огибающей входного сигнала н в каждом канале управл емый усилитель, причем выход входной цепи соединен с входом блока измерени дисперсии огибающей входного сигнала, выход которого соединен с управл ющими входами управл емых усилителей , а управл ющие входы пороговых каскадов соединены с выходами амплитудных детекторов другого канала через управл емые усилители.XdflM
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU762413030A SU613506A2 (ru) | 1976-10-19 | 1976-10-19 | Устройство дл выделени фазомодулированных сигналов на фоне помех |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU762413030A SU613506A2 (ru) | 1976-10-19 | 1976-10-19 | Устройство дл выделени фазомодулированных сигналов на фоне помех |
Related Parent Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| SU320939 Addition |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| SU613506A2 true SU613506A2 (ru) | 1978-06-30 |
Family
ID=20680227
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| SU762413030A SU613506A2 (ru) | 1976-10-19 | 1976-10-19 | Устройство дл выделени фазомодулированных сигналов на фоне помех |
Country Status (1)
| Country | Link |
|---|---|
| SU (1) | SU613506A2 (ru) |
-
1976
- 1976-10-19 SU SU762413030A patent/SU613506A2/ru active
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4426727A (en) | FM Noise reducing circuit | |
| US5533064A (en) | Digital radio receiver having limiter amplifiers and logarithmic detector | |
| GB1502253A (en) | Spreadspectrum-multiple-access modulation system receiver | |
| KR860001646A (ko) | 잡음 검출기 | |
| US3728633A (en) | Radio receiver with wide dynamic range | |
| US4135159A (en) | Apparatus for suppressing a strong electrical signal | |
| US3296532A (en) | Diversity combiners | |
| US3305781A (en) | Diversity combiners | |
| US4096360A (en) | Multichannel record disc reproducing system | |
| JPH1051402A (ja) | 受信電界検出回路 | |
| GB1502254A (en) | Spread spectrum multiple access modulation system receivers | |
| US4054842A (en) | Channel gain imbalance compensation for FSK demodulator | |
| SU613506A2 (ru) | Устройство дл выделени фазомодулированных сигналов на фоне помех | |
| US3001068A (en) | F.m. reception system of high sensitivity | |
| US3397360A (en) | Reception system using carrier detection for angularly modulated signals | |
| US4156848A (en) | High dynamic range detector for indicating the quieting level of an FM receiver | |
| US3196354A (en) | Signal to noise ratio controlled squelch circuit | |
| US2540512A (en) | Interference reducing impulse amplitude detector | |
| US5564095A (en) | RFI suppression by cascading nonlinear devices | |
| US3004156A (en) | Squelch circuit | |
| US3866151A (en) | Specific frequency signal detecting circuit | |
| US2677050A (en) | Gain control means for frequency modulation receivers | |
| US2605395A (en) | Noise suppression circuits | |
| SU1732478A1 (ru) | Устройство контрол состо ни тракта св зи | |
| SU625309A1 (ru) | Устройство дл оценки качества приема дискретных сигналов |