SU613399A1 - Шифратор дл трансформаторного посто нного запоминающего устройства - Google Patents
Шифратор дл трансформаторного посто нного запоминающего устройстваInfo
- Publication number
- SU613399A1 SU613399A1 SU762324820A SU2324820A SU613399A1 SU 613399 A1 SU613399 A1 SU 613399A1 SU 762324820 A SU762324820 A SU 762324820A SU 2324820 A SU2324820 A SU 2324820A SU 613399 A1 SU613399 A1 SU 613399A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- encoder
- output
- last
- beginning
- transformer
- Prior art date
Links
Landscapes
- Transmission And Conversion Of Sensor Element Output (AREA)
Description
1
Изобретение относитс к запоминающим устройствам и может быть использовано в автоматике и вычислительной технике.
Известны шифраторы дл трансформаторных посто нных запоминающих устройств, содержащие диоды, подключенные катодами к началам выходных обмоток запоминающих трансформаторов, кроме последнего, а аноды диодов подсоединены к началу выходной обмотки последнего запоминающего трансформатора 1.
Наиболее близким к изобретению вл етс шифратор, содержащий выходные обмотки, которые прошивают соответствующие сердечники и подключены своими концами, кроме последней, к выходным шинам устройства, конец последней выходной обмотки соединен с шиной нулевого потенциала, и шину питани 2.
Недостатком известных шифраторов вл етс сравнительно большой разброс во времени и по амплитуде сигналов, считанных с запоминающих трансформаторов, что снижает надежность шифратора.
Целью изобретени вл етс повышение надежности шифратора.
Цель достигаетс тем, что шифратор содержит транзистор, коллектор которого соединен с началами всех выходных обмоток, кроме последней, и через резистор - с шиной
питани , база транзистора соединена с началом последней выходной обмотки, а эмиттер- с шиной нулевого потенциала.
На фиг. 1 представлена электрическа схема шифратора; на фиг. 2 - временна диаграмма трех последовательных тактов работы шифратора.
Шифратор содержит выходные обмотки 1-3, которые прошивают сердечники 4-6 и
подключены соответственно к транзисторам 7-9 с общим эмиттером; резисторы 10, 11 один конец которых подключен соответственно к базам транзисторов 7, 8 и к концам выходных обмоток 1, 2, а начала этих обмоток
объединены и подключены к коллектору транзистора 9; резистор 12, один конец которого подключен к началу выходной обмотки 3, конец которой соединен с шиной нулевого потенциала. Вторые концы всех резисторов 10-12 подключены к шине нулевого потенциала .
Коллекторы всех транзисторов 7-9 подключены через соответствующие резисторы 13-15 к шине питани +. К коллекторам
транзисторов 7, 8 подключены разр дные выходные шины 16, 17. Сердечники 4-6 образуют с выходными обмотками 1-3 группы 18, соответствующие разр дам четверичной системы счислени . В качестве примера
показан набор кодовым проводом 19 четвертичного кода 23... 0. Шифратор работает следующим образом. ток 20 опроса (см. фиг. 2) индуктирует сигналы на выходны.ч обмотках 2, 3 грзии 18 тех сердечников, через которые иро- 5 ходит кодовый провод. Тогда на выходе шифратора будет код 10, И... 00. На временной диаграмме показаны-три последовательных такта работы шифратора, когда возбужденный кодовый провод 19 проходит через10 сердечники 4-б груии 18. В первом такте отрицательный сигнал 21 запирает транзистор 7, что соответствует коду 01. Во втором такте отрицательный сигнал 22 запирает транзнстор 8, что соответствует коду 10. В15 третьем такте положительный сигнал 23 открывает транзистор 9, ири этом транзисторы 7 и 8 запираютс , что соответствует коду И. Выходные сигналы 24 и 25 представл ют сигналы на выходных шинах 18 и 17, едини-20 це соответствует положительный импульс. Технико-экономический эффект изобретени состоит в том, что за счет подключени коллектора транзистора 9 к точке объединени начал выходных обмоток, прошивающих25 соответствующие сердечники, кроме послед ней, осуществл етс шифраци непосредственно в накопителе и на выходных шинах
8
- /-
Claims (2)
- Рие./ ииформации выдаетс в двоичной системе счислени . Это позвол ет сократить электронное оборудование, а следовательно повысить надежность шифратора. Формула изобретени Шифратор дл трансформаторного посто нного запоминающего устройства, содержащий выходные обмотки, которые прошивают соответствующие сердечники и подключены своими концами, кроме последней, к выходным шинам устройства, конец последней выходной обмотки соединен с шиной нулевого потенциала, и шину питани , отличающийс тем, что, с целью повышени надежности шифратора, он содержит транзистор , коллектор которого соединен с началом всех выходных обмоток, кроме последней, и через резистор с шиной питани , база транзистора соединена с началом последней выходной обмотки, а эмиттер - с шиной нулевого потенциала. Источники информации, прин тые во внимание при экспертизе 1.Авторское . свидетельствоСССР № 233748, кл. G ПС 17/00, 1966.
- 2.АвторскоесвидетельствоСССР № 491160, кл. G НС 17/00, 1974.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762324820A SU613399A1 (ru) | 1976-02-20 | 1976-02-20 | Шифратор дл трансформаторного посто нного запоминающего устройства |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762324820A SU613399A1 (ru) | 1976-02-20 | 1976-02-20 | Шифратор дл трансформаторного посто нного запоминающего устройства |
Publications (1)
Publication Number | Publication Date |
---|---|
SU613399A1 true SU613399A1 (ru) | 1978-06-30 |
Family
ID=20649029
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762324820A SU613399A1 (ru) | 1976-02-20 | 1976-02-20 | Шифратор дл трансформаторного посто нного запоминающего устройства |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU613399A1 (ru) |
-
1976
- 1976-02-20 SU SU762324820A patent/SU613399A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
ATE79494T1 (de) | Reluktanz-synchro/resolver. | |
GB1251927A (ru) | ||
SU613399A1 (ru) | Шифратор дл трансформаторного посто нного запоминающего устройства | |
US3848167A (en) | Arrangement for generating a clock frequency signal for recording information on a data carrier | |
US3099830A (en) | Electrical apparatus for providing an indication of the relative positions of relatively movable means | |
US2956271A (en) | Low level scanner and analog to digital converter | |
SU1092545A1 (ru) | Преобразователь углов поворота вала в код | |
GB943856A (en) | Improvements in or relating to electrical position-encoders | |
US3047855A (en) | Motion sensing system | |
SU746719A1 (ru) | Устройство дл считывани информации из блоков пам ти | |
SU423172A1 (ru) | Устройство для кодирования участков магнитной ленты | |
SU1259488A1 (ru) | Преобразователь угла поворота вала в код | |
SU581507A1 (ru) | Ячейка пам ти дл накопител посто нного запоминающего устройства | |
SU410562A1 (ru) | ||
SU397960A1 (ru) | Устройство записи-воспроизведения цифровой информации | |
GB921749A (en) | Improvements in or relating to electrical circuit arrangements for translating code groups | |
SU510748A1 (ru) | Посто нное запоминающее устройство | |
SU381096A1 (ru) | Устройство для записи информации | |
SU645203A1 (ru) | Устройство дл считывани информации из блоков пам ти | |
SU384138A1 (ru) | Накопитель постоянного запоминающего устройства | |
SU395903A1 (ru) | Постоянное запоминающее устройство с линейной выборкой | |
SU484536A1 (ru) | Способ считывани графической информации | |
SU460577A1 (ru) | Запоминающее устройство | |
SU1270787A2 (ru) | Устройство дл цифровой магнитной записи | |
SU418899A1 (ru) |