SU611297A1 - Формирователь импульсов по переднему и заднему фронту входного импульса - Google Patents
Формирователь импульсов по переднему и заднему фронту входного импульсаInfo
- Publication number
- SU611297A1 SU611297A1 SU762360642A SU2360642A SU611297A1 SU 611297 A1 SU611297 A1 SU 611297A1 SU 762360642 A SU762360642 A SU 762360642A SU 2360642 A SU2360642 A SU 2360642A SU 611297 A1 SU611297 A1 SU 611297A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- trigger
- inputs
- stage
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
- Manipulation Of Pulses (AREA)
Description
Изобретение относитс к радиоэпектрони ке и может быть использовано в погических устрсАствах, где необзСодима точность формировани выходных импульсов.
Известны формирователи импульсов по переднему и заднему фронту входного импульса , содержащие статические триггера, инверторы , источник входных импульсов, схемы совпадени 1.
Недостатком известных устройств вп етс нестабильность длитег& ости выходных импульсов.
Наиболее близким техническим решением к данному изобретению формирователь импульсов по переднему и заднему фронту входного импупьса, содержащий статический триггер, выходы которого подключены к первым входам двух схем совпадени , источник входных импульсов, подключенный ко второму входу первой схемы совпадени непосредственно, а к второму входу второй схемы совпадени через инвертор, устройство задержки и схему ИЛИ входы которой подключены к выходам первой и второй схем совпадени , а выход соединен
со счетным входом статического триггера
И..
Недостаток известного формировател состоит в том, что длительность импульсов формируемых по переднему и заднему ( там, оказьгааетс нестабильной, если длитепьность посто нной времени задержки превышает длительность входных импульсов. Кроме того схема задержки времени работает нестабильно от;пр мого воздействи входного сигнала при наличии дребезга электрических контактов.
Целью данного изобретени 5шл етс повышение точности формировани выходных импульсов.
Цель достигаетс тем, что в формирователь импульсов по переднему и заднему фронту входного импульса, содержащий источник временных меток, соединенный со входом счетчика, выходы которого попключены к первым входам устройства, совпадени кодов, другие входы которого соединены с устройством управлени длитeльнocтыо задержки, а выход подключен ко входам R 1шух статических триггеров, выход первого из которых соединен с первыми входами первого и второго элементов И-НЕ и первого и второго элементов совпапени , а выход второго статического триггера под ключен ко вторым входам первого и второго элементов И-НЕ, второму входу перво го элемента совпадени и первому входу третьего элемента совпадени ,и два инвертора , вход первого на которых подсоединен к источнику входного сигнала, а вход второго соединен с выходом первого элемента И-НЕ и входом сброса счетчика,, введены два двухступенчатых триггера, выход перво го из которых подключен ко входу S втоpoio и ко входу S первого статического триггера, а выход второго двухступенчатого триггера подключен ко входу Б первог и йо входу S второго статического триггера , R - входы упом нутых двухступенчатых триггеров соединены с выходом второго инвертора. С- вход первого двухступенчатого триггера соединен с выходом первог инвертора и третьим входом второго элемента И-НЕ, выход которого подключен ко вторым входам второго и третьего эпементов совпадени , а С-вход второго двухступенчатого триггера подсоединен к источнику входного сигнала и к третьему входу первого элемента совпадени . На чертеже представлена блок-схема предлагаемого формировател . Формирователь содержит двухступенчаты триггеры 1 и 2, статические триггеры 3 и 4, первьЕй .элемент И-НЕ 5, счетчик 6, инвертор 7, источник входного сигнала 8, инвертор .9, второй элемент И-НЕ 10, первый элемент совпадени 11, источник временных меток -12, устройство совпадени кодов 13, устройство управлени длительностью задержки 14, второй 15 и третий 16 элементы совпадени . Формирователь работает следующим образом, В исходном состо нии на всех выходах формировател импупьсов, т. е. на выходах элементов 10, 11, 15 и 16, имеетс повыходного потенциала источника входного сигнала 8. Бистабильные элементы формировател в исходных состо ни х устанавливаютс автоматически. Один из триггеров первой ступени двухступенчатых триггеров 1 и 2 находитс в состо нии О, а другой в состо нии . Вторые ступени этих триггеров и статические триггеры 3 и 4 на ход тс в состо нии О. Ко входу установ ки нул счетчика 6 приложен сигнал установки нул от первого элемента И-НЕ 5, так как триггеры 3 и 4 в исходных состо ни х и на входе элемента И-НЕ 5 имеетс совпадение. На счетный вход счетчика 6 посто нно поступают импульсы от источника временных меток 12. Счетчик 6 - з исходном положении. Если на выходе источника входного сигнала 8 потенциал О, запись 1 от триггера 1 в первую ступень триггера 2 не происходит. На входе инвертора 9 так- . же нулевой потенциал, а на выходе I. Сигнал с выхода инвертора 9 поступает в управл ющий вход триггера 1 и от триггера 2 производитс запись в первую ступень триггера 1. При по влении на входе инвертора 9 сигнала 1 на его выходе будет О. В триггере 1 происхоаит перезапись с первой ступени на вторую, и на выходе по вл етс потенциал О, снимающий дл записи в триггере 2, а также производитс запись в триггере 3. На его инверсном выходе по витс сигнал О который нарушает совпадение первого элемента И-НЕ 5. На выходе элемента И.-НЕ 5 по$юитс потенциал 1, снимающий сигнал установки нул счетчика 6. Через инвертор 7 подаетс сигнал установки нул двухступенчатых триггеров 1 и 2, при этом запрещающий их работу. Счетчик 6 начинает считать метки времени, и на его выходе значение кода увеличиваетс от нул до равенства с кодом от устройства управлени длительность ю задержки 14. При равенстве кодов срабатьгаает устройство совпадени кодов 13. Сигнал от устройства совпадени кодов 13 поступает на входы установки О триггеров 3 и 4. Триггер 3 устанавливаетс в состо ние О, на его инверсном выходе по вл етс 1. На первом элементе И-НЕ 5 производитс совпадение. Счетчик 6 устанавливаетс в исходное состо ние. Через инвертор 7 снимаетс сигнап : установки нул двухступенчатых триггеров 1 и 2. При этом записываетс от инверсного выхода триггера 1 в первую ступень триггера 2, так как от источника входного сигнала 8 поступает на управп оший. вхс двухступенчатого триггера 2 и О на управл ющий вход двухступенчатого триггера 1. При приходе заднего фронта импульса или начала дребезга от источника входного сигнала 8 на управл ющий вход триггера . 2 поступает низкий потенциап О, а на управл ющий вход триггера 1 - потенциап I. В триггере 2 происходит перезапись первой на вторую ступени. На его инверсом выходе по вл етс низкий потенциап, оторый слимает записи в первую стуень триггера 1. Производитс запись 1 триггере 4, На инверсном выходе триггеа 4 по витс сигнал О, который карущает совПааение первого элемента И-НЕ 5. На выходе эпемента 5 будет , снимающа сигнал установки нул со входа счетчика 6, Она также через инвертор 7 снимает сигнал установки нул с двухступенчатых триггеров 1 и 2, при этом запрещающа их работу. Счетчик 6 начинает считать метки времени, а на его выходе значение кода увеличиваетс от нул до равенства с кодом от устройства управлени длительностью задержки 14. При равенстве кодов выдаетс сигнал О с выхода устройства совпадени кодов 13 на входы установки О триггеров 3 и 4. Триггер 4 устанавливаетс в О состо НИИ и на его инверсном выходе по вл етс и производитс совпадение на элементе 5. Последний устанавливает в исход ное состо ние счетчик 6, а также через инвертор 7 снимает сигнал установки нул двухступенчатых триггеров 1 и 2. При это записываетс 1 от инверсного выхода триггера 2 в первую ступень триггера 1, так как от источника входного сигнала 8 поступает на управл ющий вход двухступенчатого триггера 1 и О на управл щий вход триггера 2. При приходе следующего импульса от источника входного сигн ла 8 процесс повтор етс . Использу выходы триггеров 3 и 4, а также источника входного сигнала 8 и инвертора 9, при помощи элементов 10, 11, 15 и 16 можно получить выходные импульсы с задержанным задним фронтом, с задержанным передним фронтом, с задержа ным и задним и передаим фронтами,и незадержанный . Применение статических двухступенчаты триггеров, выходь которых св заны со входом записи единицы противоположного триггера, позвол ет повысить точность фор мировани выходных импульсов.
Claims (2)
- Формула изобретениФормирователь импульсов по переднему и заднему фронту входного импульса, со1 .Авторское свидетельство СССР №242228, Н 03 К 5/О4, 1967.
- 2.Авторское свидетельство СССР N9455468, НОЗ К 5/04, 1973. держащий источник временных меток, соединенный со входом счетчика, выходы кото рого подключены к первым входам устройства совпадени кодов, другие входы КОТОРОГО соединены с устройством управлени длительностью задержки, а выход подключен ко входам R. двух статических триггеров, выход первого из которых соединен с первыми входами первого и второго эпементов И-НЕ и первого и второго элементов совпадени , а выход второго статического триггера подключен ко вторым входам первого и второго элементов И-НЕ, второму входу первого эпемента совпадени и первому входу третьего эпемента совпадени . и два инвертора, вход первого из которых подсоединен к источнику входного сигнала, а вход второго соединен с выходом первого элемента И-НЕ и входом сброса счетчика, отличающийс тем, что, с целью повышени точности формировани выходных импульсов, в него введены два двухступенчатых триггера, выход первого из которых S второго и ко входу подключен ко S первого статического триггера, а выход второго двухступенчатого триггера подключен ко входу S первого и ко входу S второго статического триггера, R-входы упом нутых двухступенчатых триггеров соединены с выходом второго инвертора С - вход первого двухступенчатого триггера соединен с выходом первого инвертора и третьим вхопом второго элемента И-НЕ, выход которого подключен ко вторым входам второго и третьего элементов совпадени , а С -вход второго двухступенчатого триггера подсоединен к источнику входного сигнала и к третьемз входу первого элемента совпадени . Источники информации, Прин тые во внимание при экспертизе:
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762360642A SU611297A1 (ru) | 1976-05-17 | 1976-05-17 | Формирователь импульсов по переднему и заднему фронту входного импульса |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762360642A SU611297A1 (ru) | 1976-05-17 | 1976-05-17 | Формирователь импульсов по переднему и заднему фронту входного импульса |
Publications (1)
Publication Number | Publication Date |
---|---|
SU611297A1 true SU611297A1 (ru) | 1978-06-15 |
Family
ID=20661470
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762360642A SU611297A1 (ru) | 1976-05-17 | 1976-05-17 | Формирователь импульсов по переднему и заднему фронту входного импульса |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU611297A1 (ru) |
-
1976
- 1976-05-17 SU SU762360642A patent/SU611297A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU611297A1 (ru) | Формирователь импульсов по переднему и заднему фронту входного импульса | |
SU1497721A1 (ru) | Генератор импульсной последовательности | |
SU674208A1 (ru) | Формирователь импульса огибающего серию импульсов | |
SU123995A1 (ru) | Устройство автоматического контрол искажений стартстопных телеграфных сигналов | |
JPS5337372A (en) | Digital value set circuit | |
SU146096A1 (ru) | Устройство дл быстродействующего логарифмировани | |
SU767958A1 (ru) | Формирователь импульсов | |
SU1001453A1 (ru) | Формирователь длительности импульса | |
SU494843A1 (ru) | Формирователь импульсов | |
SU815885A1 (ru) | Селектор импульсов по длитель-НОСТи | |
JPS55113983A (en) | Integrated circuit device for watch | |
SU907791A1 (ru) | Селектор импульсов по интервалу между импульсами | |
SU627574A1 (ru) | Стробирующий формирователь импульсов | |
SU452056A1 (ru) | Генератор пр моугольных импульсов | |
SU126631A1 (ru) | Устройство дл получени разности двух последовательностей импульсов | |
SU717713A1 (ru) | Измеритель нестабильности длительности импульсов | |
SU783956A1 (ru) | Устройство дл получени пачек импульсов | |
SU1522383A1 (ru) | Цифровой генератор импульсов | |
SU397949A1 (ru) | Устройство для учета продукции | |
SU676973A1 (ru) | Устройство дл измерени длительности однократных временных интервалов | |
JPS5568739A (en) | Preset circuit | |
SU1647862A1 (ru) | Формирователь последовательности импульсов | |
SU1450091A1 (ru) | Устройство тактовой синхронизации и выделени пачки импульсов | |
SU456229A1 (ru) | Фазометрическое устройство | |
SU481128A1 (ru) | Селектор импульсов |