SU568106A1 - Null-indicator - Google Patents

Null-indicator

Info

Publication number
SU568106A1
SU568106A1 SU7502100364A SU2100364A SU568106A1 SU 568106 A1 SU568106 A1 SU 568106A1 SU 7502100364 A SU7502100364 A SU 7502100364A SU 2100364 A SU2100364 A SU 2100364A SU 568106 A1 SU568106 A1 SU 568106A1
Authority
SU
USSR - Soviet Union
Prior art keywords
current
transistor
input
resistor
zero
Prior art date
Application number
SU7502100364A
Other languages
Russian (ru)
Inventor
Ефим Вольфович Лысенко
Original Assignee
Ордена Октябрьской Революции Всесоюзный Государственный Проектно-Изыскательский И Научно-Исследовательский Институт Энергетических Систем И Электрических Сетей "Энергосетьпроект"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Октябрьской Революции Всесоюзный Государственный Проектно-Изыскательский И Научно-Исследовательский Институт Энергетических Систем И Электрических Сетей "Энергосетьпроект" filed Critical Ордена Октябрьской Революции Всесоюзный Государственный Проектно-Изыскательский И Научно-Исследовательский Институт Энергетических Систем И Электрических Сетей "Энергосетьпроект"
Priority to SU7502100364A priority Critical patent/SU568106A1/en
Application granted granted Critical
Publication of SU568106A1 publication Critical patent/SU568106A1/en

Links

Landscapes

  • Measurement Of Current Or Voltage (AREA)

Description

(54) НУЛЬ-ИНДИКАТОР Транзистор 9 закрыт падением напр жени  Еа диод© -11 от TDsca через нагрузку. При поааче на тсбой из основных входов вапр жени  равноги ила ыаньшего напр же Еи  на стабалнгроие J.Oj соответс;тв5ЮщиЁ Входной транзистор} натгрммер 5, открь -- .ваетс , а -ток резисторов 13 14 nepeiaiio- чаетс  через его переход коллектор-емн ггер к нулевой uiJitie, Траизнсторы 7 и 8 запираютс , а тран зЕстор 9 открываетс  через резистор 15, выховЕОЙ С1сгнал  чейки 1 измен етс  с нулевого на ед ничный. Дл  ннай5ыа1Ен малого фовн  основной вход 2 соедин етсй с шнной нулевого по тени нала через резистор 19, величина ко торого выбираетс  такой, при которой при отключекном ИСТОЧНЁЙКЭ вкодного сигкшга u пр жение на зхоце 2 со& Ве-т-ствовапо бы верхней грантше гарак-тЕроваиной величины нулевого сигнала, .При зтем транзистсф 5 полностью открыт током через резистор 18 гштенциал расшири-тельаого входа превышает угг-тендиал основного аа величину паденн  iianiSii&nv.. ка переходе база-эмиттер тран- зистора 5. Величины сопр&ишлений резисторов 18, 21выбираютс  такамй, при которых ток, ;;:ротекающай «о циодам 20,22, обеспечивал бы с; ммар ое кааевие напр жени  на них BosMosiHO бсп-эе близкое к падению напр же Siga на переходе база-емиттер транзистора 5 Е чгабы TOKf протекающий от анода диода 22S ахоцу 4, ае превышал 15% от тока через резисторы 13 и 14. При таком режиме входные зажимы эк« випотегьдкальны н могут быть разомкнуты или замкнуты накоротко боа изменени  ре« жима  чейки, При подаче входного напр  Кени  с лшзанной на черт-еже пол рностью -гок резистора 19 переключаетс  через источник входного сигнала, дкоцы 20 22 и .тп - 18 к шине питани д транзистор 5 аапирзео с , что приводит к переключению  чейки. При этом ток срабатывани  близок к тс ку через резистор 19 в нормальном режиме а напр жение срабатывани  приближаетс  к произведению тока срабатывани  на суммар кое дифференциальное сопротивление диодов 20,22 и перехода база-эмиттер транзисто ра 5. Возможе81 и второй режим работы устройства , когда ток, протекающий от анода flsooa 22 к входу. 4, равен току через ре знсторы 13, 14, а ток через резистор 19 выбираетс  равным 25% номинального тока базы транзистора 5, который необходим дл  переключени   чейки 1 при подаче на один из основных входов нулевого входного сиг нала. При этом транзистор 5 частично от крыт а через него ответвл етс  не более половины суммарного тока резисторов, 13,14 н тока входа 4  чейки 1. Второй половины s kur-o тока достаточно дл  надежного отпирани  транзистора 7 и обеспечени  нулевого выходного сигнала  чейки. В этом режиме обеспечиваетс  эквипотенциальность входных режимов. При по влении входного сиг™ нала, который в этом случае должен иметь пол рность, обратную указанной на чертеже , транзистор 5 дополнительно открывает-. с  током входного сигнала, транзистор 7 запираетс . Это приводит к переключению  чейки н по влению на ее выходе единичного сигнала. Различие рассмотренных режимов в том, что в первом из них при по влении входного сигнала выходной сигнал  чейки измен етс  с единичного на нулевой , а во втором режиме с нулевого на единичный. Такое выполнение нуль-индикатора обеспечивает повышение надежности устройства защиты за счет унифккапии электронных схем. о рмула изобретени  Нуль-индикатор, один входной зажим которого соединен через резистор с отрицательной шиной источника питани , а подключен к обшей точке циоца и резистора , включенных между шинами питани , содержащий двухкаскадный транзисторный усилитель, отличающийс  тем, что, с целью повышени  надежности путем .унификации, в качестве усилител  использо вана транзисторна  логическа   чейка И-НЕ основной вход которой подключен к первому входному зажиму нуль-индикатора, а расширительный вход  чейки - к общей точке (5утого диода и дополнительного резисто pSp подаслючеиког- к положительной щине питгани . Источники информации, прин тые во внимание при экспертизе: 1.Шварц С. Полутфоводниковые схемы ;, 1962, справочник, стр. 41, фиг. 1-2. 2.Гаевеико Ю. Новые реле зашиты на полупроводниках, Киев, 1962, стр. 51 рис 22.(54) NULL-INDICATOR Transistor 9 is closed by a voltage drop Ea diode © -11 from TDsca through the load. In the case of operation of the main inputs of the pumping station, the equals of the voltage of Ei are the same for the stabilization of J.Oj, respectively; SIGNATURE The input transistor} is 5, open, and the current of the resistors is 1314 nepeiaiio through its collector-emulator junction a jerk to zero uiJitie, Traisensors 7 and 8 are locked, and a transistor 9 opens through a resistor 15, the output signal of cell 1 changes from zero to unit. For a small fuvnov main input 2 is connected to the zero-gain cable through a resistor 19, the value of which is chosen such that when disconnected SOURCE, the code signal and the voltage on the zhotz 2 with & We’ll have the upper limit of the magnitude of the zero value of the signal,. In this case, the transistor 5 is fully opened by the current through the 18g resistor of the expanded input exceeds the ugg-tendial of the main aa value of the iianiSii & nv .. transition to the base-emitter tran - the resistor 5. The values of the resistor & voltage of the resistors 18, 21 are chosen such that the current, ;;:: flowing about the cyodes 20,22, would provide with; Mmarar voltage BosmosiHO bsp-e close to the fall of the voltage Siga at the base-emitter transition of the 5 E transistor chugaby TOKf flowing from the anode of the 22S diode anhode 4, ae exceeded 15% of the current through resistors 13 and 14. With this mode Input terminals can be either open-circuited or closed or short-circuited to change the cell mode. When inputting Kennedy is supplied with a polarity -frame 19, it switches through the input source, the booms 20 22 and. tp - 18 to the power supply bus transistor 5 aapirzeo with, which leads to a transition turn off the cell. In this case, the pickup current is close to the TCc through the resistor 19 in the normal mode, and the pickup voltage approaches the product of the pickup current by the total differential resistance of the diodes 20.22 and the base-emitter junction of the transistor 5. Possible and the second device operation mode, when the current flowing from the flsooa 22 anode to the entrance. 4, is equal to the current through the relays 13, 14, and the current through the resistor 19 is chosen to be 25% of the rated base current of the transistor 5, which is required to switch the cell 1 when a zero input signal is applied to one of the main inputs. At the same time, transistor 5 partially opens up through it no more than half of the total current of resistors, 13.14 n current of input 4 of cell 1. The second half of s kur-o current is sufficient to reliably unlock transistor 7 and provide a zero output cell. In this mode, equipotentiality of input modes is provided. When an input signal appears, which in this case must have the opposite polarity indicated in the drawing, transistor 5 additionally opens-. with the input current, transistor 7 is locked. This leads to cell switching n the appearance of a single signal at its output. The difference in the considered modes is that in the first one, when the input signal appears, the output signal of the cell changes from one to zero, and in the second mode from zero to one. This embodiment of the null indicator provides increased reliability of the protection device due to unifckapii electronic circuits. About the invention inference Zero-indicator, one input terminal of which is connected through a resistor to the negative power supply bus, and connected to the common point of the power and resistor connected between the power buses containing a two-stage transistor amplifier, characterized in that, in order to improve the reliability of the path. unification, the main input of which is connected to the first input terminal of the null indicator and the expansion input of the cell to the common point (5th diode and additional of the psp subcontractor to the positive pitangi cheek.Sources of information taken into account during the examination: 1.Schwartz S. Half-drainage circuits;, 1962, reference book, page 41, fig. 1-2. 2.Gaeveyko Y. New relays sewn on semiconductors, Kiev, 1962, p. 51 Fig. 22.

8x038x03

SU7502100364A 1975-01-27 1975-01-27 Null-indicator SU568106A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU7502100364A SU568106A1 (en) 1975-01-27 1975-01-27 Null-indicator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU7502100364A SU568106A1 (en) 1975-01-27 1975-01-27 Null-indicator

Publications (1)

Publication Number Publication Date
SU568106A1 true SU568106A1 (en) 1977-08-05

Family

ID=20608561

Family Applications (1)

Application Number Title Priority Date Filing Date
SU7502100364A SU568106A1 (en) 1975-01-27 1975-01-27 Null-indicator

Country Status (1)

Country Link
SU (1) SU568106A1 (en)

Similar Documents

Publication Publication Date Title
US4885477A (en) Differential amplifier and current sensing circuit including such an amplifier
US5036269A (en) Voltage stabilizer with a very low voltage drop designed to withstand high voltage transients
JPS6376007A (en) Adaptive voltage feeder
KR960016052A (en) Control circuit to protect the battery from over discharge
JPH026085B2 (en)
WO1984002622A1 (en) Comparator circuit having reduced input bias current
GB1513920A (en) Over current protection circuits
SU568106A1 (en) Null-indicator
US4200843A (en) Non-linear operational circuit
US5606481A (en) Overvoltage protection for battery powered equipment
US5172409A (en) Precision FET control loop
JPS6037018A (en) Current limiter
SU1767485A1 (en) Two-polar stabilized voltage source
IL43332A (en) Voltage adapting arrangement between switching units of switch circuit series and outer circuits
SU1576897A1 (en) Bipolar voltage stabilizer with current protection
SU955464A1 (en) Transistor switch
SU1527627A1 (en) Unit for supply of different-polarity voltages
SU1081761A1 (en) Pulse power source
SU1582351A1 (en) Electronic switch
SU1767486A1 (en) Constant voltage stabilizer
SU1206762A2 (en) D.c.voltage stabilizer
SU1327202A1 (en) Device for monitoring condition of fuses in parallel circuits
GB2259200A (en) Ground fault protector
SU587462A1 (en) Switched dc voltage stabilizer
SU546871A1 (en) DC Voltage Stabilizer