SU549838A1 - Дифференциальное аналоговое запоминающее устройство - Google Patents

Дифференциальное аналоговое запоминающее устройство

Info

Publication number
SU549838A1
SU549838A1 SU2065398A SU2065398A SU549838A1 SU 549838 A1 SU549838 A1 SU 549838A1 SU 2065398 A SU2065398 A SU 2065398A SU 2065398 A SU2065398 A SU 2065398A SU 549838 A1 SU549838 A1 SU 549838A1
Authority
SU
USSR - Soviet Union
Prior art keywords
storage device
input
analog storage
differential analog
capacitor
Prior art date
Application number
SU2065398A
Other languages
English (en)
Inventor
Виктор Васильевич Мясников
Original Assignee
Московский Ордена Ленина Авиационный Институт Им.Серго Орджоникидзе
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский Ордена Ленина Авиационный Институт Им.Серго Орджоникидзе filed Critical Московский Ордена Ленина Авиационный Институт Им.Серго Орджоникидзе
Priority to SU2065398A priority Critical patent/SU549838A1/ru
Application granted granted Critical
Publication of SU549838A1 publication Critical patent/SU549838A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

Изобретение относитс  к области аналогоцифровой техники и может быть использоваио в контрольно-измерительных системах различного назначени .
Известны аналоговые ЗУ 1, 2, позвол ющие запомнить напр жение источника сигнала на некоторый интервал времени. Однако в случае присутстви  в информационном сигнале некоторой помехи известные устройства фиксируют напр жение помехи на запоминающем конденсаторе, снижа , тем самым точность контрольно-измерительной системы в целом.
Наиболее близким по технической сущности к данному изобретению  вл етс  устройство 3, содержащее входной операционный усилитель, неипвертирующий вход которого соединен с первой щиной входного сигнала, выход - через ключ с накопительным эле .ментом, например с одной из обкладок .коидеисатора , инвертирующий входом этого усилител  и неинвертирующим входом выходного операционного усилител , выход которого подключен к неи)1вертирующему входу данного усилител  и выходу устройства.
Недостатком этого устройства  вл етс  то, что на конденсаторе фиксируетс  налр жение, равное сумме полезного сигнала и наведенной помехи в момент фиксации.
Целью изобретени   вл етс  ловыщение помехоустойчивости устройства.
Иоставленпа  цель достигаетс  тем, что в предложенное устройство введены .чоиолнительные ключи и дополнительный операцион111 )1Й усилнте.ль, выход которого пол,кл1оче1г через первый дополнительный ключ к д 1угой обкладке конденсатора и к ннвертируюигему входу данного усилител  и второй доиолнительиый ключ еоединеи с шиной иулевого потенциала; иеинвертнрующий вход доиолиительиого операциониого усилител  подключен ко второй щине входного сигиала.
На чертеже представлеиа функциональна  схема устройства.
Оно содержнт входной операцноиный ус лнтель /, дополнительный операцпопный усилитель 2, ключ 3, первый дополнптельный ключ 4, конденсатор 5, выходной операционный усилитель 6, второй дополнительный ключ 7, шины сигналов управлени  8 и 9, плшы входных сигналов 10, 11.
Во входнЕзтх цеп х устройства дл  эквивалентных источннков помех создаиы одииаковые услови . Сигна„чы но двум щпнам 10. 11 через идентичные элементы нодвод тс  к обкладкам запоминающего конденсатора 5 и по окончании переходных процессов на конденсаторе выдел етс  разность двух входных сигналов . При переходе к режпму «храпеппе по
SU2065398A 1974-10-10 1974-10-10 Дифференциальное аналоговое запоминающее устройство SU549838A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2065398A SU549838A1 (ru) 1974-10-10 1974-10-10 Дифференциальное аналоговое запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2065398A SU549838A1 (ru) 1974-10-10 1974-10-10 Дифференциальное аналоговое запоминающее устройство

Publications (1)

Publication Number Publication Date
SU549838A1 true SU549838A1 (ru) 1977-03-05

Family

ID=20597736

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2065398A SU549838A1 (ru) 1974-10-10 1974-10-10 Дифференциальное аналоговое запоминающее устройство

Country Status (1)

Country Link
SU (1) SU549838A1 (ru)

Similar Documents

Publication Publication Date Title
US2988737A (en) Analog-to-digital converter
GB1460827A (en) System for testing a data processing unit
SU549838A1 (ru) Дифференциальное аналоговое запоминающее устройство
GB1515352A (en) Circuit for processing physiological measurement signals
US4361839A (en) Charge source multiplexing
SU720513A1 (ru) Аналоговое запоминающее устройство
SU419948A1 (ru) Преобразователь перемещение — код
JPS54137367A (en) Multi-point temperature monitor
SU399868A1 (ru) Статистический анализатор
RU2036435C1 (ru) Устройство для регистрации информации
SU363945A1 (ru) Устройство для измерения и регистрации изменений магнитной индукции в широком интервале
SU464781A1 (ru) Преобразователь малых перемещений в скважность импульсов
SU541200A1 (ru) Аналоговое запоминающее устройство
SU824437A1 (ru) Преобразователь напр жени вчАСТОТу
SU409232A1 (ru) УСТРОЙСТВО дл КОНТРОЛЯ АНАЛОГОВЫХ ВЫЧИСЛИТЕЛЬНЫХ Л\АШИН
SU1656322A1 (ru) Дифференциальный датчик линейных перемещений
SU963104A1 (ru) Аналоговое запоминающее устройство
SU454493A1 (ru) Устройство регистрации амплитуды импульсного сигнала
SU1449913A1 (ru) Устройство дл измерени сигналов мостовых датчиков
SU710045A1 (ru) Система контрол логических схем
RU2223507C2 (ru) Схема обработки сигнала с тензодатчика в последовательный код
SU1283965A1 (ru) Многоканальное устройство измерени рассогласовани между углом и кодом
SU1456945A1 (ru) Устройство дл ввода информации
SU407332A1 (ru) АН СССРМ.Кл. G 06g 7/12УДК 681.333:519.2 (088.8)
SU942154A1 (ru) Аналоговое запоминающее устройство