SU543983A1 - Аналоговое запоминающее устройство - Google Patents
Аналоговое запоминающее устройствоInfo
- Publication number
- SU543983A1 SU543983A1 SU2111084A SU2111084A SU543983A1 SU 543983 A1 SU543983 A1 SU 543983A1 SU 2111084 A SU2111084 A SU 2111084A SU 2111084 A SU2111084 A SU 2111084A SU 543983 A1 SU543983 A1 SU 543983A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- voltage
- output
- operational amplifier
- key
- Prior art date
Links
Landscapes
- Measurement Of Current Or Voltage (AREA)
Description
1
Изобретение относитс к области измерительной техники и может быть использэванэ в амплитудных вольтметрах или преобразовател х амплитуды в интервал времени.
Известны устройства дл запоминани
экстремальных значений напр жени , содержащее нелТ нейный элемент (диод) и накопительный элемент (конденсатор) 1 . Эти устройства имеют низкую точность запоминани напр жени .
Известно также устройство, содержащее операционный усилитель, неинвертирующий вход Которого подключен ко входу устройства , накопительный элемент, например конденсатор , одна обкладка которого соединена со входом истэкэвэго повторител и через нелинейный элемент с выходом операционного усилител , друга обкладка подключена к шине нулевого потенциала и к выходу ключ один из входов которого соединен с управл ю щим входом устройства, другой вход ключа соединен со входом истокового повторител , а выход истокового повторител подключен к инвертирующему входу операционного усилител 2. Недостатком этого устройства
вл етс наличие погрешности хранени запомненного значени напр жени .
Целые изобретени вл етс пог ышеине точности хранени информации.
Поставленна цель достигаетс тем, что в устройство введены дополнительные ключи и последоЕательно сосдииекнь е компаратор , формирователь и триггер, единичный и нулевой выходы которого подключены к одним из входов дополнительных ключей соответственно ,выходы дополнительных ключей соединены с инвертирующим входом операционного усилител , другой вход первого дополнительного ключа подключен к шине питани вход второго дополнительного ключа соединен со входом истокового повторт1тел и с первым выходом устройства, второй вьход которого подключен к выходу формировател и одному (ИЗ входов триггера, другой вход которого соединен с шиной установки О, а другой вход компаратора соединен с выходом операционного усилител .
Это позвол ет во врем хранени информации отключать накопительный от входа операционного усилител , что увеличивает посто нную времени разр да накопительного элемента, а также сформировать импульс, передний фронт которого практичес ки соответствует моменту запоминани экстремального значени напр жени . На чертеже изображена структурна элек рическа схема предлагаемого устройства. Устройство содержит операционный усилитель 1, к выходу которого через нелинейный элемент 2 подключен накопительный элемент, например конденсатор 3. К этой же обкладке конденсатора через истоковый повторитель 4 подключен первый вход компаратора 5, второй вход которого соединен |С выходом операционного усилител 1. Выход Компаратора 5 соединен через формирователь 6 со входом записи единицы триггера 7, единичный выход которого подключен к одному из входов ключа 8, а нулевой - к одному из входов ключа 9. Второй вход ключа 8 подключен к шине питани 1О, а в рой вход ключа 9 - ко входу истокового повторител 4. Выходы ключей 8 и 9 объединены и соединены с инвертирующим входом операционного усилител 1. Втора обк ладка конденсатора 3 соединена с шиной ну левого потенциала и, кроме того, через клю 11 с первой обкладкой. Второй вход ключа 11 соединен с входом 12 управлени . Напр жение , экстремальное значение которого запоминаетс , подаетс по входу 13, сое диненному с неинвертирующим входом операционного усилител 1. Выходное напр жение устройства, равное запомненному, подаетс по выходу 14. Импульс, передний фрон которого соответствует моменту времени пе рехода входного сигнала через экстремум, поступает по выходу 15, Сигнал установки О устройства подает с по входу 16, к которому подключен нулевой вход триггера 7. При этом триггер 7 устанавливаетс в исходное состо ние, при котором выходным сигналом этого тригг ера ключ 8 закрыт, а ключ 9 открыт. С помощью ключа 9 замкнута цепь отрицатель ной обратной св зи, последовательно соединенных операционного усилител 1 и нелинейного элемента 2. При поступлении по входу 13 нарастаю щего напр жени напр жение на накопительном элементе также растет. Так как коэффициент отрицательной обратной св зи цепи операционный усилитель - нелинейный элемент равен 1, коэффициент усилени этой цепи близок к 1 (ввиду того, что коэффициент усилени операционного усилител без отрицательной обратной св зи значитель но превышает 1). Поэтому напр жение на на копительном элементе 3 практически повтор ет входное до тех пор, пока напр жение на неинвертирующем входе операционного усилител не начнет уменьшатьс . При этом начинает утиеньшатьс напр жение и на выходе операционного усилител , нелинейный элемент (например диод) при этом оказываетс включенньш в обратном направлении и закрываетс , разрыва цепь отрицательной обратной св зи. Напр жение на выходе операционного усилител измен етс по .ь.-(),W где К - коэффициент усилени операционного усилител без отрицательной обратной св зи (К 1); Ufi -текущее значение напр жени на входе устройства; UHJ- напр жение на накопительном элементе 3, равное максимальному значению входного напр жени U , U ъх макс Так как выход операционного усилител отключаетс от накопительного элемента 3, напр жение на накопительном элементе остаетс квазипосто нным. В момент равенства выходного напр жени операционного усилител выходному напр жению истокового повторител 4, подключенного входом к накопительном элементу 3, компаратором 5 вырабатываетс перепад напр жени , по фронту которого формируетс импульс с помощью формировател 6, перебрасывающийтриггер 7 в единичное состо ние. Выходным сигналом триггера 7 закрываетс ключ 9, отключа накопительный элемент 3 от инвертируюЩего входа операционного усилител 1,и открываетс ключ 8, подава на инвертирующий вход этого усилител напр жение питани Upwr заведомо большее, чем напр жение на накопительном элементе 3 Разбаланс напр жений на входах операционного усилител увеличиваетс ( и.х-О(),t2 поэтому напр жение на его выходе еще более уменьшаетс . Накопительным элементом 3 будет запом- нено экстремальное (в данном случае максимальное ) значение напр жени выходного сигнала . Причем, после окончани процесса запоминани накопительный элемент оказываетс отключенным не только от выхода операционного усилител 1 (с помощью нелинейного элемента 2), но и от входной цепи этого усилител (с помощью ключа 9), тем самым повышаетс точность хранени запомненного напр жени . Передний фронт импульса, поступающего по выходу 15 устройства, при этом практически совпадает с моментом запоминани экстремального значени входного напр жени .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2111084A SU543983A1 (ru) | 1975-03-07 | 1975-03-07 | Аналоговое запоминающее устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2111084A SU543983A1 (ru) | 1975-03-07 | 1975-03-07 | Аналоговое запоминающее устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU543983A1 true SU543983A1 (ru) | 1977-01-25 |
Family
ID=20612000
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2111084A SU543983A1 (ru) | 1975-03-07 | 1975-03-07 | Аналоговое запоминающее устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU543983A1 (ru) |
-
1975
- 1975-03-07 SU SU2111084A patent/SU543983A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3428828A (en) | Sample and hold circuit | |
ES372276A1 (es) | Convertidor de analogico a digital. | |
US3390354A (en) | Analog voltage to time duration converter | |
GB888718A (en) | Improvements in or relating to voltage comparison circuit | |
US4306807A (en) | Light measuring system | |
SU543983A1 (ru) | Аналоговое запоминающее устройство | |
US3024999A (en) | Electronic divider | |
US4384257A (en) | Storage stabilized integrator | |
KR920003600A (ko) | 저온에서의 저속충전모드를 가지는 급속충전기 | |
US4144492A (en) | Method for measuring a voltage with the aid of an analogue-digital converter | |
SU809392A1 (ru) | Аналоговое запоминающееуСТРОйСТВО | |
SU432525A1 (ru) | Время-импульсное множительное устройство | |
SU512396A1 (ru) | Пьезоэлектрическое устройство | |
SU1201691A1 (ru) | Устройство дл дистанционного измерени температуры | |
SU619927A1 (ru) | Врем -импульсное устройство дл умножени | |
SU658729A1 (ru) | Преобразователь частоты следовани импульсов в напр жение посто нного тока | |
SU712951A1 (ru) | Преобразователь ток-частота | |
SU590830A1 (ru) | Аналоговое запоминающее устройство | |
SU798903A1 (ru) | Аналого-цифровой функциональныйпРЕОбРАзОВАТЕль | |
SU523517A1 (ru) | Ждущий генератор импульсов треугольной формы | |
SU503360A1 (ru) | Преобразователь напр жени в интервал времени | |
SU1357856A1 (ru) | Электрометрический преобразователь зар да | |
SU632084A1 (ru) | Преобразователь напр жени в интервал времени | |
SU799116A1 (ru) | Генератор пилообразного напр жени | |
SU917347A1 (ru) | Устройство временной задержки |