SU536599A1 - Pulse number dividing device - Google Patents

Pulse number dividing device

Info

Publication number
SU536599A1
SU536599A1 SU2120538A SU2120538A SU536599A1 SU 536599 A1 SU536599 A1 SU 536599A1 SU 2120538 A SU2120538 A SU 2120538A SU 2120538 A SU2120538 A SU 2120538A SU 536599 A1 SU536599 A1 SU 536599A1
Authority
SU
USSR - Soviet Union
Prior art keywords
decade
input
output
trigger
elements
Prior art date
Application number
SU2120538A
Other languages
Russian (ru)
Inventor
Евгений Николаевич Владимиров
Евгений Львович Кантор
Олег Вячеславович Маклаков
Леонид Зельманович Таткин
Original Assignee
Предприятие П/Я М-5659
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5659 filed Critical Предприятие П/Я М-5659
Priority to SU2120538A priority Critical patent/SU536599A1/en
Application granted granted Critical
Publication of SU536599A1 publication Critical patent/SU536599A1/en

Links

Description

1one

Изобретение относитс  к специализированным вычислительным устройствам счет чикового типа, в частности к электронно-вь числительным устройствам приборов рентгеновского анализа, включающим в себ  счет чики импульсов в качестве накопит&лей информации, поступающей на их вход в виде число-импульсного кода.The invention relates to specialized computing devices of a chick type, in particular, to electronic calculating devices of X-ray analysis devices, which include pulse counters as will accumulate &

Известны счетчнковые устройства делени  на произвольное число.Known counting devices divided by an arbitrary number.

Первое из известных устройств содержит последовательно соединенные спусковые устройства , на вход каждого из которых в виде двоичного кода подаетс  соответствующий коэффициент делени  О The first of the known devices contains serially connected release devices, to the input of each of which, in the form of a binary code, the corresponding division factor O is applied.

Однако известное устройство обладает недостаточно высокой точностью делени .However, the known device does not have a sufficiently high division accuracy.

Другое известное устройство, содержащее последовательно соединенные двоично-дес тичные декады и элементы пам ти, также имеет недостаточно высокую точность дел&ни  2.Another known device containing serially connected binary decimal decade and memory elements also has an insufficiently high precision of cases & 2.

Цель нзобретени  - повысить точность делени  при малом числе входных импульсовThe purpose of the invention is to improve the accuracy of dividing with a small number of input pulses.

Дл  этого в устройство делени  числа импульсов, содержащее последовательно со&диненвые двоично-дес тичные декады и эл&менты пам ти, введены элементы ИЛИ, эл&менты И, элементы сравнени , триггер записи и триггер управлени , при этом выход переполнени  первой двоично-дес тичной д&. кады подключен через первый элемент ИЛИ к первым входам первого и второго элемевнтов И, ко вторым входам которых подключены выходы двух .первых элементов пам ти, к третьим входам - выходы триггера записи , а к выходам - через второй элемент ИЛИ входы поразр дной записи первой двоичнодес тичной декады, выход переполнени  второй двоично-дес тичной декады соединен с одним из входов триггера записи, другой вход которого соединен с выходом первого элемента сравнени  подключенного входом к выходу второй двончно-дес тичной декады и к выходам третьего и четвертого элементов И, первые входы которых соединены с выходами третьего и четвертого элементов пам ти , а вторые входы - с выходами триггера управлени , первый вход которого подключен к выходу третьей двоично-дес тичной декады, а второй вход-к выходу второго элемента срав нени , первый вход которого соединен с выходом третьей двоично-.дес тичной декады, а второй вход ™ с выходом а того элемента пам ти. На чертеже представлена структурна  злектрическа  схема устройства делени  чнола импульсов. Устройство выполнено на основе всего одной двоично-дес тичной декады 1, к выходу Переполнени  которой подключен вход цепи обратной св зи, в которую вход т элемент ИЛИ 2, объедин ющий сигнал переполнени  с сигналом предварительной записи, элементы И 3 и 4, через которые в декаду 1 записываютс  зшбо дополнительный код старшего разр да делител  К|а хран щийс  в элементе пам ти 5, либо обратный код этого числа К, хран щийс  в элементе пам ти 6. Запись кода осуществл етс  через элемент ИЛИ 7. Выбор записываемого кода определ етс  состо нием триггера записи 8, имеющего раздельные входы управлени : один из них подключен к выходу переполнени  двоично-де с тичной декады 9 первой декады счетчика результата и другой подключен к выходу эл& мента сравнени  10. который сравнивает значение содержимого декады 9 либо с чис™ лом L + 1, хран щимс  в элементе пам ти 11, либо с числом Ь , хран щимс  в устрой стве пам ти 12, причем сравниваемое число выдаетс  на вход элемента сравнени  10 через элементы И 13 и 14 соответственно, коммутируемые триггером управлени  15, имеющим раздельные управл ющие входы. первый из которых подключен к выходу переполнени  двоично-дес тичной декады 16 (вто рой декады счетчика результата), а второй подключен к выходу элемента сравнени  17, который сравнивает значение содержимого декады 16с числом М, хран щимс  в элементе пам ти 18, Работает устройство следующим образом. Пусть , Lfo, Мэ10.. Предварительно подаетс  сигнал установки исходного состо ни  (цепи на ч зтеже не показаны) при этом: декады 1,9,16 устанавливаютс  в нулевое состо ние, триггер записи 8 выдает сигнал разрешени  на элемент И 3, подготавлива  запись в декаду 1 кода К из элемента пам ти 5, триггер 15 выдает сигнал разрещени  на элемент И 13, через который на вход элемента сравнени  10 поступает код числа ( L + 1) из элемента пам ти 11. По сигналу пуск через элемент ИЛИ 2 в цекаду 1 через элемент И 3 и элемент ИЛИ 7 записываетс  код к (число 10 -JK - 1) иTo do this, the OR pulse division unit, sequential binary decimal decade and memory ampli fi cates, are introduced into the device for dividing the number of pulses, OR elements, AND comparison elements, a recording trigger, and a control trigger, with the overflow output of the first binary decimal d & The frames are connected via the first element OR to the first inputs of the first and second elements AND, to the second inputs of which two outputs of the first memory elements are connected, to the third inputs to the recording trigger outputs, and to the outputs through the second element OR to the bit records of the first binary number the second decade overflow is connected to one of the recording trigger inputs, the other input of which is connected to the output of the first comparison element connected to the output of the second two-decade decade and to the outputs of the first and fourth elements And whose first inputs are connected to the outputs of the third and fourth memory elements, and the second inputs to the control trigger outputs, the first input of which is connected to the output of the third binary decimal decade, and the second input to the output of the second element The first input is connected to the output of the third binary decimal decade, and the second input is connected to the output of that memory element. The drawing shows a structural electrical circuit of a device for dividing a pulse chol. The device is made on the basis of just one binary decade 1, to the Overflow output of which is connected the input of the feedback circuit, which includes the OR 2 element, combining the overflow signal with the pre-recording signal, And 3 and 4 elements, through which decade 1 is written with the additional code of the higher bit of the divider K | a stored in the memory element 5, or the reverse code of this number K stored in the memory element 6. The code is recorded through the element OR 7. The choice of the recorded code is determined state three Record 8, which has separate control inputs: one of them is connected to the binary overflow output from the decade 9 of the first decade of the result counter and the other is connected to the output of the amp & comparison item 10. which compares the value of the contents of decade 9 either with the number L + 1 stored in memory 11 or with the number b stored in memory 12, and the compared number is output to the input of comparison 10 through elements 13 and 14, respectively, switched by control trigger 15 having separate control inputs. the first of which is connected to the overflow output of the binary-decade decade 16 (the second decade of the result counter), and the second is connected to the output of the comparison element 17, which compares the content of the decade 16 with the M number stored in memory 18, the device works as follows in a way. Let Lfo, Me10 .. Preset signal is set to the initial state (the circuits on the part are not shown) with this: the decades 1,9,16 are set to the zero state, the recording trigger 8 outputs the enable signal to the And 3 element, preparing the record in decade 1 of code K from memory element 5, trigger 15 generates a signal of the resolution to the element 13, through which the input of the element of comparison 10 receives the code of the number (L + 1) from the memory element 11. By the start signal through the element OR 2 Tsekadu 1 through the element And 3 and the element OR 7 writes the code to (number 10 -JK - 1) and

Tpjirrep управлени  15 возвращаетс  в исходное состо ние по одврму из входов сигналом переполнени  декады 16.Tpjirrep control 15 returns to its original state from the input from the overflow signal of decade 16.

Claims (2)

Очевидно, этот момент соответствует переполнению декад 1 и 9 и, таким образом, все устройство делени  возвращаетс  к иоходному состо нию, в котором ово находилось после подачи сигнала пуск. В счетчике результата к этому моменту хранитс  число 1ОО, а на вход устройства поступило А импульсов . дновременно на вход начинают пойтупать счетные импульсы. После поступлени  (К+1 входных импульсов на выходе переполнени  декады 1 по вл етс  выходной сигнал, который поступает в декаду 9 и в цепь обратной св зи, где вызывает перезапись в декаду 1 кода К по описанной выше цепи. Далее процесс повтор етс  до тех пор, пока в декаде 9 не будет накоплено ( L + 1) импульс в. При этом выходной сигнал элемента сравнени  10 переключает триггер 8, после чего сигнал разрешени  выдаетс  на элемент И 4 и подготавливаетс  запись в декаду 1 кода |к|а (число 10--К). Импульсы переполнени  на выходе декады 1 по вл ютс  после поступлени  на ее вход К импульсов, а цепь перезаписи замыкаетс  через элемент И 4. Перезапись кода I K.I 3 повтор етс  до поступлени  сигнала переполнени  декады 9 на вход триггера записи 8. после чегр триггер записи 8 возвращаетс  в исходное состо ние и цепь обратной св зи вновь замыкаетс  через элемент И 3 (запись 1 ). Таким образом, образуетс  цикл перезаписи - из каждых 10 переполнений декады 1 ( L + 1) переполнений вызывают перезапись К , а остальные (10- Ь -1) - перезапись ) . Одновременно сигнал переполнени  декады 9 поступает на вход декады 16 и т.д. Код числа переполнений, накопленный в декаде 16 элементом сравнени  17 сравниваетс  с кодом числа М, хран щимс  в элемен- те пам ти 18, Сигнал равенства с выхода элемента сравнени  17 поступает на вход триггера управлени  15, При этом на эпемент И 14 подаетс  сигнал разрешени  и на вход элемента сравнени  10 поступает код числа ll , хран щийс  в элементе пам ти 12. Цикл перезаписи при этом, очевидно , видоизмен етс  - из каждых 10 посд&дующих переполнений декады 1 - цереэацись кода к в эту декаду вызывают первые Ь. , а перезапись кода|к|а вызывают остальные (1О - L ) переполнений. Формула изобретени  Устройство делени  числа импульсов, содержащее последовательно соединенные двоично-дес тичные декады и элементы пам ти, отличающеес  тем, что, с цельк повышени  точности делени  при малом числе входных импульсов, в него введены элементы ИЛИ, элементы И, элементы сравне« ни , триггер записи и триггер управлени , при этом выход переполнени  первой двоичнодес тичной декады подключен через первый элемент ИЛИ к первым входам первого и вто рого элементов И, ко вторым входам которых подключены выходы двух первых элементов пам ти, к третьим входам - выходы триггера записи, а к выходам - через второй элемент ИЛИ входы поразр дной записи первой двоично-дес тичной декады, выход переполнени  второй двоично-дес тичной декады соединен с одним из входов триггера записи, другой вход которого соединен с выходом первого э емекта сравнени , подключенного входом к выходу второй двоично-дес тичной декады и к выходам третьего и четвертого элементов И, первые входы которых соединены с выходами третьего и четвертого элементов , а вторые входы - с выходами триггера управлени , первый вход которого подключен к выходу третьей двоично-дес тичной декады, а второй вход - к выходу второго элемента сравнени , первый вход которого соединен с выходом третьей двоично-дес тичной декады, а второй вход - с выходом п того элемента пам ти. Источники информации, прин тые во внимание при экспертизе: 1.Патент ФРГ № 1928327, кл. 21 л 36/22, 01.05.72. Obviously, this moment corresponds to the overflow of Decades 1 and 9 and, thus, the entire dividing device returns to its initial state, in which the ovo was after the start signal was given. The result counter at this moment stores the number 1OO, and A pulses have arrived at the input of the device. At the same time, counting pulses begin to enter the input. After the arrival (K + 1 input pulses at the overflow output of decade 1), an output signal appears that arrives at decade 9 and into the feedback circuit, where the K code over the above described circuit causes overwrite at decade 1. until the decay 9 accumulates (L + 1) a pulse in. At the same time, the output signal of the comparison element 10 switches the trigger 8, after which the enable signal is output to the AND 4 element and a record is written in the decade 1 of the code | k | a (the number 10 - K). Overflow pulses at the output of decade 1 appear after fasting. It sends signals to its input, K, and the rewriting circuit closes through element 4. The rewriting of the I KI 3 code repeats until the overflow signal of decade 9 arrives at the input of record trigger 8. After the trigger, record trigger 8 returns to its initial state and feedback circuit re-closes through AND 3 (record 1). Thus, a rewriting cycle is formed — out of every 10 overflows of decade 1 (L + 1) overflows, rewriting K is generated, and the rest (10-1), overwriting). At the same time, the overflow signal of decade 9 is fed to the input of decade 16, etc. The code for the number of overflows accumulated in decade 16 by the comparison element 17 is compared with the code of the number M stored in memory element 18. The equality signal from the output of the comparison element 17 is fed to the control trigger input 15, and the resolution signal and the input of the comparison element 10 receives the code of the number ll stored in the memory element 12. The rewriting cycle obviously changes - out of every 10 seconds & overflows of the overflow of decade 1, the first b is called in this decade. , and rewriting the code | k | a causes the rest (1O - L) overflows. The invention The device for dividing the number of pulses, containing sequentially connected binary-decimal decade and memory elements, characterized in that, with the aim of improving the accuracy of dividing with a small number of input pulses, OR elements are introduced, AND elements, elements compared, the trigger and the control trigger; the overflow output of the first binary decade decade is connected through the first element OR to the first inputs of the first and second elements AND, to the second inputs of which the outputs of the two first elements are connected in memory, to the third inputs — the write trigger outputs, and to the outputs — through the second element OR inputs of the bit record of the first binary-decade decade, the overflow output of the second binary-decade decade is connected to one of the recording trigger inputs, the other input connected to the output of the first comparison unit connected by the input to the output of the second binary decimal decade and to the outputs of the third and fourth elements I, the first inputs of which are connected to the outputs of the third and fourth elements, and the second inputs to the outputs of the control trigger tim, the first input of which is connected to the output of the third binary-coded decimal decade, and the second input - to the output of the second comparing element, the first input coupled to an output of the third binary-coded decimal decade, and the second input - to the output of a fifth memory element. Sources of information taken into account in the examination: 1. German Patent No. 1928327, cl. 21 l 36/22, 01.05.72. 2.Будинский П. Я. Транзисторные переключающие схемы. М., Св зь, 1965 , с. 343-344, рис. 252 (прототип).2.Budinsky P. Ya. Transistor switching circuits. M., Svy, 1965, p. 343-344, fig. 252 (prototype).
SU2120538A 1975-03-28 1975-03-28 Pulse number dividing device SU536599A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2120538A SU536599A1 (en) 1975-03-28 1975-03-28 Pulse number dividing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2120538A SU536599A1 (en) 1975-03-28 1975-03-28 Pulse number dividing device

Publications (1)

Publication Number Publication Date
SU536599A1 true SU536599A1 (en) 1976-11-25

Family

ID=20614988

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2120538A SU536599A1 (en) 1975-03-28 1975-03-28 Pulse number dividing device

Country Status (1)

Country Link
SU (1) SU536599A1 (en)

Similar Documents

Publication Publication Date Title
US2775727A (en) Digital to analogue converter with digital feedback control
US2735005A (en) Add-subtract counter
US2815168A (en) Automatic program control system for a digital computer
GB797736A (en) Electrical switching circuits
US2849704A (en) Data processing system
US2954165A (en) Cyclic digital decoder
US2729812A (en) Apparatus for converting digital information to an analog voltage
US2715997A (en) Binary adders
SU536599A1 (en) Pulse number dividing device
US3237171A (en) Timing device
US3538317A (en) System for integrating an electrical signal to provide a continuous output
US3126475A (en) Decimal computer employing coincident
US2970759A (en) Absolute value reversible counter
US3292173A (en) Digital decoding apparatus
GB925090A (en) Computer register
US3001707A (en) Electronic digital calculating equipment
SU410550A1 (en)
US3493734A (en) Automatic line integrator
SU660268A1 (en) Counter
SU438013A1 (en) Device for converting information
US3155962A (en) System for representing a time interval by a coded signal
SU750496A1 (en) Multichannel system for analysis of extremums
SU1162025A1 (en) Pulse shaper
SU436357A1 (en) DIGITAL FUNCTIONAL CONVERTER OF FREQUENCY OF FOLLOWING PULSES
SU461442A1 (en) Recorder of phonogram numbers