SU515305A1 - Pulse generator - Google Patents
Pulse generatorInfo
- Publication number
- SU515305A1 SU515305A1 SU2100775A SU2100775A SU515305A1 SU 515305 A1 SU515305 A1 SU 515305A1 SU 2100775 A SU2100775 A SU 2100775A SU 2100775 A SU2100775 A SU 2100775A SU 515305 A1 SU515305 A1 SU 515305A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- pulse generator
- regenerator
- inputs
- differential
- differential amplifier
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
- Dc Digital Transmission (AREA)
- Amplifiers (AREA)
Description
(54) РЕГЕНЕРАТОР ИМПУЛЬСОВ(54) PULSE REGENERATOR
Изобретение относитс к радиотехнике и может быть использовано в цифровых системах св зи с импульсно-кодовой модул - цией, а также в вычислительной технике при обмене информацией между электронновычислительными машинами.The invention relates to radio engineering and can be used in digital communication systems with pulse code modulation, as well as in computer technology in the exchange of information between electronic computing machines.
Известен регенератор импульсов, содержащий блок дл выделени тактовой частоты входной дифференциальный усилитель, выходы которого подключены к входам соответ- ствующих пороговых блоков, выполненных на дифференциальных усилител х с цеп ми положительной обратной св зи, и выходной дифференциальный усилитель с входом дл стробировани .A pulse regenerator is known that contains a unit for extracting a clock frequency of an input differential amplifier, the outputs of which are connected to the inputs of the corresponding threshold blocks performed on differential amplifiers with positive feedback circuits, and an output differential amplifier with a gate input.
Однако в известном регенераторе обработка бипол рной последовательности происходит в двух каналах, при этом неизбежно возникают ошибки, св занные с неидентичностью характеристик по обоим каналам, что в конечном счете снижает помехоустойчивость регенератора и усложн ет его.However, in a known regenerator, the bipolar sequence is processed in two channels, and inevitably errors occur due to non-identical characteristics on both channels, which ultimately reduces the noise immunity of the regenerator and complicates it.
Целью изобретени вл етс упрощение регенератора и повышение его помехоустойчивости .ЦThe aim of the invention is to simplify the regenerator and increase its noise immunity.
Дл этого цепь положительной обратной св зи вл етс общей дл дифференцналь- . ных усилителей пороговых блоков, при это их обща точка через блок дл выделени колебаний тактовой частоты подключена к входу дл стробировани вьсходного дифференциального усилител , к другим входам которого подключены выходы соответсгвующих пороговых блоков.For this, the positive feedback circuit is common to the differential. threshold amplifiers, while their common point is connected to the gate for an up-to-date differential amplifier through the block for selecting oscillations of the clock frequency, to the other inputs of which are connected the outputs of the corresponding threshold blocks.
На чертеже приведена структурна электрическа схема регенератора,The drawing shows a structural electrical circuit of the regenerator,
Регенератор импульсов содержит входной дифференциальный усилитель 1, выходы которого подключены к входам соответствующих пороговых блоков 2, 3, выполненных на дифференциальных усилител х с общей положительной обратной св зью, причем обща точка соединени их с одной стороны подключена через блок 4, предиа- .значенныйдл вьщеленн колебаний raKTOBOii частоты к входу дл стробировани выходного дифференциального ус51ли.тел 5, с другой стороны через нагрузочный резистор 6 к земл ной шине. К другим входам дпффеThe pulse generator contains an input differential amplifier 1, the outputs of which are connected to the inputs of the corresponding threshold blocks 2, 3, performed on differential amplifiers with a common positive feedback, and their common connection point on one side is connected through block 4, the pre-determined value oscillations of raKTOBOii frequency to the input for gating the output differential service 51 5, on the other hand, through the load resistor 6 to the ground bus. To other inputs dpffe
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2100775A SU515305A1 (en) | 1975-01-24 | 1975-01-24 | Pulse generator |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2100775A SU515305A1 (en) | 1975-01-24 | 1975-01-24 | Pulse generator |
Publications (1)
Publication Number | Publication Date |
---|---|
SU515305A1 true SU515305A1 (en) | 1976-05-25 |
Family
ID=20608689
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2100775A SU515305A1 (en) | 1975-01-24 | 1975-01-24 | Pulse generator |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU515305A1 (en) |
-
1975
- 1975-01-24 SU SU2100775A patent/SU515305A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB952804A (en) | An electrical translator with an error-connecting circuit | |
GB646051A (en) | Improvements in or relating to electric pulse code modulation systems of communication | |
GB1199931A (en) | Improvements in or relating to Redundant Binary Logic Elements | |
US2901640A (en) | Transistor gates | |
SU515305A1 (en) | Pulse generator | |
US3234401A (en) | Storage circuits | |
US3185825A (en) | Method and apparatus for translating decimal numbers to equivalent binary numbers | |
GB1289799A (en) | ||
GB914848A (en) | Improvements in tunnel diode frequency changes | |
GB1108861A (en) | Improvements in or relating to electronic circuits | |
GB1101598A (en) | Comparison circuit | |
US3022951A (en) | Full adder | |
GB1454104A (en) | Logical circuits | |
ES413099A1 (en) | Circuit arrangement having an amplitude and frequency dependent transfer function | |
GB755441A (en) | Binary-decimal adder | |
US3250921A (en) | Bistable electric device | |
US3371337A (en) | High speed analog to binary converter | |
GB1226040A (en) | ||
JPH0681050B2 (en) | Parallel AD converter | |
SU456268A1 (en) | Walsh function generator | |
GB1370379A (en) | Logic apparatus including exclusive-or circuits | |
SU930678A2 (en) | Multifunctional logic module | |
US3107308A (en) | Transistorized magnetic amplifier and amplifier-complementer for digital computer circuits | |
JPS52140241A (en) | Binary #-digit addition circuit | |
GB1131958A (en) | Binary adder |