SU514413A1 - Устройство дл управлени автономным инвертором - Google Patents

Устройство дл управлени автономным инвертором

Info

Publication number
SU514413A1
SU514413A1 SU1901595A SU1901595A SU514413A1 SU 514413 A1 SU514413 A1 SU 514413A1 SU 1901595 A SU1901595 A SU 1901595A SU 1901595 A SU1901595 A SU 1901595A SU 514413 A1 SU514413 A1 SU 514413A1
Authority
SU
USSR - Soviet Union
Prior art keywords
main
control
output
thyristors
pulse
Prior art date
Application number
SU1901595A
Other languages
English (en)
Inventor
Александр Михайлович Шпиленок
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1901595A priority Critical patent/SU514413A1/ru
Application granted granted Critical
Publication of SU514413A1 publication Critical patent/SU514413A1/ru

Links

Landscapes

  • Inverter Devices (AREA)

Description

I
Изобретение относитс  к области преобразовательной техники и может быть использовано в системах управлени  тиристорными автономными инверторами.
Известна система управлени  регулируемым автономным инвертором с широтно-импульсиой модул цией 1, содержаща  задающий генератор и формирователи выходных импульсов, обеспечивающа  улучщение формы кривой выходного напр жени  при экономичном регулировании напр жени  и частоты в щироких пределах.
Известна также система управлени  мостовым инвертором 2, в которой щиротно-импульсный модул тор соединен с формировател ми отпирающих импульсов основных тиристоров через индивидуальные элементы задержки , а с формировател ми отпирающих импульсов коммутирующих тиристоров непосредственно .
Однако известные устройства не обеспечивают достаточно надежной коммутации основных и коммутирующих тиристоров, результатом чего может  витьс  опрокидывание инвертора .
Известно устройство дл  управлени  автономным инвертором 3, содержащее задающий генератор, соединенный с элементом отрицани , основной и даполнительный блоки задержки, соединенные с формировател ми
управл ющих импульсов соответственно основного и коммутирующего тиристоров. Однако оно также не обладает достаточной надежностью .
Дл  повыщени  надежности в предлагаемо .м устройстве выход элемента отрицани  подсоединен ко входу пoCv eдoБaтeлы o соединенных дополнительного и основного блоков задержки.
На фиг. 1 приведена блок-схема предлагаемого устройства; на фиг. 2 - временные диаграммы импульсов на выходе отдельных блоков устройства.
Устройство дл  управлени  автономным инвертором содержит задающий генератор 1, соединенный с элементами отрицани  2. Выход элемента отрицани  2 подсоединен ко входу последовательно соединенных дополнительного 3 и основного 4 блоков задержки. Выход основного блока задержки 4 соединен с формирователем управл ющих импульсов 5 основных тиристоров 6 и 7, выход дополнительного блока задержки 3 соединен с формирователем управл ющих импульсов 8 коммутирующих тиристоров 9 и 10. В диагональ моста, образованного основными н коммутирующими тиристорами, обычно включаетс  коммутирующа  цепочка из индуктивности 11
и емкости 12.
Устройство дл  управлени  автономным инвертором работает следующим образом.
Пусть в исходном состо нии на выходе задающего генератора 1, а следовательно, и на входе цепочки из двух последовательно соединенныхэлементов отрицани  2 (т. е. на входе одного из дополнительных блоков задержки 3) имеетс  разрешающий импульс. При этом на вход дополнительного блока задержки 3 другого канала от элемента отрицани  поступает противоположный сигнал - сигнал запрета . Вследствие этого отпирающий сигнал поступает в цепь управлени  основного тиристора 7, Б то врем  как каналы управлени  тиристоров 6 и 9 заблокированы. Напр жение на конденсаторе 12 имеет лри этом пол рность , указанную на фиг. 1.
Потенциально-временные диаграммы импульсов на выходе отдельных блоков, представленные на фиг. 2, по сн ют работу устройства .
При по влении в момент времени о на выходе задающего генератора 1 импульса запрета сигналы на входах капалов измен ютс  на противоположные, т. е. на входе дополнительного и основного блоков задержки 3, 4 в момеит 0 по вл етс  импульс запрета, а на входе дополнительного блока задержки 3 другого канала - разрешающий сигнал.
При этом отпирающий продолжительный импульс t/5 в цепи управлени  основным тиристором 7 под действием сигнала запрета начинает спадать также в момеит to. Вследствие прохождени  сигнала разрешени  через дополнительный блок задержки 3 формирователь управл ющих импульсов 8 генерирует отпирающий импульс дл  отпирани  коммутирующего тиристора 9 с задержкой А/з относительно момента to. Поэтому процесс коммутации и восстановлени  основного тиристора 7 происходит при полном отсутствии отпирающего импульса в цепи управлени  основного тиристора 7, благодар  чему повышаетс  надежность устройства управлени  инвертором .
Запуск формировател  отпирающих импульсов 5 дл  основного тиристора 6 происхорит с суммарной задержкой ( + А4) относительно момента to, при этом исключаетс  срыв инвертора по цепи основных тиристоров, что также повышает надежность.
При смене сигнала на выходе задающего генератора на исходный происходит срабатывание с аналогичными задержками заблокированных формирователей управл ющих импульсов тиристоров 10, 7.

Claims (3)

1.авт. св. № 318127 кл. Н 02М 1/08.
2.Сандле1р А. С., Гус цкий Ю. М. «Тиристор ные инверторы с широтно-импульсной модул цией дл  управлени  асинхронными двигател ми , «Энерги , М., 1968 г.
3.авт. св. Ле 311365 кл. Н 02р 13/18.
SU1901595A 1973-04-06 1973-04-06 Устройство дл управлени автономным инвертором SU514413A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1901595A SU514413A1 (ru) 1973-04-06 1973-04-06 Устройство дл управлени автономным инвертором

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1901595A SU514413A1 (ru) 1973-04-06 1973-04-06 Устройство дл управлени автономным инвертором

Publications (1)

Publication Number Publication Date
SU514413A1 true SU514413A1 (ru) 1976-05-15

Family

ID=20547786

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1901595A SU514413A1 (ru) 1973-04-06 1973-04-06 Устройство дл управлени автономным инвертором

Country Status (1)

Country Link
SU (1) SU514413A1 (ru)

Similar Documents

Publication Publication Date Title
US3515997A (en) Circuit serving for detecting the synchronism between two frequencies
SU514413A1 (ru) Устройство дл управлени автономным инвертором
SU752738A1 (ru) Способ управлени работой тиристоров -фазных широтно-импульсных преобразователей посто нного тока
SU434583A1 (ru) Формирователь прямоугольных импульсов
SU508917A1 (ru) Врем -амплитудный преобразователь
SU1270883A1 (ru) Функциональный генератор
SU843152A1 (ru) Устройство дл управлени инвертором
SU951635A1 (ru) Устройство дл управлени инвертором
SU653741A1 (ru) Преобразователь широтно-модулированного сигнала в напр жение
SU1458948A1 (ru) Устройство дл управлени вентильным преобразователем
SU369695A1 (ru) !йСЕСОгОЗНАЯ
SU1309169A1 (ru) Устройство дл защиты инвертора тока
SU980256A1 (ru) Одновибратор
SU427460A1 (ru) Преобразователь серии узких импульсов в широкий импульс
SU718913A1 (ru) Преобразователь импульсной последовательности
SU534844A1 (ru) Устройство дл управлени реверсивным тиристорным широтно-импульсным преобразователем
SU1097956A2 (ru) Преобразователь код-фаза
SU519720A1 (ru) Устройство дл воспроизведени запаздывани
SU773892A1 (ru) Устройство дл управлени тиристорами высоковольтного вентил
SU799088A1 (ru) Устройство дл регулировани токаТиРиСТОРНОгО иНВЕРТОРА НАпР жЕНи
SU1767666A1 (ru) Устройство дл управлени тиристорами автономного инвертора
SU801200A1 (ru) Устройство дл управлени силовымиТиРиСТОРНыМи блОКАМи
SU1026301A1 (ru) Преобразователь электрического сигнала мостового датчика в частоту
SU463928A1 (ru) Устройство дл допускового контрол частоты периодических сигналов
SU738012A1 (ru) Логическое реле скольжени генератора