Изобретение относитс к импульсной те нике. Известен триггер со счетным входом, содержащий логические элементы , соединенные перекрестными св з ми. Цель изобретени - повьпление быстродействи и надежности устройства. Предлагаемый триггер отличаетс - тем, что в перекрест1И 1е св зи включены дополнительные резисторы, а счетный вход через резистор смещени подключен к источнику питани . На чертеже приведена принципиальна электрическа схема устройства. Выход элемента И-НЕ 1 через резистор 2 соединен со входом ана огичного (элемента И-НЕ 3. Выход последнего через ррзистор 4 соеда1нен со входом элемента И-НЕ 1. Вторые входы элементов И-НЕ соединены параллельно и подключе ны к резистору 5, другой вьшод которого св зан с источником питани и с переход ным конденсатором 6, на другой вывод которого подаютс считываемые импульсы. Лрнмем высокий уровень выходного напр жени элемента И-НЕ за логическую единицу, низкий уровень выходного напр жени - за логический нуль. После включени питающего напр жени и кратковременной подачи нул на вход сброс на выходе элемента И-НЕ 1 отзываетс единица, на выходе елемента И-1Ш 3-нуль. На счетных входах элементов И-НЕ вследствие подачи через резистор 5 положительногр напр жени смещени j по вл етс единица. Считываемые импульсы положительной пол рности через конденсатор 6 поступают одновременно на входы элементов И-НЕ на схемы -И-, Представл ющие собой мно гоэмиттерные транзисторы. Поступив на вход элемента И-НЕ 3, передний фронт импульса на него не в-оздействует , так как на его входах прч утсГвуют единицы, эмиттеры схемы :J смешены в обратном направлении, многоэмнттер ный транзистор закрыт. Так как на одном из входов эдемента И-НЕ 1 присутствует нуль, поступающий с элемента И-ИЕ 3, многоэмнттерны фанзистор открыт, и сопротивление смещенным в обрати IM направлении эмиттером , на ксп орый; подаютс считываемые импульсы, и коллектором многоэмиттерлого транзистора гораздо меньше, чем сопротивление между переходом эмиттер-коллектор закрытого транзистора элемента И--НЕ 3, Поэтому передний фронт импульса, поступив на вход элемента И-НЕ 1, проходит : :через переход эмиттер-коллектор. : Воздейству на вход схемы Т1Е элеме та 1, передний фронт импульса инве Тируетс , и на выходе элемента И-НЕ i по вл етс перепад напр жени отрицательной пол рности. Поступа через резистор 2 на вход элемента 3, этот перепад вызьшает изменение состо ни элемента 3, на выходе которого по вл етс положительный I репад напр жени . В результате воздействи этого перепада , поступающего через резистор 4 на вход элемента И-ЧЕ 1, на его входе устечшъ ливаетс нуль, на выходе элемента П-НЕ 3 - единица. После око)чани вхошюго импульса состо ние элементов И-НЕ не измен етс . Следующий Сйитываемый импульс воздействует на элемент И-НЕ 3;анал6п1чн6, описанному выше дл элемента И-НЕ - 1, Длительнос-хъ считываемых импульсов Т определ етс только суммарным временем задержки включенй Т в выключени Т элементов -H-HEVT i:.T,,. Формула ааобротени ; Триггер со счетным вхэдом, содержащий логические элементы , соединенные ; перекрестными св з ми, отличающий-, ;с тем, что, с целью его у рошени , повышени быстродействи и надежности, в пере крестные св зи включены дополнительные ; резисторы, а счетный вход через резистор : смещени подалючен к источнику питани .The invention relates to a pulse technique. A trigger with a counting input is known, containing logic elements interconnected by cross-links. The purpose of the invention is to improve the speed and reliability of the device. The proposed trigger is distinguished by the fact that additional resistors are included in the cross coupling 1e, and the counting input is connected to a power source through a bias resistor. The drawing shows a circuit diagram of the device. The output of the element AND-NOT 1 through a resistor 2 is connected to the input of the analogous (element AND-NOT 3. The output of the latter through the resistor 4 is connected to the input of the element AND-NOT 1. The second inputs of the elements AND-NOT are connected in parallel and connected to the resistor 5, another output of which is connected to a power source and a transient capacitor 6, to the other output of which readable pulses are supplied. We mean a high level of the output voltage of the NAND element for a logical unit, a low level of the output voltage for a logical zero. for example At the output of the element I-NOT 1, the unit is withdrawn, and at the output of the element I-1 3 is 3-zero. On the counting inputs of the elements of AND-N, due to the supply of positive voltage displacement j through the resistor 5, one appears. The readable pulses of positive polarity through the capacitor 6 are fed simultaneously to the inputs of the AND-NES elements to the circuits -I-, which are multi-emitter transistors. Having arrived at the input of the AND-NE-3 element, the leading edge of the pulse does not affect it, since at its entrances prch utsGvu There are units, circuit emitters: J are mixed in the opposite direction, the multi-transistor is closed. Since at one of the inputs of the AND-NE 1 e-element there is a zero coming from the element AND-EE 3, the multi-alternator fanzistor is open, and the resistance is shifted by the emitter shifted in the IM direction, to Xrth; readable pulses are delivered, and the collector of a multi-emitter transistor is much less than the resistance between the emitter-collector junction of a closed transistor of an AND element - NOT 3. Therefore, the leading edge of the pulse arrives at the input of the AND-HE element 1: : Affected by the input of the circuit T1E element 1, the leading edge of the pulse is invested, and a negative voltage polarity appears at the output of the AND-HE element i. Acting through a resistor 2 to the input of the element 3, this differential causes a change in the state of the element 3, at the output of which a positive I voltage drop appears. As a result of the effect of this differential, which flows through the resistor 4 to the input of the I – CHE 1 element, zero is detected at its input, and 1 is output by the output of the P – NE 3 element. After the eye of a pulse, the state of the NAND elements does not change. The next impulse that is applied to the AND-NE 3; analogue 6p1xn6 element described above for the AND-NOT element - 1, Duration-xb of the read pulses T is determined only by the total delay time T on switching off T elements -H-HEVT i: .T, , Formula aa-broteni; A trigger with a counting heading containing logic elements connected; cross-linking, distinguishing-, so that, in order to improve its performance and reliability, additional connections are included in cross-links; resistors, and the counting input through a resistor: bias is supplied to the power supply.
Вм ,/ ffc Вл1ж. i «Oi/ «Vm, / ffc Vl1zh. i "Oi /"