SU497748A1 - Device for determining the state of intermediate lines - Google Patents
Device for determining the state of intermediate linesInfo
- Publication number
- SU497748A1 SU497748A1 SU2012519A SU2012519A SU497748A1 SU 497748 A1 SU497748 A1 SU 497748A1 SU 2012519 A SU2012519 A SU 2012519A SU 2012519 A SU2012519 A SU 2012519A SU 497748 A1 SU497748 A1 SU 497748A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- state
- outputs
- switching
- intermediate lines
- inputs
- Prior art date
Links
Landscapes
- Exchange Systems With Centralized Control (AREA)
Description
1one
Изобретение относитс к технике телефонной св зи и может использоватьс в определител х промежуточных линий и многозвенных пол х коммутации телефонных систем св зи.The invention relates to a telephone communication technique and can be used in determinants of intermediate lines and multi-tier switching fields of telephone communication systems.
Известно устройство определени состо ни промежуточных линий, содержащее коммутационные матрицы с коммутируемыми служебными проводами.A device for determining the state of intermediate lines, containing switching arrays with switched service wires, is known.
Однако известное устройство не обеспечивает прогнозировани состо ни промежуточных линий пол коммутации.However, the known device does not predict the state of the intermediate switching field lines.
Цель изобретени - прогнозирование состо ни промежуточных линий пол коммутации . Дл этого введены маркирующие узлы , на входы которых поступают адресные управл ющие сигналы, а выходы маркирующих узлов подключены ко входам служебных проводов коммутационных матриц, выходы которых подключены ко входам логических схем «ИЛИ, выходы которых вл ютс выходами устройства.The purpose of the invention is to predict the state of intermediate switching field lines. For this purpose, marking nodes are introduced, the inputs of which receive address control signals, and the outputs of the marking nodes are connected to the inputs of the service wires of the switching matrices, the outputs of which are connected to the inputs of the OR logic circuits, whose outputs are the outputs of the device.
На чертеже показана функциональна схема устройства определени состо ни промежуточпых линий.The drawing shows a functional diagram of the device for determining the state of intermediate lines.
Выходы маркирующих узлов 1 подключены ко входам служебных проводов 2 коммутационных матриц 3. Выходы служебных проводов 4 матриц 3 подключены к соответствующим входам логических схем «ИЛИ 5. The outputs of the marking nodes 1 are connected to the inputs of the service wires 2 switching matrices 3. The outputs of the service wires 4 matrices 3 are connected to the corresponding inputs of the OR 5 logic circuits.
Устройство работает следующим образом.The device works as follows.
При определении состо ни промежуточных линий между заданными коммутационными матрицами оконечных звеньев нол коммутации на входы маркирующих узлов 1 подаютс адресные управл ющие сигналы, и по этим сигналам на всех выходах маркирующих узлов 1, соответствующих задапным коммутационным матрицам 3, по вл ютс маркирующие потенциалы, поступающие на входы служебных проводов 2 коммутационных матриц. На выходах служебных проводов 4 коммутационных матриц маркирующие сигналы по вл ютс лищь в тех случа х, когда соответствующие этим выходам промежуточные линии зан ты. Это обуславливает наличие сигнала только па выходах тех схем «ИЛИ, входы которых соединены с выходами служебных проводов 4, соответствующими зан тым промежуточным лини м.When determining the state of the intermediate lines between the specified switching matrices of the switching zero terminals, the input control signals are fed to the inputs of the marking nodes 1, and these signals on all outputs of the marking nodes 1 corresponding to the specified switching matrices 3, appear on service wire inputs 2 switching matrices. At the outputs of the service wires of the 4 switching matrices, the marking signals appear only in cases where the intermediate lines corresponding to these outputs are occupied. This causes the presence of a signal only on the outputs of those OR circuits whose inputs are connected to the outputs of the service wires 4 corresponding to the occupied intermediate lines.
При прогнозировании состо ни промежуточных линий между заданными коммутационными матрицами оконечных звеньев пол коммутации с учетом возможного освобождени определенных промежуточных линий по-. л коммутации, маркирующие узлы имитируют свободность упом нутых промежуточных линий, не подава маркирующие потенциалы на соответствующие входы служебных проводов коммутационных матриц. В остальном процесс прогнозировани состо ни промежуточных линий пол коммутации аналогичен изложенному выше. Предмет изобретени Устройство определени состо ни промежуточных лнний, содержащее коммутационные матрицы с коммутируемыми служебными проводами, отличающеес тем, что, с целью прогнозировани состо ни промежуточных линий пол коммутации, введены маркирующие узлы, на входы которых поступают адресные управл ющие сигналы, а выходы маркирующих узлов подключены ко входам служебных проводов коммутационных матриц, выходы которых подключены ко входам логических схем «ИЛИ, выходы которых вл ютс выходами устройства.When predicting the state of intermediate lines between the specified switching matrices of the final links of the switching field, taking into account the possible release of certain intermediate lines,. l switching, marking nodes imitate the free- dom of the mentioned intermediate lines, which do not supply the marking potentials to the corresponding inputs of the service wires of the switching matrices. Otherwise, the process of predicting the state of intermediate switching field lines is similar to that described above. The subject of the invention is a device for determining the state of intermediate lines, containing switching arrays with switched service wires, characterized in that, in order to predict the state of intermediate lines of the switching field, marking nodes are introduced, the inputs of which receive address control signals and outputs of the marking nodes are connected to the inputs of the service wires of the switching matrices, the outputs of which are connected to the inputs of logic circuits OR, the outputs of which are the outputs of the device.
5five
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2012519A SU497748A1 (en) | 1974-04-04 | 1974-04-04 | Device for determining the state of intermediate lines |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2012519A SU497748A1 (en) | 1974-04-04 | 1974-04-04 | Device for determining the state of intermediate lines |
Publications (1)
Publication Number | Publication Date |
---|---|
SU497748A1 true SU497748A1 (en) | 1975-12-30 |
Family
ID=20580888
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2012519A SU497748A1 (en) | 1974-04-04 | 1974-04-04 | Device for determining the state of intermediate lines |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU497748A1 (en) |
-
1974
- 1974-04-04 SU SU2012519A patent/SU497748A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3924240A (en) | System for controlling processing equipment | |
ES453378A1 (en) | Information processing system | |
KR870009400A (en) | Easy to inspect semiconductor LSI device | |
US3083305A (en) | Signal storage and transfer apparatus | |
SU497748A1 (en) | Device for determining the state of intermediate lines | |
YU45696B (en) | COMMUNICATION MULTIPLEXER DEVICE WITH VARIABLE PRIORITY PROGRAM | |
KR830008575A (en) | Method and apparatus for control of modul transmission system | |
KR950030144A (en) | AV System Audio / Video Connectivity | |
US3212009A (en) | Digital register employing inhibiting means allowing gating only under preset conditions and in certain order | |
ES460160A1 (en) | Data bus arrangement for Josephson tunneling device logic interconnections | |
KR910021155A (en) | Video signal processing system | |
GB981908A (en) | Improvements in or relating to circuit arrangements for determining the free state or the busy state of the linksof a switching network | |
GB1457685A (en) | Decoder circuits | |
ES380077A1 (en) | Fet binary to one out of n decoder | |
ES465430A1 (en) | Data processing apparatus | |
GB1235571A (en) | Improved ciphering machine | |
US3415955A (en) | Control arrangement for a communication switching network | |
US2942159A (en) | Counters | |
GB1453788A (en) | Path finding and marking arrangement and circuit | |
JPS57162535A (en) | Detecting system of cable fault | |
GB940017A (en) | Electrical storage circuits | |
SU454682A1 (en) | Signal conditioning device | |
GB1301527A (en) | ||
JPS56118157A (en) | Memory unit | |
SU649167A1 (en) | Switching apparatus for conference communication |