SU445115A1 - Балансный модул тор - Google Patents

Балансный модул тор

Info

Publication number
SU445115A1
SU445115A1 SU1834066A SU1834066A SU445115A1 SU 445115 A1 SU445115 A1 SU 445115A1 SU 1834066 A SU1834066 A SU 1834066A SU 1834066 A SU1834066 A SU 1834066A SU 445115 A1 SU445115 A1 SU 445115A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistors
modulator
resistors
bases
voltage
Prior art date
Application number
SU1834066A
Other languages
English (en)
Inventor
Владимир Константинович Кобляков
Original Assignee
Предприятие П/Я Г-4115
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4115 filed Critical Предприятие П/Я Г-4115
Priority to SU1834066A priority Critical patent/SU445115A1/ru
Application granted granted Critical
Publication of SU445115A1 publication Critical patent/SU445115A1/ru

Links

Landscapes

  • Amplitude Modulation (AREA)

Description

Изобретение относитс  к области радиотехники и может использоватьс  в многоканальной аппаратуре уплотени  линий св зи с частотным разделением каналов. Известный балансный модул тор состоит из собственно активного балансного модул тора, содержащего резисторы, выходной дифференциальный трансформатор и два транзистора одного типа проводимости, включенных по схеме с общим эмиттером, и ограничител  амплитуд, включенного на входе указанного модул тора . Ограничитель амплитуд выполнен на двух диодах, включенных встречно-параллельно . Цель изобретени  - увеличение крутизны наклона амплитудной харак теристики балансного модул тора. В предлагаемом модул торе это достигаетс  включением двух дополнительных транзисторов, эмиттеры которых соединены между собой че|pie3 два встречно-параллельно вклю:: ченных диода. На чертеже приведена принципиальна  схема предлагаемого модул тора . В эмиттерные цепи транзисторов I и 2 включены резисторы 3 и Ц. Коллекторы транзисторов I и 2 соединены с первичной обмоткой выходного дифференциального трансформатора 5, в среднюю точку которой включен источйик питани  6. Несущие колебани  от источника 7 подаютс  на базы транзисторов через резисторы 8 и 9. К базам транзисторов I и 2 подключены базы дополнительных транзисторов 10 и II, а к коллекторам - через ограничительные резисторы 13 м 12 соответственно коллекторы транзисторов II и 10. В эмиттерные цепи транзисторов 10 и II включены резисторы 14 и 15., а сами эмиттеры соединены через встречно-параллельно включенные диоды 16 и 17. Поеллагаешй балансный моду- i
лнтор работает следующим образом. Во врем  одного полупериода несущих колебаний на базы транзисторов 1,2 и 10,11 подаетс  отрицательное напр жение, транзисторы закрыты, ток Б их коллекторных цеп х отсутствует. Во врем  другого полупериода, при положительном напр жении на базах, транзисторы открываютс , и приложенный к базам входной преобразуемый сигнал усиливаетс . Сопротивлени  резисторов 14 и 15 выбираютс  в несколько раз больше, чем резисторов 3 и 4. поэтому усиление транзисторов 10 и II, а значит и их коллекторный ток, в несколько раз меньше коллекторного тока транзисторов I и 2. Транзисторы 1,2 и 10. II включены по схеме скрещенного четырехполюсника, поэтому коллекторный ток транзистора II вычитаетс  из токатранзистора I, а ток транзистора 10 - из тока транзистора 2. Существенно меньший ток транзисторов 10 и II незначительно измен етс  суммарный ток в вы ходном трансформаторе 5, поэтому усиление модул тора при подключении дополнительных транзисторов
10и II уменьшаетс  не более, чем на 5-10, что практически, не вызы вает ухудшени  характеристик модул тора .
При увеличении уровн  преобразуемого сигнала, начина  с некоторого момента, напр жение между эмиттерами транзисторов 10 и
11начинает Достигать напр жени  отсечки диодов 16 и 17, и они открываютс . Сопротивление открытых диодов имеет величину пор дка нескольких дес тков ом, и их включение между эмиттерами транзисторов 10 и II приводит к резкому увеличению усилени  транзисторов 10 и II. При этом из кол- . лекторных токов транзисторов I
и 2 вычитаютс  значительные токи транзисторов 10 и И, в результате чего на участке ограничени  мгновенные значени  огибающей на выходе модул тора существенно уменьшаютс . Вершина огибающей вькодного напр жени  не пр молинейна, как при обычном ограничении амплитуды, а имеет  рко выраженный провал, что, начина  с момента ограничени , обеспечивает более резкое уменьшение напр жени  боковых частот первого пор дка, которые используютс  в качестве полезного сигнала на выходе модул тора.
При дальнейшем увеличении уровн  преобразуемого сигнала токи транзисторов 10 и II могут превысить токи транзисторов I и 2, и фаза огибающей выходного напр жени  изменитс  на 180, т.е. уровень боковых частот первого пор дка начнет снова увеличиватьс . Во избежание указанного  влени  в коллекторные цепи,„аопол.нительных транзисторов 1СГ и 11 включены ограничи .тельные резисторы 12 и 13, которые ограничивают величину коллекторных токов транзисторов 10 и II на заранее выбранном уровне, предотвраща  таким образом увеличение амплитуды провала на вершине огибающей выходного напр жени  больше некоторой наперед выбранной величины.
При небольшом динамическом диапазоне входных уровней резисторы 12 и 13 в предлагаемом балансном модул торе напр жени  иогут отсутствовать.
Таким образом, предлагаемый балансный модул тор напр жени  по сравнению с известным устройством обеспечивает значительно большр крутизну наклона амплитудной характеристики.
П о
е е
т н и
е д
§ и 3 о б р е
Балансный модул тор, содержащий два транзистора, включенных по схеме с общим эмиттером, коллекторы которых подключены к первичной обмотке выходного дифференциального трансформатора, исто ник несущих колебаний, подсоединенный через резисторы к базам транзисторов, и истачник питани , включенный в среднюю точку выходного дифференциального трансф орматора , отличающийс  тем, что, с целью увеличени  крутизны наклона амплитудной характеристики , базы транзисторов модул тора непосредственно, а их коллекторы через резисторы соединени  соответственно с базами и коллекторами двух дополнительно введенных транзисторов, включенны по схеме с общим эмиттером, при этом эмиттеры дополнительных транзисторов соединены между собой через два встречно-параллельно включенных диода.
Вход
SU1834066A 1972-10-04 1972-10-04 Балансный модул тор SU445115A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1834066A SU445115A1 (ru) 1972-10-04 1972-10-04 Балансный модул тор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1834066A SU445115A1 (ru) 1972-10-04 1972-10-04 Балансный модул тор

Publications (1)

Publication Number Publication Date
SU445115A1 true SU445115A1 (ru) 1974-09-30

Family

ID=20528607

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1834066A SU445115A1 (ru) 1972-10-04 1972-10-04 Балансный модул тор

Country Status (1)

Country Link
SU (1) SU445115A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4959625A (en) * 1988-07-11 1990-09-25 Matsushita Electric Industrial Co., Ltd. Wide bond balanced output frequency modulator using a video signal as a modulation signal

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4959625A (en) * 1988-07-11 1990-09-25 Matsushita Electric Industrial Co., Ltd. Wide bond balanced output frequency modulator using a video signal as a modulation signal

Similar Documents

Publication Publication Date Title
US2691075A (en) Transistor amplifier with high undistorted output
US3090926A (en) Transistor amplifier with tunnel diode in emitter circuit
US3010078A (en) Voltage controlled frequency circuit
SU445115A1 (ru) Балансный модул тор
JPH0766643A (ja) 電圧−電流変換器
GB1469793A (en) Current proportioning circuit
US3061800A (en) Frequency modulated multivibrator
US2980806A (en) Corrected diode
US3783304A (en) Constant pulse width generator
US3202939A (en) Balanced transistor translating network
US3212019A (en) Bridge power amplifier with linearizing feedback means
US3163828A (en) Gain compressed amplifier
US2992399A (en) Oscillator amplitude control
US3122715A (en) Frequency converter systems
US3443239A (en) Am amplifier circuit
US3571756A (en) Modulator device
US3195065A (en) Temperature stabilization of transistor amplifiers
GB925852A (en) Frequency-selective amplifier circuit
US3753121A (en) Variably biased audio amplifier
GB789412A (en) Improvements in or relating to arrangements for controlling power to be fed to a load by means of semi-conductor resistances more especially transistors
US3597698A (en) Integratable gyrator
SU832698A1 (ru) Двойной балансный модул тор
SU372640A1 (ru) Балансный модулятор
SU754647A1 (ru) Усилитель мощности 1
SU853623A1 (ru) Управл емый генератор тока