SU441655A1 - Логическое устройство частотной селекции - Google Patents
Логическое устройство частотной селекцииInfo
- Publication number
- SU441655A1 SU441655A1 SU1851340A SU1851340A SU441655A1 SU 441655 A1 SU441655 A1 SU 441655A1 SU 1851340 A SU1851340 A SU 1851340A SU 1851340 A SU1851340 A SU 1851340A SU 441655 A1 SU441655 A1 SU 441655A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- frequency selection
- circuit
- time
- logic device
- selection logic
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
Изобретение относитс к ра .тшотехническим устройствам и может использоватьс при создании быстродействующих высокоизбирательных логических устройств частотной селекции .
Известно логическое устройство частотной селекции, состо щее из автономного источника сигналов временного такта, счетчика числа периодов анализируемого сигнала, схемы совпадени , блока формировани и управлени .
Реакци на выходе устройства существует лишь.при совпадении во времени сигнала временного такта и определенного количества периодов анализируемого сигнала, прошедших за врем длительности временного интервала. При фиксированных значени х временного интервала, временного такта и диапазона изменени содержимого счетчика реакци на выходе устройства существует лж1ь в области определенного .диапазона частот анализируемого сигнаI ла,-
Недостаток логического устройства частотной селекции состоит в снижении его быстродействи при уменьшении полосы селекции и повышении требований к избирательности .
Цель изобретени - устранение зависимости быстродействи устройства от полосы частотной селекции и от требований к избирательности.
Эта цель достигаетс тем, что входы схемы совпадени подключены к выходам схемы формировани р да взаимосмещеннЕ1х последовательностей импульсов.
На фиг,1 изображена блок-схема предлагаемого устройства; на фиг.2 - временные .диаграммы, по с-, н ющие его работу.
Логическое устройство частотной селекции состоит из схемы I формировани (рассматриваетс случаи формировани .двух взаимосмещенных после.довательноствй импульсов ) i схемы 2 совпа.дени и схемы 3 формихювани . Анализируемый сигнал подаетс на вход схемы I, выходы которой подключены к входам схемы 2, выход которой сое.динен с входом схемы 3. На фиг.2 приведены временные диаграммы, иллюстрирующие работу предлагаемого устройства при воздействии на него частотно-мо.дулированного сигнала Vcd) При этом .t5 интервалы времени, определ емые по моментам перехода напр жени ( t ) при его нарастании через определенный уровень напр жени UQ lU/ U, ; t напр жени на выходах схем 1-3 соответственно. На выходах схемы I формируютс взаимосмещенные на врем /з последователъности импульсов uf и , имещие длительности и соответственно, и имеющие период повторени tf- sПри совпадении во времени сигналов Ц и /формируетс последовательность импульсов . котора преобразуетс в сигнал ц удобный по форме дл после.дущего а11ат1иза. ив зь между областью частотной селекции устройства ( FH, Fg ) и его временными параметрами выражаетс формулами: г н где ,2.,. т - коэй |фициент неоднозначности , указывающий на существование т диапазонов селекции . Устраршть неоднозначности можно известными методами, использу , например, фильтр нижних часг тгч г тп / vxrriTr mt г т т г тот на входе. Д случа - -1., и fn величину полосы лекции лги среднюю частоту устройства FO можно определить о учетом формулы (I) выражени ми: c. /г-Х ,(2) foпричем среднестатическое врем селекции tc опредеть етс соотношением: у. - Jl , (з) tc FO Коэффициент избирательности Лиз, характеризующий отношение полосы пропускани устройства при полной достоверности воспроизведени огибающей сигнала 17сМко всему частотному .диапазону обнару-i жени этого сигнала, можно представить в виде: 1 где At -врем , опреде югдее зону неустойчивого совпадени . Анализиру формулы (3) и (4), можно сделать выводы о том, что быстродействие рассмотренного логического устройства частотной селекции определ етс выбором средней частоты FQ и не зависит от полосы фильтрации, а избирательность данного устройства ограничена только зоной неустойчивого совпадени л Т , котора может быть сведена к нулю. ПРЕЛМЕТ ИЗОБРЕТЕНИЯ Логическое устройство частотной селекции, содержащее схему совпадени , выход которой соединен с входом блока формировани , отличающеес тем, что, с целью устранени зависимости быстродействи устройства от полосы т|астотной селекции, в него введена схема формировани р да взаимосмещенных последовательностей импульсов , выходы которой подключены к входам схемы совпадени .
сригл
и а -г-Л---: г
Ud
L
.
иг.2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1851340A SU441655A1 (ru) | 1972-11-30 | 1972-11-30 | Логическое устройство частотной селекции |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1851340A SU441655A1 (ru) | 1972-11-30 | 1972-11-30 | Логическое устройство частотной селекции |
Publications (1)
Publication Number | Publication Date |
---|---|
SU441655A1 true SU441655A1 (ru) | 1974-08-30 |
Family
ID=20533415
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1851340A SU441655A1 (ru) | 1972-11-30 | 1972-11-30 | Логическое устройство частотной селекции |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU441655A1 (ru) |
-
1972
- 1972-11-30 SU SU1851340A patent/SU441655A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1493555A (en) | Decoding circuit for binary data | |
SE319909B (ru) | ||
US5099180A (en) | Ultrasonic motor driving circuit | |
SU441655A1 (ru) | Логическое устройство частотной селекции | |
GB1450970A (en) | Variable time ratio control | |
GB1472180A (en) | Synchronising devices | |
SU424310A1 (ru) | Селектор импульсов | |
GB1249556A (en) | Phase comparator and pulse synchronization system using the same | |
SU1540019A1 (ru) | Устройство тактовой синхронизации | |
SU577639A1 (ru) | Устройство дл сравнени периодов двух периодических сигналов | |
SU1352460A1 (ru) | Генератор тактов и стробов дл устройств программного управлени | |
SU364085A1 (ru) | ВСЕОСЮЗНАЯ г1лТ?РН5-таКй-1;::к^ rbV- аи^^/|!.'=?:^" | |
SU614551A1 (ru) | Способ выделени сигналов синхронизации полей в телевизионном приемнике | |
SU966882A2 (ru) | Селектор импульсов | |
SU1372604A1 (ru) | Генератор импульсов | |
SU434591A1 (ru) | Устройство для преобразования разностных частот в сигнал постоянного тока | |
SU484645A1 (ru) | Устройство делени частоты следовани импульсов | |
SU1473074A1 (ru) | Преобразователь серии импульсов в пр моугольный импульс | |
SU1169161A1 (ru) | Частотно-импульсный преобразователь | |
SU822339A1 (ru) | Селектор импульсов по длительности | |
SU819980A1 (ru) | Устройство синхронизации | |
SU644031A2 (ru) | Генератор синхроимпульсов | |
SU428545A1 (ru) | Селектор импульсов | |
SU886283A1 (ru) | Преобразователь биимпульсного сигнала в двоичный | |
SU383045A1 (ru) | Умножитель двух частотных сигналов |