SU437246A1 - Apparatus for extracting clock pulses from a full video signal - Google Patents

Apparatus for extracting clock pulses from a full video signal

Info

Publication number
SU437246A1
SU437246A1 SU1638225A SU1638225A SU437246A1 SU 437246 A1 SU437246 A1 SU 437246A1 SU 1638225 A SU1638225 A SU 1638225A SU 1638225 A SU1638225 A SU 1638225A SU 437246 A1 SU437246 A1 SU 437246A1
Authority
SU
USSR - Soviet Union
Prior art keywords
video signal
pulses
output
clock pulses
amplifier
Prior art date
Application number
SU1638225A
Other languages
Russian (ru)
Inventor
Виктор Павлович Дворкович
Виталий Иванович Михалевский
Эдуард Алексеевич Церковнюк
Original Assignee
Предприятие П/Я В-8751
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8751 filed Critical Предприятие П/Я В-8751
Priority to SU1638225A priority Critical patent/SU437246A1/en
Application granted granted Critical
Publication of SU437246A1 publication Critical patent/SU437246A1/en

Links

Landscapes

  • Synchronizing For Television (AREA)

Description

Изобретение относитс  к телевизионной технике и может быть применено в телевизионных устройствах дл  выделени  полной синхросмеси и кадровых синхронизирующих импульсов из полного видеосигнала.The invention relates to television technology and can be applied in television devices to separate a full sync mixture and frame clock pulses from a full video signal.

Известны устройства дл  выделени  полной синхросмеси и кадровых синхронизирующих импульсов из полного видеосигнала, содержащие неуправл емую схему фиксации уровн , на вход которой подан полный видеосигнал, а к выходу подключены соединенные последовательно усилитель-ограничитель, интегрирующа  RC-цепь, используе.ма  дл  выделени  кадровых синхронизирующих импульсов, и выходной усилитель-ограничитель.Devices are known for extracting a complete synchronization mixture and frame sync pulses from a full video signal, which contain an unmanaged level fixing circuit, the input of which is a full video signal, and an output connected in series an amplifier-limiter integrating an RC circuit, which is used to extract frame sync signals. pulses, and an output limiting amplifier.

Однако эти устройства не обеспечивают устойчивого выделени  строчных синхронизирующих и кадровых синхронизирующих импульсов при наличии низкочастотных искажений видеосигнала и значительных низкочастотных помех (например фона переменного .напр жени  частоты 50 гц и его гармоник). Кроме того , такие устройства не обладают достаточной помехозащищенностью при воздействии импульсных помех и не обеспечивают устойчивого выделени  кадрового синхронизирующего импульса при пропадании под действием импульсных помех первой вырезки из последовательности кадровых сихроимпульсов.However, these devices do not provide stable selection of horizontal sync and frame sync pulses in the presence of low-frequency distortion of the video signal and significant low-frequency interference (for example, background voltage of 50 Hz and its harmonics). In addition, such devices do not have sufficient noise immunity when exposed to impulse noise and do not provide a stable selection of a personnel clock pulse when they disappear under the action of impulse noise of the first slice from a sequence of personnel impulses.

Цель изобретени  - обеспечение устойчивого выделени  полной син.хросмеси и кадровых синхронизирующих импульсов из видеосигнала при значительных искажени х и помехах.The purpose of the invention is to provide a stable selection of full sync mixture and frame sync pulses from a video signal with significant distortion and interference.

Дл  этого в предложенном устройстве параллельно усл.; -гелю-ограничителю подключен управл е ключ, а выход усилител -ограничител  соединен с выходным усилителемограничителем через последовательный резонансный контур, период собственных колебаний которого равен длительности последовательности кадровых синхронизирующих импульсов .For this, in the proposed device, parallel services; The limit switch is connected to the limiter gel and the output of the limiter amplifier is connected to the output amplifier limiter via a series resonant circuit, the natural oscillation period of which is equal to the duration of a sequence of personnel clock pulses.

На чертеже приведена блок-схема предложенного устройства выделени  синхронизирующих импульсов из полного видеосигнала.The drawing shows a block diagram of a proposed device for extracting synchronizing pulses from a full video signal.

Устройство состоит из конденсатора 1, диода 2, усилител -ограничител  3, управл емого ключа 4, последовательного колебательного контура 5, период собственных колебаний которого равен длительности последовательности кадровых синхронизирующих импульсов, и выходного усилител -ограничител  6.The device consists of a capacitor 1, a diode 2, an amplifier-limiter 3, a controllable key 4, a series oscillatory circuit 5, the period of natural oscillations of which is equal to the duration of a sequence of personnel clock pulses, and an output amplifier-limiter 6.

При подаче на вход устройства полного видеосигнала первоначально действует только неуправл ема  схема -фиксации уровн  видеосигнала , состо ща  из конденсатора 1 и диода 2, и осуществл юща  фиксацию видеосигнала по уровню вершин синхроимпульсов. С выхода неуправл емой схемы фиксации видеосигнал поступает на вход усилител -ограничител  3. После того как вырабатываема  в процессе фиксации посто нна  составл юща  напр жени  на конденсаторе 1 достигнет величины , при которой на выходе усилител ограничител  3 по в тс  первые ограниченные синхроимпульсы, начинает действовать управл ема  схема фиксации уровн  видеосигнала, состо ща  из конденсатора 1 и управл емого ключа 4. Управл ема  схема фиксации служит дл  обеспечени  надежной фиксации уровн  видеосигнала при наличии в нем больщой низкочастотной помехи и при значительных низкочастотных искажени х самого видеосигнала .When a full video signal is input to the device, only the uncontrolled circuit — the video signal level fixing, consisting of capacitor 1 and diode 2, and fixing the video signal to the level of the sync pulse peaks, acts. From the output of the uncontrolled latching circuit, the video signal is fed to the input of the amplifier-limiter 3. After the constant component voltage on the capacitor 1 is produced during the fixation process, it reaches the value at which the first limited sync pulses are output at the output of the amplifier in Tc. a controllable video level locking circuit consisting of a capacitor 1 and a control key 4. The control locking circuit serves to ensure reliable fixation of the video signal level in the presence of a b lschoy low frequency noise and low frequency significant distortion of the x video signal.

На вход управлени  ключа 4 подаетс  синхросмесь с выходом усилител -ограничител  3, благодар  чему ключ 4 отпираетс  на врем  действи  синхроимпульсов и надежно фиксирует уровень вершин синхроимпульсов видеосигнала на входе усилител -ограничител  3. С выхода усилител -ограничител  3 синхросмесь подаетс  на последовательный резонансный контур 5, период собственных колебаний которого равен длительности последовательности кадровых синхронизирующих импульсов.The sync mix with the output of the amplifier-limiter 3 is fed to the control key 4 input, so that the key 4 is unlocked for the duration of the sync pulses and reliably fixes the level of the vertices of the video signal sync pulses at the input of the limiting amplifier 3. , the period of natural oscillations is equal to the duration of the sequence of HR sync pulses.

Во врем  действи  этой последовательности импульсов на конденсаторе контура 5 формируетс  импульс, близкий по форме к синусквадратичному , длительность которого по основанию равна длительности последовательности кадровых синхронизирующих импульсов. Размах этого импульса в два раза больще размаха синхросмеси на входе контура 5. Сформированный с помощью контура 5 импульс си-нусквадратичной формы ограничиваетс  на уровне половины его амплитуды (где он и.меет наибольшую крутизну, почти на пор док превыщающую крутизну импульса,During the action of this sequence of pulses, a pulse close in form to the sinuskadratic pulse is formed on the capacitor of circuit 5, whose base duration is equal to the duration of the sequence of human clock pulses. The magnitude of this pulse is twice the magnitude of the synchro mix at the input of circuit 5. The synusvatic-shaped pulse formed by circuit 5 is limited to half its amplitude (where it has the greatest steepness, almost by an order of magnitude greater than the steepness of the pulse,

Сформированного при помощи интегрирующей RC-цепи) при помощи выходного усилител ограничител , б, осуществл ющего формирование кадрового синхронизирующего импульса из импульса синусквадратичной формы. Выход усилител -ограничител  6  вл етс  выходом кадровых синхронизирующих импульсов устройства. В св зи с тем, что селекци  кадрового синхронизирующего импульса осуществл етс  при помощи резонансной цепи, в устройстве обеспечиваетс  устойчивое выделение кадрового синхронизирующего импульса при наличии во входном видеосигнале щумовых и импульсных помех и при пропадании во входном видеосигнале отдельных импульсов .из последовательности кадровых синхронизирующих импульсов и отдельных уравнивающих импульсов.Formed with the help of an integrating RC circuit) using the output amplifier of the limiter, b, generating a frame clock pulse from a sinuskvadratic pulse. The output of limiting amplifier 6 is the output of the device frame sync pulses. Due to the fact that the selection of a frame clock pulse is carried out using a resonant circuit, the device ensures a stable selection of a frame clock pulse when there is a sound noise and pulse noise in the input video signal and if there are separate pulses in the input video signal from the sequence of frame clock pulses and individual equalizing pulses.

Предмет изобретени Subject invention

Устройство выделени  синхронизирующих импульсов из полного видеосигнала, содержащее неуправл емую схему фиксации уровн ,A device for extracting synchronizing pulses from a full video signal, containing an unmanaged level fixing circuit,

на вход которой подан полный видеосигнал, а выход соединен с усилителем-ограничителем, отличающеес  тем, что, с целью обеспечени  устойчивого выделени  полной синхросмеси и кадровых синхронизирующих импульсов из видеосигнала при значительных искажени х и помехах, параллельно упом нутому усилителю-ограничителю подключен управл емый ключ, при этом выход усилител -ограничител  соединен с выходным усилителемограничителе .м через последовательный резонансный контур, период собственных колебаний которого равен длительности последовательности кадровых синхронизирующих ИМПУЛЬСОВ .a full video signal is input, and the output is connected to a limiting amplifier, characterized in that, in order to ensure a stable separation of the full sync mixture and frame clock pulses from the video signal with significant distortions and interference, a control key is connected in parallel with said limiting amplifier , the output of the amplifier-limiter is connected to the output amplifier of the limiter through a series resonant circuit, the period of natural oscillations of which is equal to the duration of staffing sync PULSE.

SU1638225A 1971-03-22 1971-03-22 Apparatus for extracting clock pulses from a full video signal SU437246A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1638225A SU437246A1 (en) 1971-03-22 1971-03-22 Apparatus for extracting clock pulses from a full video signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1638225A SU437246A1 (en) 1971-03-22 1971-03-22 Apparatus for extracting clock pulses from a full video signal

Publications (1)

Publication Number Publication Date
SU437246A1 true SU437246A1 (en) 1974-07-25

Family

ID=20470038

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1638225A SU437246A1 (en) 1971-03-22 1971-03-22 Apparatus for extracting clock pulses from a full video signal

Country Status (1)

Country Link
SU (1) SU437246A1 (en)

Similar Documents

Publication Publication Date Title
KR920702143A (en) Display Synchronization Timing Signal Generation System for Video Processing
SU437246A1 (en) Apparatus for extracting clock pulses from a full video signal
US4646032A (en) Controlled oscillator having random variable frequency
ATE42013T1 (en) STABILIZED COLOR SUB CARRIER REGEN CIRCUIT AND METHOD.
US3466387A (en) Sound demodulator for television receiver
US3648195A (en) Modulator using a harmonic filter
JPS585536B2 (en) Circuit arrangement for synchronizing output signals according to periodic pulse input signals
US2236705A (en) Composite signal device
KR910009048A (en) Image display device circuit including video signal processing circuit and agitator circuit
SU476703A1 (en) Device for extracting a selection pulse from a television signal synchromixture
SU131780A1 (en) Parametric Subcarrier Recovery Method
KR880013402A (en) Image display
GB1238513A (en)
SU646941A3 (en) Tv signal delay device
GB1519972A (en) Data transmission system
SU130242A1 (en) Apparatus for producing a sequence of uncorrelated random voltage pulses
JPS6478466A (en) Noise elimination circuit
KR930003094A (en) Jitter Detection Circuit
SU145621A1 (en) A method of improving the accuracy of the recovery phase of the subcarrier in the system of color television with quadrature modulation
JP2502757B2 (en) Composite PAL video translator
JPH0783441B2 (en) Video signal processor
JPS54150917A (en) Pal synchronous signal generating system
ES302506A1 (en) A color television receiver apparatus. (Machine-translation by Google Translate, not legally binding)
KR900702709A (en) Voice signal demodulation circuit
SU1172073A1 (en) Device for generating control signal for frame scan unit of television receiver