SU429542A1 - Устройство для регулирования средней мощности информационных сигналов - Google Patents

Устройство для регулирования средней мощности информационных сигналов

Info

Publication number
SU429542A1
SU429542A1 SU1743244A SU1743244A SU429542A1 SU 429542 A1 SU429542 A1 SU 429542A1 SU 1743244 A SU1743244 A SU 1743244A SU 1743244 A SU1743244 A SU 1743244A SU 429542 A1 SU429542 A1 SU 429542A1
Authority
SU
USSR - Soviet Union
Prior art keywords
information signals
input
regulating
output
medium power
Prior art date
Application number
SU1743244A
Other languages
English (en)
Original Assignee
О. Е. Геллер, Г. Л. Макаров , Б. И. Пол нский
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by О. Е. Геллер, Г. Л. Макаров , Б. И. Пол нский filed Critical О. Е. Геллер, Г. Л. Макаров , Б. И. Пол нский
Priority to SU1743244A priority Critical patent/SU429542A1/ru
Application granted granted Critical
Publication of SU429542A1 publication Critical patent/SU429542A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Description

1
Изобретение относитс  к технике св зи и может быть использовано дл  стабилизации загрузки систем св зи информационными сигналами , передаваемыми, например, методом ОФМ.
Известные устройства дл  регулировани  средней мощности информационных сигналов, содержащие квадратор, подключенный к первому входу устройства, регулируемый усилитель , выход которого через квадратор подключен ко входу, интегратора, выход последнего подключен к одному из входов сумматора, при этом выход регулируемого усилител   вл етс  выходом устройства, блок управлени , обладают низкой точностью регулировани  средней мощности отдельной элементарной посылки.
Цель изобретени -повыщение точности регулировани  средней мощности каждой элементарной посылки.
Это достигаетс  тем, что к входу устройства подключена лини  задержки, выход которой подключен к одному из входов регулируемого усилител , а выход квадратора через две параллельные цепочки, кажда  из которых состоит из последовательно соединенных ключа , интегратора и ключа, сумматор, .преобразователь напр жение - код - к другому входу регулируемого усилител , причем ко вторым входам ключей и интеграторов цепочек и ко второму входу преобразовател  напр жение - код подключены соответственно выходы блока управлени , к одному из входов которого подключен второй выход преобразовател  напр жение - код, при этом второй вход блока управлени   вл етс  другим входом устройства .
На чертеже приведена структурна  схема предлагаемого устройства.
Устройство содержит: линию 1 задержки; регулируемый усилитель 2; квадратор 3; интегратор 4; блок 5 управлени ; ключи 6 и 7; квадратор 8; интеграторы 9 и 10; ключи 11 и 12; сумматор 13; преобразователь 14 напр жение - код.
Информационный сигнал, состо щий из элементарных посылок длительностью т, поступает на «Вход 1 устройства, задерживаетс  линией 1 задержки на врем , равное т, усиливаетс  регулируемым усилителем 2 и поступает на «Выход устройства и квадратор 3, соединенный с интегратором 4.
Синхронно с началом каждой элементарной посылки на «Вход 2 устройства поступает тактовый импульс. Блок 5 управлени  посредством ключа 6 (7) подключает к выходу «вадратора 8 интегратор 9 (10), а посредством ключа 12 (11)-выход интегратора 10 (9) к первому входу сумматора 13 и включает преобразователь 14 напр жение - код. В зтот момент времени напр жение на первом входе
SU1743244A 1972-01-24 1972-01-24 Устройство для регулирования средней мощности информационных сигналов SU429542A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1743244A SU429542A1 (ru) 1972-01-24 1972-01-24 Устройство для регулирования средней мощности информационных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1743244A SU429542A1 (ru) 1972-01-24 1972-01-24 Устройство для регулирования средней мощности информационных сигналов

Publications (1)

Publication Number Publication Date
SU429542A1 true SU429542A1 (ru) 1974-05-25

Family

ID=20501763

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1743244A SU429542A1 (ru) 1972-01-24 1972-01-24 Устройство для регулирования средней мощности информационных сигналов

Country Status (1)

Country Link
SU (1) SU429542A1 (ru)

Similar Documents

Publication Publication Date Title
SU429542A1 (ru) Устройство для регулирования средней мощности информационных сигналов
GB1366472A (en) Phasesynchronising device
US3577138A (en) Feedback type pulse amplitude modulation coding system
US3351931A (en) Voltage analog to time analog converter
NO943092L (no) Signalstyrt fasedreiningsanordning
ES406104A1 (es) Una disposicion de puerta electronica de transferencia de senales.
SU828409A1 (ru) Дельта-модул тор
SU866726A1 (ru) Устройство дл задержки частотно-импульсных сигналов
SU732844A1 (ru) Устройство дл сопр жени вычислительной машины с импульсными датчиками
SU732854A1 (ru) Преобразователь монотонно-измен ющегос кода
GB1069930A (en) Improvements in or relating to data transmission systems
SU421138A1 (ru) Устройство контроля состояния каналовсвязи
SU439693A1 (ru) Устройство дл измерени параметров хроматографического пика
SU822175A2 (ru) Преобразователь последовательногоКОдА B пАРАллЕльНый
JPS5379215A (en) Driving control device of pulse motors
SU663122A1 (ru) Устройство дл искажени стартстопного текста
SU924842A1 (ru) Устройство задержки
SU780217A1 (ru) Устройство динамического контрол приема однопол рных кодовых импульсов в системе с активным нулем
SU589462A1 (ru) Устройство дл регулировани производительности поршневого компрессора
SU519850A1 (ru) Управл емый формирователь коротких импульсов
JPS5279606A (en) Transmission control system
SU448594A1 (ru) Импульсно-фазовый преобразователь
SU864512A1 (ru) Регенератор импульсов
FR2312883A1 (fr) Attenuateur numerique, notamment pour signaux comprimes en modulation par impulsions codees
SU617818A1 (ru) Устройство формировани серии импульсов