SU428564A1 - УСТРОЙСТВО дл ПЕРЕДАЧИ-ПРИЕЛ1А СОСТАВНЫХ ШИРОКОПОЛОСНЫХ СИГНАЛОВ - Google Patents
УСТРОЙСТВО дл ПЕРЕДАЧИ-ПРИЕЛ1А СОСТАВНЫХ ШИРОКОПОЛОСНЫХ СИГНАЛОВInfo
- Publication number
- SU428564A1 SU428564A1 SU1723190A SU1723190A SU428564A1 SU 428564 A1 SU428564 A1 SU 428564A1 SU 1723190 A SU1723190 A SU 1723190A SU 1723190 A SU1723190 A SU 1723190A SU 428564 A1 SU428564 A1 SU 428564A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- outputs
- signal
- output
- signals
- unit
- Prior art date
Links
Landscapes
- Noise Elimination (AREA)
Description
Изобретение относитс к области много-канальных систем св зи и предназначено дл использоваии в лини х св зи по трактам с нерем енН ы м и п ар а метр а м и.
Известно устройство дл передачи-приема составиых широкополосных ситналов, содержащее на передаче соединенные последовательно блок сопр жени и блок преобразовани сигналов, к вы.ходам к аторото подключены формирователи составных сигналов, подключенные к выxoднOiMy сумматору, св занному с радиопередатчиком, а на приеме - радиоприемник , подключенный к согласованным фильтрам , выходы которых подключены к перемножител м и блоку формировани опорного сигнала , его выход подключен ко вторым входам перемножителей, а выходы последних через интеграторы и решающий блок - к входам преобразовател сигиалов и блока формировани опорного сигнала, причем выходом устройства вл етс коммутатор, вход которого подключен к выходу преобразовател сигналов.
С целью повышени помехоустойчив ости и упрощени аппаратуры в предлагаемом устройстве на передаче одна половина выходов преобразовател сигналов соединена с формировател ми сигналов, а друга половина выходов через инверторы соединена с теми же формировател ми сигналов в обратном пор дке, а на приеме выходы решающего блока соединены
непосредственно и через инверторы со входами блока формировани опорного сигнала, причем выходы перемножителей соединены с одной половиной интеграторов непосредственно, а с
другой половиной - через инверторы в обратном пор дке.
На чертеже приведена блок-схема предлатаемого устройства дл передачи-приема составных широкополосных сигналов дл случа
восьмипозиц.ионной .передачи.
На передающей стороне один из входов блока сопр женн 1 св зан с источником дискретной информации. Два других его в.хода соединены с хронизатором 2 непосредственно и через делитель 3 частоты следовани импульсов. Выход блока сопр жени / соединен с блоком 4 преобразовани сигналов, выходы которого соединены с сумматорами 5, установленными на входе формирователей 6 составных
сигналов в следующем пор дке: первые четыре выхода, соответствующие входным комбинаци м 000, 001, 010, 011, св заны с сумматорами непосредственно, остальные четыре выхода, соответствующие комбинаци м 100, 101, 110,
111, подключаютс к тем же сумматорам через инверторы 7 в обратном пор дке.
Таким образом, к входу иервого сумматора подключены первый и восьмой выходы блока 4, ко второму сумматору второй и седьмой и т. д.
Выходы формирователей объедин ютс выходным сумматором 8, выход которого св за с радиопередатчиком 9.
На приемкой стороне выход радиоприемника 10 соедиНсн с набором согласованных фильтров Л, число которых соответствует количеству сигналов, используемых при передаче. Выходы согласованных ф,ильтров 11 св заны с перемножител ми }2 и входа .ми блока 13 формировани опорного сигпала . Дл формировани опорного напр жени выходы согласованных фильтров 11 св заны с сумматором 14 гребенчатого фильтра 15 через линии задержки 16 сигнала на величину длительности сигнала ,н схемы стробировани 17, которые по унравл юЩИм входам соединены следующим образом; выходы решающего блока 18 с первого по четвертый св заны через сумматоры 19 со схемами стробнровани 17 непооредственно , выходы блока 18 с п того по восьмой подключены в обратном пор дке через инверторы 20 к тем же сумматорам 19. Последнее необходимо дл сн ти манипул ции на входе гребенчатого .фильтра.
Выходы схем стробировани 17 подключены к сумматору 14 гребенчатого фильтра 15, выход которого соединен с перемножител ми 12, каждый его выход соединен с одним из интеграторов 21 непосредственно, а с другим - через инвертор 22; входы интеграторов 21 св заны с блоком синхронизации 23, в котором устанавливаютс нределы интегрировани . Интеграторы 21 по выходу соединены в установленном пор дке с решающим блоком 18, который св зан с формнрО вател м:и 24 стробнрующего напр жени и входом преобразовател 25 сигналов, выход последнего соединен с блоком 26 поиска контрольных импульсов (циклов ) в обратном коде. Выход блока 26 соединен через ПНковый детектор 27 с коммутатором 28, осуществл ющим выбор выходного сигнала в пр мом или обратном коде. Коммутатор 28 соединен с выходом преобразовател 25 сигналов, в результате чего обеспечиваетс устранение обратной работы.
Предлагаемое устройство работает следующим образом.
Входной поток импульсов от источника дискретных сообщений ноступает через блок сопр жени / на блок 4 преобразовани сигналов би«ариой лередачи в восьмнпозиционную. Блок солр жени / осуществл ет асинхронное сопр жение входного потока импульсов со станциониой частью анпаратуры и добавл ет во входной лоток импульсов регул рную импульсную последовательность с частотой повторени нмл льсов
f.fr
где FT - тактова частота входной последовательности имлульсов, котора эквивалентна по влению в передаваемом сигнале контролыюго сипнала.
В случае необходимости осуществлени импульсного уплотнени различных источникО|В дискретной гнформации такой регул рной импульсной последовательностью вл ютс сигналы (посылки) цикловой синхронизации. На блока 4 формируютс сигналы позиционного кода в соответствии с комбинаци ми 15ХОДНОЙ информации.
Первые четыре выхода блока 4, соот етствующие комбинаци м 000, 001,.010, 011, подключены через сумматоры 5 к четырем формировател м 6. Остальные выходы, соответствующие комбинаци м 100, 101, 110, 111, через инверторы 7 подсоедин ютс в обратном пор дке к тем же формировател м. В таком включении осуществл етс формировадше сигналов с фазовым разделением. Бели на формирователь поступает сигнал положительной пол рности, на его выходе по вл етс ЧМ-сигнал с начальной фазой . При по влении сигнала отрицательной пол рности по вл етс сигнал с начальной фазой ф :180°. Таким образом осуществл етс фазова манипул ци , соответствующа входным комбинаци м с максимальным кодовым рассто нием, например, 000-Ф 0; 111-Ф 180°.
Далее все сигналы объедин ютс сумматором 8 и поступают на радиопередатчик 9.
На приемной стороне сигнал после радиоприемника 10 поступает на согласованные фильтры 11, в результате на их выходах по вл ютс отклики (короткие радиоимпульсы), Н1ачальиа фаза которых может принимать значени 0° и л, в зависимости от нередазаемого сигнала. В приемной части устройства осуществл етс когерентный, оптимальный прием сигналов, дл чего выдел етс опорное напр жение путем суммировани откликов согласованных фильтров в сумматоре 14 и очищени этой суммы от шумов с помощью гребенчатого фильтра 15. Дл повыще.ни эффективности работы гребенчатого фильтра примен етс обратна св зь по решению со съемом мани.пул ции с помощью линий задержки 16 на длительность сигнала и схем стробировани 17, св занных с решающим блоком 18.
На выходе сумматора 14 по вл ютс сипгалы с переменной фазой, что сделает невозможной работу пребенчатого фильтра, осуществл ющего когерентное накопление сигналов за много тактов передачи. С целью устранени фазовой манипул ции на входы схем стробированИЯ 17 поступают управл ющие сигналы через сумматоры 19 от формирователей 24 непосредственно и через инверторы 20.
Таким образом, на выходе сумматоров 19 имеет место имнульоное нанр жемие переменной пол рности. В результате, помимо операции стробировани , осуществл етс съем манипул ции на входе гребенчатого фнльтра 15, св занного по входу через сумматор 14 с выходами схем стробир.ова1ни 17.
Очищенное от щумов опорное напр жение с выхода гребенчатого фильтра 15 поступает на перемножители 12, соединенные с согласованными фильтрами 11. Этим осуществл етс синхронное детектирование прин тых сигналов. Дл борьбы с замирани ми, которые по вл ютс в рассыпании откликов на выходах согласованных фильтров // (многолучева картина ), сигналы с выходов перемножителей 12 поступают на интеграторы 2/, в которых осуществл етс когерентное наконлепне лучей.
Пределы интегрировани устанавливаютс блоком синхронизации 25, соединенным по входу с гребенчатым фильтром 15, а по выходу с интеграторами 21 и последующими устройствами обработки сигналов. Фазова манинул ци приводит к по влению на выходах неремножителей 12 разнопол рных сигналов, поэтому они соединены с четырьм интеграторами 21 непосредственно, а с остальны.ми четырьм - через инверторы 22 в обратном нор дке. В результате на выходы решающего блока ./S, св занного с интеграторами, постунают одинаковые по пол рности сигналы.
Такое построение устройства помимо зиачительного упрощени аппаратуры формировани и селекции сигналов увеличивает помехозащищенность схемы приема, так как выбор сигналов осуществл етс не из восьми зашумленных выходо)Б, а из четырех.
Решающий блок представл ет собой пороговое устройство с некоторым определенным порогом, например отрицательное пороговое напр жение. Наличие .инверсин на выходах четырех интеграторов приводит к тому, что в остальных четырех интеграторах может по витьс противоположное, т. е. отрицательное напр жение сигналов, которое находитс за пределами выбора. Поэтому выбор сигналов произ )Водитс не (ИЗ восьми, а ло существу из четырех выходов.
Сигналы .с выходов решающего блока 18 поступают на преобразователь 25, который по выходу соединен с блоком 26 поиска контрольных импульсов в обратном коде. Если гребенчатый фильтр имеет после вхождени в режим правильную начальную фазу, то на выходе преобразовател 25 ло вл етс выходной сигнал, содержащий подмешанную последовательность единиц (контрольных имлульсов). При неправилыюлг вхождении в ф.азу (начальна фаза Ф л) на выходе преобразовател 25по вл етс сигнал в обратном коде. Последовательность контрольных импульсов иревра)цаетс в последовательность пауз, что обнаруживает блоа{ 26. В результате на выходе св занного с ним детектора 27 по вл етс напр жение, i oторое переключает коммутатор 2S выходных сигналов, устранив тем самым обратную работу .
Предмет изобретен и
Устройство дл передачи-приема составных широкополосных сигналов, содержащее па передаче соединенные последовательно блок сопр жени и блок нреобразовани сигналов, к выходам которого подключены фордшрователи составных сигналов, подключенные к вы.ходпому сумматору, св занному с радиопередатчиком , а на приеме - радиоприемник, подключенный к согласованным фильтрам, выходы носледних подключены к неремпожител м и блоку формированн онорного сигнала, выход которого иодключен ко вторым входам перемножителей , а его выходы через интеграторы и решающий блок подключены к входам преобразовател сигналов и блока формировани онсрного сигнала, причем выходом устройства вл етс коммутатор, вход которого подключен к выходу преобразовател сигналов, отличаюи{сес тем, что, с целью повышенп помехоустойчивости и упрощени аппаратуры, на передаче одна половина выходов преобразовател сигналов соединена с формировател ми сигналов , а друга - через инверторы соединена с теми же формировател ми сигналов в обратном пор дке, а на приеме выходы региающего блока соединены непосредственно и через инверторы со входами блока формировани онорного сигнала, причем выходы перемпожителей соединены с одной половиной иптеграторов непосредственно, а с другой - через инверторы в обратном пор дке.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1723190A SU428564A1 (ru) | 1971-12-10 | 1971-12-10 | УСТРОЙСТВО дл ПЕРЕДАЧИ-ПРИЕЛ1А СОСТАВНЫХ ШИРОКОПОЛОСНЫХ СИГНАЛОВ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1723190A SU428564A1 (ru) | 1971-12-10 | 1971-12-10 | УСТРОЙСТВО дл ПЕРЕДАЧИ-ПРИЕЛ1А СОСТАВНЫХ ШИРОКОПОЛОСНЫХ СИГНАЛОВ |
Publications (1)
Publication Number | Publication Date |
---|---|
SU428564A1 true SU428564A1 (ru) | 1974-05-15 |
Family
ID=20495680
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1723190A SU428564A1 (ru) | 1971-12-10 | 1971-12-10 | УСТРОЙСТВО дл ПЕРЕДАЧИ-ПРИЕЛ1А СОСТАВНЫХ ШИРОКОПОЛОСНЫХ СИГНАЛОВ |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU428564A1 (ru) |
-
1971
- 1971-12-10 SU SU1723190A patent/SU428564A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3204035A (en) | Orthonormal pulse multiplex transmission systems | |
US3614316A (en) | Secure communication system | |
US3766477A (en) | Spread spectrum, linear fm communications system | |
SU428564A1 (ru) | УСТРОЙСТВО дл ПЕРЕДАЧИ-ПРИЕЛ1А СОСТАВНЫХ ШИРОКОПОЛОСНЫХ СИГНАЛОВ | |
US4088957A (en) | Method and apparatus for synchronously detecting a differentially encoded carrier signal | |
RU2013014C1 (ru) | Устройство для передачи и приема информации с использованием лчм-сигналов | |
RU2066925C1 (ru) | Многоканальное адаптивное радиоприемное устройство | |
SU987833A1 (ru) | Устройство тактовой синхронизации | |
SU1345361A1 (ru) | Устройство дл передачи и приема многопозиционных широкополосных сигналов | |
SU919146A1 (ru) | Частотно-фазовый манипул тор | |
SU1223385A1 (ru) | Система св зи с многоосновным кодированием | |
SU830481A1 (ru) | Устройство дл передачи и приемаиНфОРМАции | |
SU1185627A1 (ru) | Устройство синхронизации приемника многочастотных сигналов | |
SU1022327A1 (ru) | Приемник псевдослучайных сигналов | |
GB649825A (en) | Improvements in or relating to signalling systems using coded pulses | |
SU936448A1 (ru) | Устройство синхронизации | |
SU366581A1 (ru) | Всесогозн.ля | |
SU681567A2 (ru) | Устройство групповой синхронизации в каналах с фазовой манипул цией | |
SU634464A1 (ru) | Многолучева система радиосв зи | |
SU1099402A1 (ru) | Устройство дл формировани тактового синхросигнала | |
SU873438A1 (ru) | Совмещенна радиолини с шумоподобными сигналами | |
SU1099398A2 (ru) | Устройство дл передачи и приема цифровых сигналов | |
SU1062889A2 (ru) | Устройство дл приема сигналов с комбинированной частотной и относительно-фазовой манипул цией | |
SU965004A1 (ru) | Устройство приема сигналов фазового пуска | |
SU1037422A1 (ru) | Цифровой частотный дискриминатор |