SU411534A1 - - Google Patents

Info

Publication number
SU411534A1
SU411534A1 SU1709989A SU1709989A SU411534A1 SU 411534 A1 SU411534 A1 SU 411534A1 SU 1709989 A SU1709989 A SU 1709989A SU 1709989 A SU1709989 A SU 1709989A SU 411534 A1 SU411534 A1 SU 411534A1
Authority
SU
USSR - Soviet Union
Prior art keywords
trigger
resistor
capacitor
output
frequency
Prior art date
Application number
SU1709989A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1709989A priority Critical patent/SU411534A1/ru
Application granted granted Critical
Publication of SU411534A1 publication Critical patent/SU411534A1/ru

Links

Landscapes

  • Relay Circuits (AREA)

Description

1
Изобретение относитс  к области радиотехники , в частности к электронным реле времени с / С-накопителем.
Известен таймер, содержащий динамический триггер, импульсный усилитель, выпр митель и образованную резисторным и резисторно-конденсаторным плечами мостовую схему, в диагональ которой включен нуль-орган , состо ндий из диода и первичной обмотки высокочастотного трансформатора.
Однако известное устройство не отличаетс  высокой точностью и надежностью.
С целью повышени  точности и надежности в предлагаемом устройстве первый выход триггера через выпр митель св зан с резисторным плечом моста, второй выход триггера подключен к конденсатору резисторно-конденсаторного плеча моста, а вторична  обмотка высокочастотного трансформатора нульоргана через импульсный усилитель св зана со входом триггера.
На чертеже представлена структурна  схема предложенного устройства.
Устройство содержит динамический триггер 1, выпр митель 2, мостовую схему 3, образованную резисторным и резисторнр-конденсаторным плечами, импульсный усилитель 4, ключ 5, кнопку 6 «ПУСК и нуль-орган, состо ш ,ий из диода 7 н первичной обмотки высокочастотного трансформатора 8.
Триггер 1 имеет два раздельных входа 9i и Эа, на которые поступают, соответственно, сигналы «ПУСК и «СТОП, два раздельных динамических выхода lOi и 102 и,один статический выход Юз.
Первый выход lOi триггера через выпр митель св зан с резисторным плечом моста, второй выход 102 подключен к конденсатору И, а вторична  обмотка трансформатора 8 через усилитель 4 св зана со входом 92 триггера 1.
Динамический триггер 1 может находитьс  в одном нз двух состо ний; активном, при этом происходит процесс генерации на частоте F, или в пассивном, при котором триггер заперт.
При замыкании кнопки 6 «ПУСК триггер 1 перебрасываетс  в активное состо ние. С выхода 10 переменное напр жение поступает па выпр митель 2, одновременно с выхода 102 триггера 1 на конденсатор 11 поступает высокочастотное модулирующее напр жение небольшой амплитуды. На выходе выпр мител  2 возникает посто нное напр жение , которое через резистор 12 зар л ;ает конденсатор 11 и одновременно это же посто нное напр жение прикладываетс  к делителю на резисторах 13 и 14. Измерительна  диагональ мостовой схемы 3
вначале заперта напр жением U-, возникающим в точке соединени  резисторов 13 и 14. Если напр жение в другой точке измерительной диагонали превышает напр жение f/д, то Б измерительной диагонали возникает ток, состо щий из двух компонент - низкочастотной экспоненциальной и высокочастотной, соответствующей модулирующему напр жению.
Модулирующее напр жение полиостью прикладываетс  к первичной обмотке трансформатора 8. Командный сигнал дл  остановки триггера 1 снимаетс  со вторичной обмотки трансформатора, усиливаетс  усилителем 4 и возвращает триггер 1 в исходное состо ние. При этом конденсатор 11 разр жаетс  по цепи: диод 7 - первична  обмотка трансформатора 8 - резистор 14.
Врем выдержки таймера равно времени, в течение которого триггер 1 находитс  в активном состо нии, причем, мен   коэффициент передачи, можно получать выдержки времени в широком диапазоне.
Напр жение с выхода Юз триггера 1 используетс  дл  управлени  ключом 5. Сопротивление нуль-органа в течение почти всего вырабатываемого интервала времени практически бесконечно и лищь в конце выдержки
резко уменьшаетс , что обеспечивает условие дл  прохождени  высокочастотного напр жени .
Таким образом, предложенное устройство позвол ет существенно упростить электрическое согласование высокоомной врем задающей цепи с исполнительным элементом (ключом 5), уменьщить потребление энергии, повысить точность и надежность.
Предмет изобретени 
Таймер, содержащий динамический триггер, импульсный усилитель, выпр митель и образованную резисторным и резисторно-конденсаторным плечами мостовую схему, в диагональ которой включен нуль-орган, состо щий из диода и первичной обмотки высокочастотного трансформатора, отличающийс  тем, что, с целью повышени  точности и надежности,
0 первый выход триггера через выпр митель св зан с резисторным плечом моста, второй выход триггера подключен к конденсатору резисторно-конденсаторного плеча моста, а вторична  обмотка высокочастотного трансформатора нуль-органа через импульсный усилитель св зана со входом триггера.
SU1709989A 1971-11-01 1971-11-01 SU411534A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1709989A SU411534A1 (ru) 1971-11-01 1971-11-01

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1709989A SU411534A1 (ru) 1971-11-01 1971-11-01

Publications (1)

Publication Number Publication Date
SU411534A1 true SU411534A1 (ru) 1974-01-15

Family

ID=20491656

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1709989A SU411534A1 (ru) 1971-11-01 1971-11-01

Country Status (1)

Country Link
SU (1) SU411534A1 (ru)

Similar Documents

Publication Publication Date Title
GB1390975A (en) Automatic engine speed control system
US3676697A (en) Sweep and gate generator
US3519849A (en) Rise time/fall time pulse sensor
SU411534A1 (ru)
GB1287620A (en) Frequency to direct current converter circuit
US3654494A (en) Capacitor type timing circuit utilizing energized voltage comparator
US3735257A (en) Tachometer processing circuit using logic device to generate equal width pulses
US2936383A (en) Transistor blocking oscillator
US3548307A (en) Electronic holding circuit
US3538507A (en) Super-regenerative target detection system
JPH0753309Y2 (ja) タイマicの動作時間設定回路
SU503194A1 (ru) Устройство дл оценки параметров импульсных радиосигналов
GB1034963A (en) Radar apparatus
SU410535A1 (ru)
GB966569A (en) Improvements in or relating to sampling circuit arrangements
SU421962A1 (ru) Аналого-цифровой измеритель параметров сигнала
SU537304A2 (ru) Делитель напр жени
SU399997A1 (ru) Частотный датчик
SU362446A1 (ru) Формирователь парных импульсов
SU367541A1 (ru) Устройство для гальванического разделения аналоговых сигналов
JPS5687831A (en) Temperature detector
SU409391A1 (ru) Млгиутный иакопк{'е.иьиый счетчик
SU534018A1 (ru) Устройство дл импульсно-фазового управлени вентильным преобразователем
SU1148008A1 (ru) Устройство дл контрол генератора тактовых импульсов
SU420109A1 (ru) Двухканальный формирователь импульсов