SU407336A1 - Интегратор с переменными пределами интегрирования - Google Patents

Интегратор с переменными пределами интегрирования

Info

Publication number
SU407336A1
SU407336A1 SU1778007A SU1778007A SU407336A1 SU 407336 A1 SU407336 A1 SU 407336A1 SU 1778007 A SU1778007 A SU 1778007A SU 1778007 A SU1778007 A SU 1778007A SU 407336 A1 SU407336 A1 SU 407336A1
Authority
SU
USSR - Soviet Union
Prior art keywords
integrator
signal
capacitor
transistor
integration limits
Prior art date
Application number
SU1778007A
Other languages
English (en)
Inventor
В. Петухов Б.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1778007A priority Critical patent/SU407336A1/ru
Application granted granted Critical
Publication of SU407336A1 publication Critical patent/SU407336A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

1
Изобретение относитс  к области аналоговой вычислительной техники и может быть ;)спользовано дл  определени  среднеинтегрального значени  аналогового срггнала в заданных пределах усреднени .
Известные интеграторы с управл емьими пределами интегрировани , содержащие с. совладени , интегратор, дополнительный интегратор и аиалотовый делитель сигналов, сложны и не обеспечивают требуемой точности работы.
Целью изобретени   вл етс  упрощение устройства и повышение точности его работы.
УказаННа  цель достигаетс  тем, что в интегрирующую цепь устройства, состо щую -из резистора и конденсатора, введен электронный ключ, управл емый сигналом, задающим пределы интегрировани , и к интегрирующей цепи подключен импульсный пиковый детектор, формирующий выходной сигнал.
На чертеже изображена схема предлагаемого интегратора.
Она содержит схему совпадени  1, интегрирующую цепь из резистора 2, конденсатора 3 и ключа на транзисторе 4, эмиттер-ный повторитель 5, резистор 6 и пиковый детектор, состо щий из диода 7, резистора 8 и конденсатора 9..
Входной электрический сигнал поступает на схему совпадени  /, управл емую сигнаМм задающим преде.лы интегрировани . Селектированный сигнал с выхода схемы совпадени  поступает на интегрирующую цепь, состо щую из последовательно соединенных резистора 2, конденсатора 3 и ключевого транзистора -.переключаемого управл ющим сигналом, задаюHUIM пределы усреднени . В моменты прохождени  входного сигнала через схему совпадени  интегрирующа  цепь замыкаетс , так как транзистор 4 насыщаетс  уира1вл ющ.им сигналом . При отсутствии сигнала на входе интегрирующей цепи транзистор 4 запираетс  управл ющим сигпалом и размыкает интегрирующую цеиь. В результате на конденсаторе 3 по окончании переходного процесса формируетс  напр жение, равное среднеинтегральному значению входного сигнала в заданных пределах усреднени . При насыщении транзистора 4 мгновенное значение сигнала на входе эмиттерного повторител  равно напр жению на конденсаторе 3, а при запирании транзистора оно становитс  равным нулю. Импульсный пиковый детектор, состо щий из диода 7, резистора .5 и конденсатора 9, формирует выходной сигнал посто нного тока, равный амплитуде пмпульсов на входе эмиттер.ного повторител .
П р.е д м е т и 3 о б р е т е н и  
Пнтег ратор с переменными пределами интегрированн .-содержащпй схему ср|Впадени . выход которой через резистор соединен с интегрирующим конденсатором и входом повторител , отличающийс  тем, что, с целью упрощени  и повышени  точности работы, он содержит транзисторный ключ и п.иковый детектор.
причем транзисторный ключ соединен последовательно с интегрирующим конденсатором, а пиковый детектор 1подключен к выходу повторител .
Biijraj -0
D UT
-0
SU1778007A 1972-04-26 1972-04-26 Интегратор с переменными пределами интегрирования SU407336A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1778007A SU407336A1 (ru) 1972-04-26 1972-04-26 Интегратор с переменными пределами интегрирования

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1778007A SU407336A1 (ru) 1972-04-26 1972-04-26 Интегратор с переменными пределами интегрирования

Publications (1)

Publication Number Publication Date
SU407336A1 true SU407336A1 (ru) 1973-11-21

Family

ID=20512213

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1778007A SU407336A1 (ru) 1972-04-26 1972-04-26 Интегратор с переменными пределами интегрирования

Country Status (1)

Country Link
SU (1) SU407336A1 (ru)

Similar Documents

Publication Publication Date Title
SU407336A1 (ru) Интегратор с переменными пределами интегрирования
US3021431A (en) Transistorized integrator circuit
GB1081753A (en) Improvements in or relating to electronic circuitry for producing and remembering an output voltage that represents the level of a signal on the input
GB1021240A (en) Improvements in and relating to electrical pulse measurement
GB1287620A (en) Frequency to direct current converter circuit
US3729676A (en) Ratemeter
SU459847A1 (ru) Пороговое устройство
SU369577A1 (ru) Бк.^л;-^с: линейный интегратор
US3164770A (en) Frequency meter comprising a logarithmic multivibrator, integrator and meter
SU575051A3 (ru) Преобразователь посто нного напр жени в импульсы регулируемой длительности
SU439821A1 (ru) Устройство дл умножени двух напр жений
SU407335A1 (ru) Устройство для деления напряжений
SU130712A1 (ru) Интегрирующее устройство
SU452833A1 (ru) Устройство дл коммутации аналоговых сигналов
GB1014505A (en) An electronic voltmeter
SU478434A1 (ru) Устройство сравнени
SU478418A1 (ru) Фильтрующее устройство
SU391485A1 (ru) УСТРОЙСТВО дл ИЗМЕРЕНИЯ СОПРОТИВЛЕНИЯ РЕЗИСТОРОВ
SU369692A1 (ru)
GB1072567A (en) Improvements in or relating to frequency discriminator circuits
SU413491A1 (ru)
SU148541A1 (ru) Электронный интегратор
SU603947A2 (ru) Нуль-орган
SU406203A1 (ru) Операционный усилитель
SU375753A1 (ru) Логарифмический усилитель