SU399823A1 - THRESHOLD LOGICAL DEVICE - Google Patents

THRESHOLD LOGICAL DEVICE

Info

Publication number
SU399823A1
SU399823A1 SU1699540A SU1699540A SU399823A1 SU 399823 A1 SU399823 A1 SU 399823A1 SU 1699540 A SU1699540 A SU 1699540A SU 1699540 A SU1699540 A SU 1699540A SU 399823 A1 SU399823 A1 SU 399823A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
diodes
input
discriminator
transistor
Prior art date
Application number
SU1699540A
Other languages
Russian (ru)
Inventor
О. М. кин В. В. Овчинников
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1699540A priority Critical patent/SU399823A1/en
Application granted granted Critical
Publication of SU399823A1 publication Critical patent/SU399823A1/en

Links

Landscapes

  • Logic Circuits (AREA)

Description

1one

Изобретение относитс  к области автоматики и вычислительной техники.The invention relates to the field of automation and computing.

Известны пороговые логические устройства, содержащие суммирующую п тивходовую схему , выполненную на входных и промежуточных диодах, аноды входных и промежуточных диодов соединены соответственно и подключены через резисторы к одному из источников питани , а катоды промежуточных диодов соединены с выходом суммирующей схемы, который подключен через последовательную диодно-резйстпвную цепь соответственно ко входам трех дискриминаторов.Threshold logic devices are known that contain a summing five-input circuit made on the input and intermediate diodes, the anodes of the input and intermediate diodes are connected respectively and connected via resistors to one of the power sources, and the cathodes of the intermediate diodes are connected to the output of the summing circuit, which is connected via a serial diode -resistance circuit, respectively, to the inputs of three discriminators.

Предложенное устройство отличаетс  от известных тем, что в него введены два выходных усилител , выполненных на транзисторах Шоттки с заземленным эмиттером, база каждого из которых присоединена соответственно к выходу первого и второго дискриминатора , а их входы соединены через дополнительные диоды, включенные в обратном направлении , с выходом третьего дискриминатора. Выходы дискриминаторов и коллекторы выходных усилителей через соответствующие резисторы соединены с другим источником питани . Каждый дискриминатор выполнен на транзисторе с заземленным эмиттером и туннельном диоде, включенном параллельно базово-эмиттерному переходу транзистора, база и коллектор которого соединены соответственно со входом и выходом дискриминатора.The proposed device differs from the known ones by introducing two output amplifiers made on Schottky transistors with a grounded emitter, the base of each of which is connected respectively to the output of the first and second discriminator, and their inputs are connected through additional diodes connected in the opposite direction, with output of the third discriminator. The outputs of the discriminators and collectors of the output amplifiers are connected to a different power source via appropriate resistors. Each discriminator is made on a transistor with a grounded emitter and a tunnel diode connected in parallel with the base-emitter junction of the transistor, the base and collector of which are connected respectively to the input and output of the discriminator.

Это позвол ет увеличить быстродействие устройства.This allows you to increase the speed of the device.

Блок-схема предложенного устройства приведена на чертеже.The block diagram of the proposed device shown in the drawing.

Устройство содержит суммирующую п тивходовую схему 1, выполненную на входных 2 и промежуточных 3 диодах, аноды которых соединены и подключены через соответствующие резисторы 4 к одному из источников питани  5. Катоды нромежуточных диодов 3 соединены с выходом суммирующей схемы 1, котора  подключена через соответствующую последовательную диодно-резистивную цепь 6 - 11 ко входам дискриминаторов 12-14, каждый из которых выполнен па транзисторе 15-17 с заземленным эмиттером и туннельном диоде 18-20.The device contains a summing ptivodovaya circuit 1, performed on the input 2 and intermediate 3 diodes, the anodes of which are connected and connected through appropriate resistors 4 to one of the power sources 5. The cathodes of intermediate diodes 3 are connected to the output of summing circuit 1, which is connected through an appropriate serial diode -resistive circuit 6 - 11 to the inputs of the discriminators 12-14, each of which is made on a transistor 15-17 with a grounded emitter and a tunnel diode 18-20.

Кроме того, устройство содержит два выходных усилител  21, 22, база каждого из которых соответственно присоединена к выходу дискриминаторов 12, 13, а их входы соединены через дополнительные диоды 23, 24, включенные в обратном направлении, с выходом дискриминатора 14. Выходы дискриминаторов 12-14 и коллекторы выходных усилителей 21, 22 через соответствующие резисторы 25 соединены с другим источником питани  26. В исходном состо нии входные диоды 2  вл ютс  провод щими и через резисторы 4 токи протекают. Транзисторы 16, 17 закрыты, а выходные усилители 21, 22 открыты.In addition, the device contains two output amplifiers 21, 22, the base of each of which is respectively connected to the output of the discriminators 12, 13, and their inputs are connected via additional diodes 23, 24 connected in the opposite direction to the output of the discriminator 14. The outputs of the discriminators 12- 14 and the collectors of the output amplifiers 21, 22 are connected via a corresponding resistor 25 to another power source 26. In the initial state, the input diodes 2 are conductive and the currents flow through the resistors 4. The transistors 16, 17 are closed, and the output amplifiers 21, 22 are open.

Следовательно, на выходах устройства действует низкий уровень выходного напр жени , соответствующий комбинации «00.Consequently, at the outputs of the device, a low level of output voltage, corresponding to the combination "00."

В результате занирани  входным сигналом одного из входных диодов 2 ток через соответствующий резистор 4 течет через цепочки диод-резистор 6-И к туннельным диодам 18-20. При этом величины сопротивлений резисторов 4 и 7, 9, 11 берут равными друг другу , так как все входы устройства имеют равные веса, а резисторы 7, 9, 11 служат дл  выравнивани  и имеют малую величину сопротивлени  (10-100 ом).As a result, by degrading the input signal of one of the input diodes 2, the current through the corresponding resistor 4 flows through the diode-resistor 6-I chains to the tunnel diodes 18-20. In this case, the resistance values of the resistors 4 and 7, 9, 11 are taken equal to each other, since all inputs of the device have equal weights, and the resistors 7, 9, 11 serve for alignment and have a small resistance value (10-100 ohms).

Так как величины пиковых токов переключени  туннельных диодов 18, 19, 20 должны удовлетвор ть условиюSince the magnitudes of the peak switching currents of the tunnel diodes 18, 19, 20 must satisfy the condition

Зг,3g

(1)(one)

R K R K

где i, - ток, протекающий через каждый резистор 4, а величина тока через резистор 25 (когда транзистор 15 закрыт) соответствуетwhere i, is the current flowing through each resistor 4, and the amount of current through resistor 25 (when transistor 15 is closed) corresponds to

;.-З/д,(2); .- S / d, (2)

при закрывании одного из входных диодов 2 переключаетс  в высоковольтное состо ние туннельный диод 19, так как к его положительному выводу течет ток, равныйwhen one of the input diodes 2 is closed, the tunnel diode 19 switches to the high-voltage state, because a current flows to its positive terminal

г. + IK,, 4г..(3)city + IK ,, 4g. (3)

Следовательно, транзистор 16 насыщаетс  и закрывает транзистор 22, в результате чего на одном выходе устройства по вл етс  «1, а на другом выходе «О. При запирании двух (входных диодов 2) переключаетс  и транзистор 17,так какConsequently, transistor 16 becomes saturated and closes transistor 22, with the result that "1" appears at one output of the device and "O" appears at the other output. When locking two (input diodes 2), the transistor 17 also switches, since

2г, + гл.з 5iK. (4)2g, + ch.z 5iK. (four)

При этом оба транзистора 21, 22 закрываютс , и на выходах устройства по вл ютс  две «единицы (высокие уровни напр жени ).In this case, both transistors 21, 22 are closed, and two "units (high voltage levels) appear at the outputs of the device.

При запирании трех диодов (входных диодов 2) переключаетс  в насыщенное состо ние транзистор 15, так как выполн етс  нервов из условий (1). Ток t25 протекает только через транзистор 15. В этом случае остальные транзисторы 16, 17 снова закрыты, так как остальные два из условий (1) не выполн ютс . Следовательно транзисторы 21, 22 насыщаютс  и на обоих выходах устройства по вл ютс  низкие уровни выходного напр жени , соответствующие комбинации «00.When three diodes are locked (input diodes 2), transistor 15 switches to a saturated state, since the nerves from conditions (1) are fulfilled. The current t25 flows only through the transistor 15. In this case, the remaining transistors 16, 17 are closed again, since the other two of conditions (1) are not fulfilled. Consequently, the transistors 21, 22 are saturated and at both outputs of the device low levels of output voltage appear, corresponding to the combination "00.

При запирапии четырех входных диодов 2 суммарный ток 4i, переключает туннельныеWhen zapirapii four input diodes 2 total current 4i, switches tunnel

диоды 18, 19 и транзисторы 15, 16, в результате чего на в з1ходах устройства по вл етс  сигнал «10. При запирании п ти входных диодов 2 точно так же переключаютс  тупнельные диоды 18-20 и транзисторы 15, 16, 17, 21, 22, в результате чего на выходах устройства по вл етс  сигнал «11. Таким образом реализуетс  таблица истинности.diodes 18, 19 and transistors 15, 16, resulting in the signal "10." When locking the five input diodes 2, the stupor diodes 18-20 and transistors 15, 16, 17, 21, 22 are switched in the same way, with the result that the signal "11." Appears on the device outputs. Thus the truth table is realized.

Предмет изобретени Subject invention

Claims (2)

1. Пороговое логическое устройство, содержащее суммирующую п тивходовую схему, выполненную на входных и промежуточных1. A threshold logic device containing a summing pilot input circuit executed on the input and intermediate диодах, аноды входных и промежуточных диодов соединены соответственно и подключены через резисторы к одному из источников питани , а катоды промежуточных диодов соединены с выходом суммирующей схемы, который нодключен через последовательную диодно-резистивную цень соответственно ко входам трех дискриминаторов, отличающеес  тем, что, с целью увеличени  быстродействи  устройства , в него введены два выходных усилител , выполненные на транзисторах Шоттки с заземленными эмиттерами, база каждого из которых присоединена соответственно к выходу первого и второго дискриминатора, а их входы соединены через диоды, включенные вdiodes, anodes of the input and intermediate diodes are connected respectively and connected through resistors to one of the power sources, and the cathodes of intermediate diodes are connected to the output of a summing circuit, which is connected through a serial diode-resistive value respectively to the inputs of three discriminators, characterized in that increase the speed of the device, it introduced two output amplifiers made on Schottky transistors with grounded emitters, the base of each of which is connected respectively to the output of the first and second discriminator, and their inputs are connected via diodes included in обратном направлепии, с выходом третьего дискриминатора, причем выходы дискриминаторов и коллекторы выходных усилителей через соответствующие резисторы соединены с другим источником питапи .reverse direction, with the output of the third discriminator, and the outputs of the discriminators and collectors of the output amplifiers are connected to a different source of power supply via corresponding resistors. 2. Устройство по п. 1, отличающеес  тем, что в нем каждый дискриминатор выполнен на транзисторе с заземленным эмиттером и туннельном диоде, включенном параллельно базово-эмиттерному переходу транзистора, база и коллектор которого соединены соответственно со входом и выходом дискриминатора.2. The device according to claim 1, wherein each discriminator in it is made on a transistor with a grounded emitter and a tunnel diode connected in parallel with the base-emitter junction of the transistor, the base and collector of which are connected respectively to the input and output of the discriminator. ГR
SU1699540A 1971-09-24 1971-09-24 THRESHOLD LOGICAL DEVICE SU399823A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1699540A SU399823A1 (en) 1971-09-24 1971-09-24 THRESHOLD LOGICAL DEVICE

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1699540A SU399823A1 (en) 1971-09-24 1971-09-24 THRESHOLD LOGICAL DEVICE

Publications (1)

Publication Number Publication Date
SU399823A1 true SU399823A1 (en) 1973-10-03

Family

ID=20488614

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1699540A SU399823A1 (en) 1971-09-24 1971-09-24 THRESHOLD LOGICAL DEVICE

Country Status (1)

Country Link
SU (1) SU399823A1 (en)

Similar Documents

Publication Publication Date Title
US3961326A (en) Solid state digital to analog converter
US3446989A (en) Multiple level logic circuitry
US3783307A (en) Analog transmission gate
US4041326A (en) High speed complementary output exclusive OR/NOR circuit
US4864166A (en) Tri-state logic level converter circuit
US3424928A (en) Clocked r-s flip-flop
US3612911A (en) Asynchronous rs sweep stage in ecl technique
SU399823A1 (en) THRESHOLD LOGICAL DEVICE
US3614472A (en) Switching device
US3430071A (en) Logic circuit
GB1193155A (en) Improvements in Control Circuits suitable for Controlling Bistable Circuits
US3184609A (en) Transistor gated switching circuit having high input impedance and low attenuation
US3648061A (en) All transistor logic employing transistors of a single-conductivity-type
US3800245A (en) Modulation circuit wherein clock signal is modulated with first and second modulation signals
US3248529A (en) Full adder
US4053794A (en) Semiconductor logic gates
US4007384A (en) Noninverting current-mode logic gate
US3459963A (en) Bistable differential circuit
US3535552A (en) Circuit arrangement for reversing the polarity of electrical wave-form samples
US3660677A (en) Interchanger 1 circuits
SU547968A1 (en) Decoder
SU756636A1 (en) Multithreshold logic element
USRE27804E (en) Transistor-transistor logic circuits having improved voltage transfer characteristics
US3459973A (en) High-speed binary counter
SU429422A1 (en) THREE INPUT SUMMATOR