SU395964A1 - DC AMP - Google Patents

DC AMP

Info

Publication number
SU395964A1
SU395964A1 SU1726716A SU1726716A SU395964A1 SU 395964 A1 SU395964 A1 SU 395964A1 SU 1726716 A SU1726716 A SU 1726716A SU 1726716 A SU1726716 A SU 1726716A SU 395964 A1 SU395964 A1 SU 395964A1
Authority
SU
USSR - Soviet Union
Prior art keywords
amplifier
switches
input
voltage
key
Prior art date
Application number
SU1726716A
Other languages
Russian (ru)
Inventor
изобретени Авторы
Original Assignee
В. Ю. Воробкевич , И. Д. Гончаренко Физико механический институт Украинской ССР
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by В. Ю. Воробкевич , И. Д. Гончаренко Физико механический институт Украинской ССР filed Critical В. Ю. Воробкевич , И. Д. Гончаренко Физико механический институт Украинской ССР
Priority to SU1726716A priority Critical patent/SU395964A1/en
Application granted granted Critical
Publication of SU395964A1 publication Critical patent/SU395964A1/en

Links

Landscapes

  • Amplifiers (AREA)

Description

1one

Изобретение относитс  к измерительной технике.This invention relates to a measurement technique.

В известном усилителе посто нного тока, охваченном цепью отрицательной обратной св зи , содержащей последовательно соединенные ключ и фильтр нижних частот с запоминаюш ,им устройством, при измерении э. д. с. источников с большим измен ющимс  внутренним сопротивлением значительно возрастает погрешность коррекции ухода нул .In a known DC amplifier covered by a negative feedback circuit containing a series-connected key and a low-pass filter with a memory, the device named by it, when measuring e. d. sources with large variable internal resistance significantly increase the error of care zero correction.

Цель изобретени  - снижение дрейфа нул  при непрерывной работе усилител .The purpose of the invention is to reduce the zero drift during continuous operation of the amplifier.

Это достигаетс  тем, что усилитель снабжен двум  коммутаторами, синхронно инвертирующими входной и выходной сигнал, а цепь обратной св зи включена последовательно между усилителем и входным коммутатором.This is achieved in that the amplifier is equipped with two switches that synchronously invert the input and output signals, and the feedback circuit is connected in series between the amplifier and the input switch.

На чертеже представлена блок-схема предлагаемого усилител .The drawing shows the block diagram of the proposed amplifier.

Прин ты следующие обозначени : источник / сигнала с большим и измен ющимс  внутренним сопротивлением Ri; ключ 2 коммутаторы 3, 4, синхронно инвертируюшие входной и выходной сигналы; усилитель 5 посто нного тока; блок 6 управлени  ключами; запоминающее устройство (ЗУ) 7; фильтр 8 нижних частот , образованный резистором 9 и конденсатором 10; сглаживающий конденсатор //.The following notation is taken: source / signal with large and variable internal resistance Ri; key 2 switches 3, 4, synchronously inverting input and output signals; DC amplifier 5; key management unit 6; storage device (memory) 7; low pass filter 8, formed by resistor 9 and capacitor 10; smoothing capacitor //.

Устройство работает следующим образом.The device works as follows.

Пусть вначале выход ЗУ 7 закорочен (зажимы виг соединены перемычкой). Анализ показывает, что нри этом, в случае положени  коммутаторов L и 4 в положении а, напр жение на выходе фильтра 8 не зависит отLet the memory output 7 first be short-circuited (the wig clamps are connected with a jumper). The analysis shows that, in the case of the position of the switches L and 4 in position a, the voltage at the output of the filter 8 does not depend on

напр жени  сигнала, а только от величин наразитных напр жени  U и тока /. В случае подачи этого напр жени  или его части на вход усилител  5 (убираем неремычку между зажимами виг) ив результате действи  отркцательной обратно св зи получим значительное уменьшение напр жени  (в 1/J3 раз, где р - коэффициент обратной св зи), соответству ощего дрейфу нул . Одновременно, благодар  работе коммутатора 4 синхронно с коммутатором 3 и благодар  способности усилител  5 усиливать одинаково как отрицательные, так и положительные , на выходе устройства получим усиленное напр жение, пропорциональноеthe voltage of the signal, but only on the values of the critical voltage U and current /. In the case of applying this voltage or its part to the input of amplifier 5 (we remove the non-latching between the wig clamps) and as a result of the feedback feedback, we obtain a significant reduction in voltage (1 / J3 times where p is the feedback ratio) drift zero. At the same time, thanks to the operation of the switch 4 synchronously with the switch 3 and due to the ability of the amplifier 5 to amplify equally both negative and positive, at the output of the device we obtain an amplified voltage proportional to

входному сигналу. Емкость конденсатора // требуетс  дл  сглаживани  пульсаци, возника ощих при работе коммутаторов.input signal. The capacitance of the // capacitor is required to smooth out the ripple arising from the operation of the switches.

Устройство работает в следующем временном режиме.The device operates in the following timed mode.

При нормальной работе устройства оммутаторы 3 и 4 наход тс  в любом положе и: а или б; 2 - разомкнут. Через определенный промежуток време П1, определ емый скорость О ухода нул  (приблизительно через 5-During normal operation of the device, the commutators 3 and 4 are in any position: a or b; 2 - open. After a certain period of time P1, the determined speed O of care zero (approximately after 5

10 мин), блок 6 управле и  ключами на некоторое врем  (5-10 сек) замыкает ключ 2 и одновременно переключает коммутаторы 3 и 4 с определенной частотой (10-20 гц) таким образом, чтобы врем  нахождени  ключей в положении а и б было одинаковым. При этом происходит коррекци  дрейфа нул , но не прерываетс  работа усилител .10 min), the control unit 6 and the keys for some time (5-10 seconds) closes the key 2 and simultaneously switches the switches 3 and 4 with a certain frequency (10-20 Hz) so that the time the keys are in position a and b the same. A zero drift correction occurs, but the amplifier is not interrupted.

Предмет изобретени Subject invention

Усилитель посто нного тока, охваченный цепью отрицательной обратной св зи, содер395964A DC amplifier, covered by a negative feedback circuit, contains 3995964

жащей последовательно соединенные ключ и фильтр нижних частот с запоминаюш,им устройством , отличающийс  тем, что, с целью снижени  дрейфа нул  при непрерывной работе усилител , он снабжен двум  коммутаторами , синхронно инвертирующими входной и выходной сигнал соответственно, а цень обратной св зи включена нослзд,овательно между усилителем посто нного тока и входным коммутатором .A key and a low-pass filter stored in series with a memory device with it, characterized in that, in order to reduce the zero drift during continuous operation of the amplifier, it is equipped with two switches synchronously inverting the input and output signals, respectively, and the feedback value is included between the DC amplifier and the input switch.

КПЗч т I ч° KPZhch t I h °

SU1726716A 1971-12-20 1971-12-20 DC AMP SU395964A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1726716A SU395964A1 (en) 1971-12-20 1971-12-20 DC AMP

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1726716A SU395964A1 (en) 1971-12-20 1971-12-20 DC AMP

Publications (1)

Publication Number Publication Date
SU395964A1 true SU395964A1 (en) 1973-08-28

Family

ID=20496748

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1726716A SU395964A1 (en) 1971-12-20 1971-12-20 DC AMP

Country Status (1)

Country Link
SU (1) SU395964A1 (en)

Similar Documents

Publication Publication Date Title
SU395964A1 (en) DC AMP
SU395848A1 (en) Device for dividing two voltages
SU664292A1 (en) Logarithmic a-d converter
SU552694A1 (en) Analog signal converter to time interval
SU361462A1 (en) 8SOYU
SU482815A1 (en) Analog storage device
SU459847A1 (en) Threshold device
SU488340A1 (en) Device for monitoring the balanced state of the analog-digital converter
SU514298A1 (en) Element of the computing environment
SU467797A1 (en) Welding current measurement method
SU970474A1 (en) Analog memory device
SU533935A1 (en) Multiplier
SU924598A1 (en) Voltmeter
SU391485A1 (en) DEVICE FOR MEASURING RESISTANCE OF RESISTORS
SU428397A1 (en) THE DEVICE OF MULTIPLICATION ANALOG SIGNAL ON THE DISCRETE SIGNAL
SU488222A1 (en) Integrator
SU387517A1 (en) LOGARIFM TRANSFER RELATING AMNLITUDE PAIR PULSED DURING A TIME INTERVAL
SU1170421A1 (en) Voltage comparator
SU418953A1 (en)
SU376783A1 (en) DEVICE FOR DETERMINING THE AVERAGE VALUE OF STATIONARY RANDOM PROCESSES
SU480020A1 (en) Voltage clamp
SU720726A1 (en) Translator
SU479043A1 (en) Electrical potential measuring transducer
SU434559A1 (en) SYNCHRONOUS DEMODULATOR
SU603947A2 (en) Null-detector