SU381162A1 - УСТРОЙСТВО дл РАЗДЕЛЕНИЯ ИМПУЛЬСОВ - Google Patents

УСТРОЙСТВО дл РАЗДЕЛЕНИЯ ИМПУЛЬСОВ

Info

Publication number
SU381162A1
SU381162A1 SU1632843A SU1632843A SU381162A1 SU 381162 A1 SU381162 A1 SU 381162A1 SU 1632843 A SU1632843 A SU 1632843A SU 1632843 A SU1632843 A SU 1632843A SU 381162 A1 SU381162 A1 SU 381162A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulses
input
output
phase inverter
outputs
Prior art date
Application number
SU1632843A
Other languages
English (en)
Inventor
изобретени Автор
Original Assignee
Н. А. Грудина Севастопольский приборостроительный институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Н. А. Грудина Севастопольский приборостроительный институт filed Critical Н. А. Грудина Севастопольский приборостроительный институт
Priority to SU1632843A priority Critical patent/SU381162A1/ru
Application granted granted Critical
Publication of SU381162A1 publication Critical patent/SU381162A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

1
Изобретение относитс  к радиотехнике и может быть использовано в измерительной и приемной аппаратуре.
Известное устройство дл  разделени  импульсов , содержащее устройство задержки, два последовательно включенных переключаюш ,их устройства и схему совпадени , не раздел ет импульсы по форме вершины.
Цель изобретени  - разделение импульсов по форме вершины.
Дл  этого в устройство дополнительно введены фазоинвертор, сумматор и распределитель импульсов. При этом между устройством задержки и переключающими устройствами включен фазоинвертор, выходы которого подключены ко входам переключающих устройств , выходы переключающих устройств соединены со входами сумматора, выход которого соединен с управл ющим входом распределител  импульсов, соединенным с выходом устройства задержки.
На фиг. 1 представлена блок-схема предлагаемого устройства; на фиг. 2 - временные диаграммы (а - импульсы на входе 7,6 - импульсы на выходе устройства 1, в - импульсы на выходе фазоинвертора, г, д - импульсы на выходах устройств 3 и 4, е - импульсы на выходе сумматора 5, ж, и - импульсы на выходах распределител  6).
Блок-схема включает устройство задержки 1, фазоинвертор 2, переключающие устройства 3 и 4, суммирующее устройство 5 и распределитель 6, вход 7 устройства, выходы 8 и 9. Входные импульсы, подаваемые на вход 7, проход т через устройство / задержки, фазоинвертор 2, затем подаютс  на управл ющий вход переключающего устройства 3 и управл емый вход переключающего устройства 4, а непосредственно со входа 7 - на управл емый вход переключающего устройства 3.
На выходе устройства 3 формируетс  импульс с амплитудой, пропорциональной амплитуде входного импульса. Устройства 3 к 4 соединены последовательно так, что выходные импульсы устройства 3 управл ют работой устройства 4. При этом формируютс  из каждого входного импульса два импульса с амплитудами, пропорциональными соответственно двум част м входного импульса. Сформированные таким образом импульсы подаютс  на входы сумматора 5, на выходе которого формируютс  импульсы, пол рность которых однозначно св зана с формой входных импульсов. Этими импульсами управл етс  распределитель 6, на выходах которого 8
и 9 формируютс  импульсы.
Предмет изобретени 
Устройство дл  разделени  импульсов, содержащее устройство задержки, два последовательно соединенных переключающих устройства и схему совпадени , отличающеес  тем, что, с целью разделени  импульсов по форме верщины, в него дополнительно введены фазоинвертор, сумматор и распределитель импульсов, при этом фазоинвертор вклнэчен между устройством задержки и переключающими устройствами, выходы фазоинвертора подключены ко входам переключающих устройств, а выходы последних соединены со входами сумматора, выход которого соединен с управл ющим входом распределител  импульсов , соединенным с выходом устройства задержки.
П п п п
тг
и
п1 г-|irljriZ
- i
Юл
-,
SU1632843A 1971-03-17 1971-03-17 УСТРОЙСТВО дл РАЗДЕЛЕНИЯ ИМПУЛЬСОВ SU381162A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1632843A SU381162A1 (ru) 1971-03-17 1971-03-17 УСТРОЙСТВО дл РАЗДЕЛЕНИЯ ИМПУЛЬСОВ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1632843A SU381162A1 (ru) 1971-03-17 1971-03-17 УСТРОЙСТВО дл РАЗДЕЛЕНИЯ ИМПУЛЬСОВ

Publications (1)

Publication Number Publication Date
SU381162A1 true SU381162A1 (ru) 1973-05-15

Family

ID=20468641

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1632843A SU381162A1 (ru) 1971-03-17 1971-03-17 УСТРОЙСТВО дл РАЗДЕЛЕНИЯ ИМПУЛЬСОВ

Country Status (1)

Country Link
SU (1) SU381162A1 (ru)

Similar Documents

Publication Publication Date Title
US3515997A (en) Circuit serving for detecting the synchronism between two frequencies
US2566085A (en) Electronic interval timing method and system
GB1028878A (en) Static frequency converter
US3187262A (en) Detector of phase differences between currents of different frequencies
SU381162A1 (ru) УСТРОЙСТВО дл РАЗДЕЛЕНИЯ ИМПУЛЬСОВ
GB1101517A (en) An independently controlled inverter
GB966766A (en) An arrangement for providing a measure of the magnet wheel angle of a synchronous generator
GB1246980A (en) Generator frequency matcher apparatus using direct sampling
US3217260A (en) Odd harmonic generator for producing short alternately positive and negative equally spaced pulses
SU428522A1 (ru) Фазовый детектор
SU422092A1 (ru) Селектор импульсов
SU447705A1 (ru) Пневматическое устройство дл селектировани сигналов
SU382105A1 (ru) Многоканальный функциональный преобразователь
GB1083441A (en) Method and device for pulse shape discrimination
SU455450A1 (ru) Фазонулевой детектор
SU558418A1 (ru) Устройство апертурной коррекции
SU782127A1 (ru) Одноканальное устройство дл управлени выпр мителем
SU506944A1 (ru) Электронный коммутатор
SU444157A1 (ru) Амплитудно-дифференциальный нульорган
SU373835A1 (ru) ФАЗОВЫЙ ФИЛЬТР:.к;г..СоЮОНАЯ |!'^й[;:;К10-'П.лЬ-'';:::ЯД| Р^'"*БЛИО'^Т'чА
SU1660144A1 (ru) Генератор последовательности случайных временных интервалов
SU646434A1 (ru) Устройство дл дискретного сдвига фаз импульсов
SU566301A2 (ru) Частотно-фазовый компаратор
SU374727A1 (ru) Устройство раздельного управления вентильным преобразователем частоты
SU543193A1 (ru) Устройство формировани частотноманипулированных сигналов