SU381152A1 - - Google Patents

Info

Publication number
SU381152A1
SU381152A1 SU1689883A SU1689883A SU381152A1 SU 381152 A1 SU381152 A1 SU 381152A1 SU 1689883 A SU1689883 A SU 1689883A SU 1689883 A SU1689883 A SU 1689883A SU 381152 A1 SU381152 A1 SU 381152A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
circuit
amplifier
output
dynamic load
Prior art date
Application number
SU1689883A
Other languages
Russian (ru)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1689883A priority Critical patent/SU381152A1/ru
Application granted granted Critical
Publication of SU381152A1 publication Critical patent/SU381152A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Description

Изобретение относитс  к радиотехнике. Устройство может быть использовано в качестве усилител  низкой частоты в радиоприемной и радиопередающей аппаратуре, в качестве измерительного усилител  в приборах высокого класса точности. Известны усилители, содержащие входной каскад с динамической нагрузкой и выходной каскад, .полевой транзистор которого включен по схеме с общим стоком. Цель изобретени  - увеличение коэффициента усилени  по напр жению. Достигаетс  она тем, что между выходом предлагаемого усилител  и эмиттером транзистора динамической нагрузки включена последовательна  / С-цепь. Схема устройства изображена на чертеже. Входной каскад усилител  выполнен на двух последовательно включенных транзисторах различных типов проводимости с объедлненными коллекторами. Транзистор / работает в режиме усилени , транзистор 2 играет роль динамической нагрузки. Дл  снижени  выходного сопротивлени  к коллекторам транзисторов подключен затвор полевого транзистора 3 выходного каскада, через который одновременно стабилизируетс  режим по посто нному току. Режим можно стабилизировать любым другим известным способом. В выходном каскаде может быть применен бипол рный или составной бипол рный транзистор. Переменный сигнал подаетс  на вход транзистора / и усиленный снимаетс  с истоковой нагрузки транзистора 3. Одновременно часть выходного сигнала через ограничивающий резистор 4 подаетс  в цепь эмиттера транзистора 2, и он дополнительно усиливает сигнал, причем транзистор 2 в таком случае включен по схеме с общей базой и фазу сигнала не измен ет . Таким образом, в общей точке сигналы складываютс , и общий коэффициент усилени  равен произведению коэффициентов усилени  обоих последовательно включенных транзисторов. А так как схема позвол ет получить предельный коэффициент усилени  от каждого транзистора, то общий коэффициент усилени  равен квадрату предельного его значени . Предмет изобретени  Усилитель, содержащий последовательно соединенный входной каскад с динамической нагрузкой на транзисторах разных типов проводимости и выходной каскад, выполненный, например, на полевом транзисторе по схеме с общим стоком, отличающийс  тем, что, с целью увеличени  коэффициента усилени  по напр жению, между выходом усилител  и эмиттером транзистора динамической нагрузки включена последовательна  .С-цепь.The invention relates to radio engineering. The device can be used as a low-frequency amplifier in radio receiving and radio transmitting equipment, as a measuring amplifier in high-precision devices. Amplifiers are known that contain an input stage with dynamic load and an output stage, whose field-effect transistor is connected according to a circuit with a common drain. The purpose of the invention is to increase the gain of the voltage. It is achieved by the fact that a sequential / C-circuit is connected between the output of the proposed amplifier and the emitter of the dynamic load transistor. Diagram of the device shown in the drawing. The input stage of the amplifier is made on two series-connected transistors of various types of conductivity with integrated collectors. The transistor / operates in the amplification mode, the transistor 2 plays the role of a dynamic load. To reduce the output impedance, a gate of the field-effect transistor 3 of the output stage is connected to the collectors of the transistors, through which the DC mode is simultaneously stabilized. The mode can be stabilized by any other known method. A bipolar or composite bipolar transistor can be applied in the output stage. The variable signal is fed to the input of the transistor / and the amplified is removed from the source load of transistor 3. At the same time, part of the output signal through the limiting resistor 4 is fed to the emitter circuit of transistor 2, and it additionally amplifies the signal, and the transistor 2 is then switched on according to a common base circuit and signal phase does not change. Thus, at a common point, the signals are added, and the total gain is equal to the product of the gains of both series-connected transistors. And since the circuit allows to obtain the limiting gain factor from each transistor, the total gain factor is equal to the square of its limiting value. Subject of the Invention An amplifier comprising a series-connected input stage with dynamic load on transistors of different types of conductivity and an output stage, made, for example, on a field-effect transistor according to a circuit with a common drain, characterized in that in order to increase the voltage gain between the output The amplifier and the emitter of the dynamic load transistor are connected in series. The C-circuit.

SU1689883A 1971-08-02 1971-08-02 SU381152A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1689883A SU381152A1 (en) 1971-08-02 1971-08-02

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1689883A SU381152A1 (en) 1971-08-02 1971-08-02

Publications (1)

Publication Number Publication Date
SU381152A1 true SU381152A1 (en) 1973-05-15

Family

ID=20485622

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1689883A SU381152A1 (en) 1971-08-02 1971-08-02

Country Status (1)

Country Link
SU (1) SU381152A1 (en)

Similar Documents

Publication Publication Date Title
NL7309767A (en) AMPLIFIER CIRCUIT.
GB1322516A (en) Signal translating stage
ES402652A1 (en) Amplifier circuit
GB1292692A (en) Linear amplifier circuit
GB1437913A (en)
GB1414866A (en) Logarithmic amplifying system
ES418979A1 (en) Switching circuit
SU381152A1 (en)
GB1350352A (en) Differential amplifiers
GB1266005A (en)
GB1013452A (en) Transistor amplifier of variable gain
GB1487762A (en) Automatic volume control system
SU372645A1 (en) §O? SOYFpyiHp.
SU414707A1 (en)
GB1055411A (en) High input impedance direct-coupled transistor amplifier
JPS5547714A (en) Variable gain amplifying circuit
SU497710A1 (en) Push-pull field-effect transistor amplifier
SU363179A1 (en) INFRANIZED FREQUENCY AMPLIFIER
SU425309A1 (en) TRANSISTOR AMPLIFIER WITH ADJUSTABLE AMPLIFIED
SU748800A1 (en) Differential amplifier
SU383199A1 (en) TRANSISTOR CASCADE AMPLIFIER
FR2258049A1 (en) Transistorised differential amplifier - has two transistors to whose bases input signals are applied
SU416821A1 (en)
SU375757A1 (en) VOLTAGE REPEATER
SU731555A1 (en) Amplifier based on cascode-connected field effect transistors