SU373842A1 - Устройство автоматической регулировки усиления приемника - Google Patents

Устройство автоматической регулировки усиления приемника

Info

Publication number
SU373842A1
SU373842A1 SU1654211A SU1654211A SU373842A1 SU 373842 A1 SU373842 A1 SU 373842A1 SU 1654211 A SU1654211 A SU 1654211A SU 1654211 A SU1654211 A SU 1654211A SU 373842 A1 SU373842 A1 SU 373842A1
Authority
SU
USSR - Soviet Union
Prior art keywords
receiver
automatic adjustment
output
adder
adjustment gain
Prior art date
Application number
SU1654211A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1654211A priority Critical patent/SU373842A1/ru
Application granted granted Critical
Publication of SU373842A1 publication Critical patent/SU373842A1/ru

Links

Landscapes

  • Control Of Amplification And Gain Control (AREA)

Description

1
Изобретение относитс  к области радиотехники .
Известны устройства автоматической регулировки усилени  приемника.
Однако известные устройства не обеспечивают оптимального режима регулировани  за счет инерционности как отдельных элементов, так и всего устройства в целом, особенно при мгновенных флуктуаци х амплитуды .полезного сигнала.
С целью максимального сохранени  передаваемой информации путем прогнозировани  возможных случайных изменений амплитуды принимаемого сигнала в предлагаемом устройстве между входом регулируемого усилител  и выходом умножител , включены последовательно соединенные сумматор и лини  задержки , выход которой подключен также ко второму входу сумматора, а ко второму входу умножител  подключен аппроксиматор характеристики регулировани , состо щий из диодных матриц и усилителей, входы которого подсоединены к выходу сумматора.
На чертеже дана функциональна  схема предлагаемого устройства автоматической регулировки усилени  радиоприемника.
Предлагаемое устройство содержит блок 1 оценки сигнала по максимуму функции правдоподоби , регулируемый усилитель 2, схему сравнени  3 с источником посто нного напр жени , котора  включена в цепь обратной св зи регулируемого усилител  2, умножитель 4, сумматор 5, линию задержки 6 и аппроксиматор 7 характеристики регулировани , состо щий из диодных матриц 8 и усилителей 9.
Работа предлагаемого устройства может быть представлена на основе использоваин  общего уравнени  систем автоматического регулировани 
,..,-(/;-,).
Коэффициент усилени  регулируемого усилител  2 задаетс  и управл етс  в проце:се работы напр5.жением , сформированным
на основе статистического анализа объема информации , поступивщей в предыдущие таьты
приемника.
При этом на выходе сумматора 5 в текущий момент времени уже сформировано напр ;--;енне управлени  на следующий такт работы и, в то врем  как сигнал |j, на регулируемый усилитель 2 еще не поступил, т. е. происходит прогнозируемое управление ка зна leние уровн  сигнала в будущий момент времени . С выхода регулируемого усилител  2 сигнал поступает на схему сравнени  3, где срлвниваетс  с расчетным уровнем сигнала-, а с
2i
выхода схемы сравнени  3 сигнал рассогласовани  поступает на умножитель 4, который совместно с ашпроксиматором 7 выдает спрогнозированную «добавку к управл ющему напр жению .
Спрогнозированное напр жение управлени  t/ , сформированное на основе анализа напр жени  управлени  „i в текущий момент времени и спрогнозированной «добавки, через линию задержки 6 поступает в следующий момент времени на управл емый вход усилител  и устанавливает оптимальное значение коэффициента усилени  дл  очередного возможного значени  уровн  сигнала.
Предмет изобретени 
Устройство автоматической регулировки усилени  приемника, содержащее блок оценки сигнала по максимуму функции правдонодоби , регулируемый усилитель и цепь обратной св зи усилител , выполненную в виде последовательного соединени  схемы сравнени  с источником посто нного напр жени , и умножитель, отличающеес  тем, что, с целью максимального сохранени  передаваемой информации путем прогнозировани  возможных случайных изменений амплитуды принимаемого сигнала, между выходом умножител  и входом регулируемого усилител  включены последовательно соединенные сумматор и лини  задержки, выход которой подключен также ко второму входу сумматора, а ко второму входу умножител  подключен аппроксиматор характеристики регулировани , состо щий из диодных матриц и усилителей, входы которого подсоединены к выходу сумматора.
SU1654211A 1971-05-03 1971-05-03 Устройство автоматической регулировки усиления приемника SU373842A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1654211A SU373842A1 (ru) 1971-05-03 1971-05-03 Устройство автоматической регулировки усиления приемника

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1654211A SU373842A1 (ru) 1971-05-03 1971-05-03 Устройство автоматической регулировки усиления приемника

Publications (1)

Publication Number Publication Date
SU373842A1 true SU373842A1 (ru) 1973-03-12

Family

ID=20474523

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1654211A SU373842A1 (ru) 1971-05-03 1971-05-03 Устройство автоматической регулировки усиления приемника

Country Status (1)

Country Link
SU (1) SU373842A1 (ru)

Similar Documents

Publication Publication Date Title
US4479052A (en) Avalanche photo-diode bias circuit
US2430139A (en) Pulse number modulation system
US2584882A (en) Integrating circuits
US2692334A (en) Electrical circuit arrangement for effecting integration and applications thereof
SU373842A1 (ru) Устройство автоматической регулировки усиления приемника
US2579473A (en) Arrangement for selecting electric pulses of given width
GB1273190A (en) Control of the amplification of a controller which controls a plant
US2419546A (en) Delay circuit
US2557950A (en) Pulse spacing modulated communication system
US3223936A (en) Transistor limited amplifier circuit
US3264573A (en) Transiently regenerative amplifiers with response controlling means
US2429844A (en) Pulse delay circuits
US2891154A (en) Pulse demodulator
US4198612A (en) Image analysis nonlinear adaptive filter for improving signal-to-noise ratio
US2574837A (en) Alternating-current motor control apparatus
US3056928A (en) Electronic circuit
US2283404A (en) Gain controlled telegraph receiver
US2260963A (en) Selecting circuit
US2653285A (en) Electrical comparator circuit
US1711663A (en) System utilizing radiant-energy sensitive device
US2940052A (en) Frequency control and synchronizing circuit
US2274841A (en) Photo radio system
SU985935A1 (ru) Устройство дл автоматической регулировки усилени импульсных сигналов
US2815456A (en) Synchronizing signal generator
SU481117A2 (ru) Широтно-импульсный усилитель мощности низкой частоты