SU362460A1 - ВСЕСОЮЗНА л i - Google Patents

ВСЕСОЮЗНА л i

Info

Publication number
SU362460A1
SU362460A1 SU1663527A SU1663527A SU362460A1 SU 362460 A1 SU362460 A1 SU 362460A1 SU 1663527 A SU1663527 A SU 1663527A SU 1663527 A SU1663527 A SU 1663527A SU 362460 A1 SU362460 A1 SU 362460A1
Authority
SU
USSR - Soviet Union
Prior art keywords
grid
resistors
trigger
output
control
Prior art date
Application number
SU1663527A
Other languages
English (en)
Inventor
изобретени Авторы
Original Assignee
Г. П. Шлыков, В. М. Кастеров , В. М. ндин Пензенский политехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Г. П. Шлыков, В. М. Кастеров , В. М. ндин Пензенский политехнический институт filed Critical Г. П. Шлыков, В. М. Кастеров , В. М. ндин Пензенский политехнический институт
Priority to SU1663527A priority Critical patent/SU362460A1/ru
Application granted granted Critical
Publication of SU362460A1 publication Critical patent/SU362460A1/ru

Links

Landscapes

  • Measurement Of Current Or Voltage (AREA)

Description

Изобретение относитс  к области электроприборостроени .
Известно устройство контрол  декодирующих сеток, содерл ащее генератор и.мпульсов, св занный со счетчиком на триггерах, ключи, источник опорного напр жени , осциллограф и сетку на резисторах.
Однако известное устройство обладает малой надежностью.
С целью повышени  надежности в предлагаемом устройстве резистор младшего разр да сетки соединен с выходом ключа, вход которого подключен к единичному выходу первого триггера, резисторы последующих разр дов сетки до контролируемого разр да соединены с выходом ключа, вход которого подключен к нулевому выходу второго триггера, резистор контролируе.мого разр да соединен с выходом ключа, вход которого подключен к единичному выходу второго триггера, а все последующие резисторы соединены с общей шиной.
На чертеже показана схема предлагаемого устройства контрол  декодирующих сеток.
Устройство содержит генератор импульсов 1, первый триггер 2, второй триггер 3, ключи 4, 5 и 6, источник 7 опорного напр жени , осциллограф 8, первую группу резисторов 9о- -9п и вторую группу резисторов lOi-lOn-i.
Рассмотрим работу устройства только при
контроле одного t-ro разр да сетки, так как контроль любого другого разр да производитс  точно также, только к «земле и выходам ключей при помощи простейших галетных переключателей подключаютс  соответственно другие резисторы.
Устройство работает таким образом, что из всей характеристики декодирующей сетки вырезаетс  участок из трех ступеней (четыре уровн ). Начало участка соотвестсвует числу 2-2, а конец-числу 2+1. Процесс счета до четырех повтор етс  до перехода к контролю следующего разр да.
В предлагаемом устройстве резисторы контролируемой сетки подключаютс  к различным полюсам источника 7 опорного напр жени  при контроле i-ro разр да (); минус, «земл ).
20
На выходе контролируемой сетки .по вл етс  Периодический сигнал, представл ющий собой три ступени (четыре уровн ). Вели сетка точна , т. е. резисторы сетки не имеют отклонени  от номинального значени , то все три ступени, наблюдаемые на экране осциллографа , одинаковые, а если имеютс  отклонени , то ступени деформируютс . Контроль осуществл етс  путем сравнени  второй ступени с первой илн третьей. Последние ступени одинаковы и соответствуют дискретности контролируемой сетки при данном значении напр жени  опорного источника.
Предлагаемое устройство контрол  декодирующих сеток контролирует абсолютную величину коэффициента делени  с высокой точностью . При контроле двои-ной дес тиразр дной сетки (напр жение опорного источника равно Е 10 б) находим величину дискретности . Е 10В ,„
AV SEE 10 Мв,
1024 где .
Размеры экрана и чувствительность современных электроннолучевых осциллографов позвол ют просмотреть все три ступени и обнарулсить отклонение в 1/2 дискретности сетки , что составл ет 5 же. Относительна  погрешность в этом случае равна 0,0005. Контроль производитс  начипа  с младшего разр да с той целью, чтобы в дальнейшем учитывать погрешности предыдущих разр дов при определении погрещности контролируемого разр да (с учетом знака).
Предмет изобретени 
Устройство коптрол  декодирующих сеток, содержащее генератор импульсов, св занный со счетчиком на триггерах, ключи, источник опорного напр жени , осциллограф, сетку на резисторах, отличающеес  тем, что, с целью повышени  надежности устройства, резистор младшего разр да сетки соединен с выходом ключа, вход которого подключен к единичному выходу первого триггера, резисторы последующих разр дов сетки до коптролируемого разр да соединены с выходом ключа, вход которого подключен к нулевому выходу второго триггера, резистор контролируемого разр да соединен с выходом ключа, -вход которого подключен к единичному выходу второго триггера , а все последующие резисторы соединены с общей шиной.
SU1663527A 1971-06-01 1971-06-01 ВСЕСОЮЗНА л i SU362460A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1663527A SU362460A1 (ru) 1971-06-01 1971-06-01 ВСЕСОЮЗНА л i

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1663527A SU362460A1 (ru) 1971-06-01 1971-06-01 ВСЕСОЮЗНА л i

Publications (1)

Publication Number Publication Date
SU362460A1 true SU362460A1 (ru) 1972-12-13

Family

ID=20477320

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1663527A SU362460A1 (ru) 1971-06-01 1971-06-01 ВСЕСОЮЗНА л i

Country Status (1)

Country Link
SU (1) SU362460A1 (ru)

Similar Documents

Publication Publication Date Title
US2589465A (en) Monitoring system
US3122729A (en) Logical circuit
US4190823A (en) Interface unit for use between analog sensors and a microprocessor
US2811713A (en) Signal processing circuit
US3581196A (en) Digital capacitance meter by measuring capacitor discharge time
US2733430A (en) steele
US4163193A (en) Battery voltage detecting apparatus for an electronic timepiece
SU362460A1 (ru) ВСЕСОЮЗНА л i
US3496562A (en) Range-limited conversion between digital and analog signals
US4035720A (en) Ion gauge system
US3683369A (en) Analog to digital converter
US2562913A (en) Low-frequency pulse rate indicator
US2662983A (en) Single tube binary counter
US3080501A (en) Pulse counting and display device
US3134015A (en) High speed decade counters
US3644751A (en) Digital capacitance meter
US4277747A (en) Wide range digital meter
US3737818A (en) Matrix tuning system
SU430366A1 (ru) Датчик случайных чисел
SU407349A1 (ru) Вероятностный распределитель импульсов
US3328564A (en) Frequency measurement system with counting and storage
SU725238A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
US2835445A (en) Reversible counters
SU710024A1 (ru) Устройство дл контрол напр жени
SU966660A1 (ru) Устройство дл измерени длительности коротких импульсов