SU328459A1 - Unlimited - Google Patents

Unlimited

Info

Publication number
SU328459A1
SU328459A1 SU1295541A SU1295541A SU328459A1 SU 328459 A1 SU328459 A1 SU 328459A1 SU 1295541 A SU1295541 A SU 1295541A SU 1295541 A SU1295541 A SU 1295541A SU 328459 A1 SU328459 A1 SU 328459A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
register
input
circuit
binary
Prior art date
Application number
SU1295541A
Other languages
Russian (ru)
Publication of SU328459A1 publication Critical patent/SU328459A1/en

Links

Description

Изобретение относитс  к устройствам, используемым в системах передачи дискретной информации дл  коррекции ошибок, возникающих в каналах св зи.The invention relates to devices used in discrete information transmission systems for correcting errors occurring in communication channels.

Одним из распространенных способов повышени  достоверности передачи информацнн  вл етс  трехкратное повторение л-значной комбинации с иозначным (поэлементным) выбором при приеме двух из трех (мажоритарное декодирование).One of the common ways to increase the reliability of information transfer is threefold repetition of an--digit combination with an i-valued (element-wise) choice when receiving two of the three (majority decoding).

Известные устройства дл  мажоритарного декодировани  при трехкратном повторении сообщений содержат, кроме управл ющих логических элементов, не менее двух д- чеечных регистров сдвига.The known devices for majority decoding with a threefold repetition of messages contain, in addition to control logic elements, at least two well-known shift registers.

Предложенное устройство отличаетс  от известных тем, что содержит троичный регистр и переключающий элемент, один вход которого соединен с входом устройства, другой вход - с выходом схемы сравнени , а третий - с выходом управл емого вентил . Выход переключающего элемента св зан с входом троичного регистра, а выход троичного регистра - с вторыми входами схемы сравнени  и управл емого вентил . Это позвол ет упростить устройство.The proposed device differs from the known ones in that it contains a ternary register and a switching element, one input of which is connected to the input of the device, another input - with the output of the comparison circuit, and the third - with the output of the controlled valve. The output of the switching element is connected to the input of the ternary register, and the output of the ternary register is connected with the second inputs of the comparison circuit and the controlled valve. This simplifies the device.

Двоична  последовательность бинарных сигналов подаетс  на один вход переключающего элемента. / (переключатель), на схему 2 поразр дного сравнени  и управл емый вентнль 3. Выходы схемы 2 и управл емого вентил  3 подключены к двум другим входам исреключаюнхего элемента, выход которого соединен с входом регнстра 4 сдвига. Регистр 4 состоит из п.  чеек, кажда  из которых можетA binary sequence of binary signals is applied to one input of a switching element. / (switch), to parallel comparison circuit 2 and controlled vent 3. The outputs of circuit 2 and controlled valve 3 are connected to two other inputs and a switching element whose output is connected to the input of regnstra 4 shift. Register 4 consists of p. Cells, each of which can

принимать одно из трех состо ний «О, «1 или «2. Сигналы с выхода регистра поданы на вторые входы схемы 2 и управл емого вентил  3.take one of the three states “O,” 1, or “2. The signals from the register output are fed to the second inputs of circuit 2 and controlled valve 3.

При передаче первых п двоичных зпаковWhen transferring the first n binary zpak

(первое повторение) нереключатель подключает вход регистра к выходу приемника бинарных сигналов (на схеме не указан). После иервого повторени  в регистре записываетс  прин та  последовательность двоичиых символов «О и «1.(first repetition) the non-switch connects the register input to the output of the receiver of binary signals (not shown in the diagram). After the initial repetition in the register, the received sequence of binary symbols "O and" 1 is written.

При втором повторенпи /г.-значной комбинации переключатель обеспечивает подключение входа регистра к выходу схемы 2 сравнени . С входа схемы 2 выдаетс  последовательностьIn the second repetition of the / digit combination, the switch provides a connection of the register input to the output of the comparison circuit 2. A sequence is output from the input of circuit 2

троичных символов, образованных следующим образом. Когда принимаемые п считываемые с регистра одноименные двоичные знаки совпадают , то с выхода схемы 2 подаетс  соответствующий двоичный знак «О или «1. Еспадают , то схема выдает третий символ «2. К началу третьего повторени  сообщени  в регистре записываетс  п-зиачиа  комбинаци  троичных символов «О, «1 и «2.ternary characters formed as follows. When the received binary characters read from the register coincide, then the corresponding binary character "O or" 1 is output from the output of circuit 2. Escape, then the scheme gives the third character "2. By the beginning of the third repetition of the message in the register, the p-ziachia combination of ternary characters "O," 1 and "2.

При третьем повторении  -значной комбинации переключатель подключает вход регистра к выходу управл емого вентил  3, который обеспечивает переписывание с выхода на вход регистра двоичных знаков «О и «1, а при списывании с регистра символа «2 - запись в регистр двоичного знака, выдаваемого приемником.During the third repetition of the digit combination, the switch connects the register input to the output of the controlled valve 3, which provides a rewriting of the binary characters “O and” 1 from the output to the input, and when the character “2” is being written off the register, the binary sign issued by the receiver .

Таким образом, после третьего повторепи  сообщени  в регистр 4 записываетс  га-зиачна  комбииаци  двоичиых символов ио правилу выбора двух из трех.Thus, after the third repetition of the message, register 4 is written in the form of a binary combination of binary characters and the rule for choosing two of the three.

Предлагаемое устройство может быть реализовано ио логической схеме, приведенной на фиг. 2.The proposed device can be implemented according to the logical scheme shown in FIG. 2

В таком устройстве троичный регистр имеет два входа и два выхода. По одному входу и одному выходу осуществл етс  запись в регистр и считывание с него двоичных символов «О и «1, а по второму входу и второму выходу запись и считывание символа «2. Символу «О соответствует отсутствие импульсов на обоих входах (выхода) регистра, символу «1 - имиульс только на бинарном входе (выходе), а символу «2 - импульс только на входе (выходе) «2.In such a device, the ternary register has two inputs and two outputs. One input and one output write to the register and read from it the binary symbols "O and" 1, and on the second input and second output write and read the symbol "2. The symbol “О” corresponds to the absence of pulses on both inputs (output) of the register, the symbol “1 - imiumus only on the binary input (output), and the symbol“ 2 - pulse only on the input (output) “2.

Двоичные символы с выхода приемника бинарных сигналов и с бинарного выхода регистра 4 подаютс  через собирательные схемы «ИЛИ 5 и 5 на разные входы схемы 7 совпадени  «И и одиовременно на разные входы схемы 8 отрицани  разнозначности. Выход схемы 7 подключен к бинарному входу регистра 4, а выход схемы 8 через ключ «И 9 - к входу записи в регистр символа «2.The binary symbols from the output of the receiver of the binary signals and from the binary output of the register 4 are fed through collecting circuits "OR 5 and 5 to different inputs of the matching circuit 7" AND and simultaneously to the different inputs of the charging circuit 8. The output of circuit 7 is connected to the binary input of register 4, and the output of circuit 8 via the key “AND 9” to the input of the record in the register of the symbol “2.

Выход «2 регистра подключен через схему «ИЛИ 5 к одному входу схемы 7 совпадени  «И и к управл ющему входу схемы 10 запрета «ПЕТ, выход которой подсоединен через схему «ИЛИ б на второй вход схемы 7.The output "2 registers is connected via the circuit" OR 5 to one input of the circuit 7 of the match "AND" and to the control input of the circuit 10 of the prohibition "PET, the output of which is connected through the circuit" OR to the second input of the circuit 7.

В процессе приема сообщени  с тактом поступлени  двоичных знаков подаютс  импульсы: при первом (I) повторении через схему «ИЛИ 5 только на один вход схемы 7, при втором (П) повторении только на открывающий вход ключа «И 9, при третьем (III) повторении через схему 10 запрета «ИЕТ и схему «ИЛИ 6 только на второй вход схемы 7. Отсюда запись в регистр символа «2 возможна только при втором повторении, а списывание с регистра символов «2 происходит только при третьем повторепии.In the process of receiving a message with a tact of entering binary characters, pulses are given: at the first (I) repetition through the scheme "OR 5 only to one input of the scheme 7, at the second (P) repetition only to the opening input of the key" 9, at the third (III) repetition through the scheme 10 of the prohibition "IET and the scheme" OR 6 only to the second input of the circuit 7. Hence, writing to the register of the symbol "2 is possible only at the second repetition, and copying from the register of characters" 2 occurs only at the third repetition.

При первом (1) повторении /г-значной комбинации на выходе схемы 7 совнадени  «И наблюдаетс  последовательность импульсов, повтор юща  последовательность двоичныхDuring the first (1) repetition of the / g-digit combination, the output of the coping scheme 7 "And a sequence of pulses is observed repeating the sequence of binary

знаков, выдаваемых приемником. Перед вторым повторением в  чейках регистра записываетс  и-значна  комбинаци  двоичных символов «О и «Ь.characters issued by the receiver. Before the second repetition, the register register records the i-valued combination of the binary symbols "O and" b.

При втором (И) повторении сообщени  одпоименные разр ды принимаемой и списываемой с регистра  -значной комбинации подаютс  на разные входы схем 7 и 8. На выходе схемы 7 по вл ютс  импульсы только тогда, когда одноименные разр ды имеют значение «1,During the second (AND) repetition of the message, the identical bits of the received and deregistered-digit combination are fed to the different inputs of circuits 7 and 8. At the output of circuit 7, pulses appear only when the bits of the same name have the value 1,

а на выходе схемы 8 отрицани  равнозначности будут имцульсы при несоответствии значений одноименных разр дов («О и «1 или «1 и «О). Таким образом, перед третьим повторением сообщени  в регистре заиисываетс and at the output of the scheme 8, the negations of equivalence will be impulses if the values of the same-named bits do not match (“O and“ 1 or “1 and“ O). Thus, before the third repetition of the message in the register,

п-значна  комбинаци  троичных символов «О, «Ь и «2.The n-valued combination of the ternary symbols “O,“ L, and “2.

При третьем (III) повтореиии сообщени , когда с регистра списываетс  символ «О или «Ь схема 10 запрета «ПЕТ выдает имиульсAt the third (III) repetition of the message, when the character "O or" b of the prohibition scheme 10 PET is written off from the register

через схему «ИЛИ 6 на один вход схемы 7 совпадени  «И, а когда с регистра списываетс  символ «2 (по вл етс  импульс на выходе «2 регистра), то выдача импульса схемой 10 запрещаетс  и через схему «ИЛИ 5through the circuit "OR 6 to one input of circuit 7 of coincidence" AND, and when the symbol "2 is removed from the register (a pulse appears at the output of" 2 registers), the output of a pulse by circuit 10 is prohibited also through the circuit "OR 5

импульс с выхода «2 регистра подаетс  на другой вход схемы 7. Поэтому происходит переписывание с выхода регистра на его вход всех символов «О и «1 и запись в регистр с выхода приемника двоичных символов, когдаa pulse from the output of the "2 register" is fed to another input of the circuit 7. Therefore, from the output of the register to its input, all characters "O and" 1 are written and the binary characters are written to the register from the output of the receiver, when

с регистра списываетс  символ «2. После третьего повторени  в соответствии с правилом выбора двух из трех в регистр записываетс  п-значна  комбииаци  двоичных символов.The symbol "2." After the third repetition, in accordance with the rule of choice of two out of three, n-valued combination of binary symbols is written into the register.

Предмет изобретени Subject invention

Устройство дл  мажоритарного декодировани  двоичных кодов ири трехкратном повторении сообщений, содержащее схему сравпени  и управл емый вентиль, первые входы которых соединены с входом устройства, отличающеес  тем, что, с целью упрощени  устройства , оно содержит троичный регистр и переключающий элемент, один вход которого соединен с входом устройства, другой вход - с выходом схемы сравнени , третий вход. - с выходом управл емого вентил , выход переключающего элемента соединен с входом троичного регистра, выход которого соединен сA device for the majority decoding of binary codes and three repetition of messages containing a comparison circuit and a controllable valve, the first inputs of which are connected to the input of the device, characterized in that, in order to simplify the device, it contains a ternary register and a switching element, one input of which is connected to the input of the device, another input with the output of the comparison circuit, the third input. - with the output of the controlled valve, the output of the switching element is connected to the input of the ternary register, the output of which is connected to

вторыми входами схемы сравиеии  и управл емого вентил .the second inputs of the circuit and controlled ventilation.

SU1295541A Unlimited SU328459A1 (en)

Publications (1)

Publication Number Publication Date
SU328459A1 true SU328459A1 (en)

Family

ID=

Similar Documents

Publication Publication Date Title
US4408325A (en) Transmitting additional signals using violations of a redundant code used for transmitting digital signals
GB1580407A (en) Method and apparatus for digital transmission systems
US3384873A (en) Selective calling system
US2724739A (en) Code conversion system
US4223326A (en) Method and device for reducing the probability of loss of a character in a digital transmission employing biphase coding
US3253259A (en) Plural channel data transmission system having means for utilizing only the operative channels
SU328459A1 (en) Unlimited
EP0151430A2 (en) Detector
US3292147A (en) Data transmission system employing a different sequence of distinct conditions to represent the two conditions of a binary bit
US3236940A (en) Teletype code control circuits
US3156768A (en) Variable length code method and system
SU1439750A1 (en) Device for receiving and majority decoding of information
US3274555A (en) Digital data transfer circuit utilizing tunnel diodes
SU1095398A2 (en) Device for majority decoding of binary codes when thrice repeating of message
SU1140145A1 (en) Device for reception of information
US3008003A (en) Spiral error checking system
US3153781A (en) Encoder circuit
SU1410045A1 (en) Exchange channel
US4072819A (en) Circuit arrangement for storing information formed of teletype characters
US4003042A (en) System for the transfer of two states by multiple scanning
SU1080132A1 (en) Information input device
SU257869A1 (en) A DEVICE FOR DETERMINING MORE OF TWO NUMBERS ACCESSING ON ONE OF THE INPUTS
SU1176360A1 (en) Device for transmission and reception of information
SU450379A1 (en) A Morse Code Telegraph Transmitter Manipulation Device
SU308509A1 (en) DEFAULT CORRECTIVE CODE IN CHANNEL