SU302717A1 - Система для автоматического контроля" параметров электронных схем - Google Patents

Система для автоматического контроля" параметров электронных схем

Info

Publication number
SU302717A1
SU302717A1 SU1338434A SU1338434A SU302717A1 SU 302717 A1 SU302717 A1 SU 302717A1 SU 1338434 A SU1338434 A SU 1338434A SU 1338434 A SU1338434 A SU 1338434A SU 302717 A1 SU302717 A1 SU 302717A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
station
computer
decoder
workstations
Prior art date
Application number
SU1338434A
Other languages
English (en)
Inventor
И. В. Берг В. М. Вальков В. И. Хлебников Ф. Г. Старое
Г. В. Федотов В. В. Савин Н. П. Амельчаков Ю. А. Чугунов
Л. А. Попель А. Н. Сазиков О. Г. Грачев Л. А. Богородицкий
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1338434A priority Critical patent/SU302717A1/ru
Application granted granted Critical
Publication of SU302717A1 publication Critical patent/SU302717A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

Изобретение относитс  к области вычислительной техники и представл ет собой систему автоматического контрол  параметров электронных приборов, функциональных узлов или субблоков, полупроводниковых приборов , в том числе интегральных схем.
Существующие системы атоматического конт.рол  параметров электронных схем содержат р д автоматизированных контрольных постов с коммутаторами контрольных постов, регистром контрольных постов, коммутатором выводов испытываемого прибора, блоком программных источников питаний и напр жений , регистром тестовых комбинаций, регистром готовности контрольных постов, измерительным блоком, управл емых электронной вычислительной мащиной.
Известные системы, распредел   машинное врем  между механическим оборудованием контрольных постов, не используют паузы в работе системы, вызываемые переходными процессами в измерительном блоке при измерении параметра и достигающие сотен миллисекунд .
Цель изобретени  - увеличение производительности системы, повышение ее надел ности и коэффициента использовани  рабочего времени вычислительной машины.
станций с рабочими постами, дешифратор измерительных станций и блок прерывани  программ. Коммутатор рабочих постов, коммутатор выводов схемы и измерительный блок каждой станции через схему «ИЛИ соединены с соответствующим входом регистра прерывани . Регистр адреса блока управлени  вводом - выводом машины св зан с дешифратором станций и дешифратором программных источников питани  каждой станции , а дешифратор станций соединен с дешифратором каналов и через вентили - с регистром тестовых комбинаций и регистром рабочих постов станции.
Функциональна  схема предлагаемой системы автоматического контрол  параметров электронных схем, функциональных узло.в или субблоков, полупроводниковых приборов приведена на чертеже.
Система контрол  состоит из измеритель:ных станщий с рабочиМИ постамм / и ЭВМ, работающей в режиме разделени  времени. В состав ЭВМ входит дешифратор 2 станций, который управл ет передачей тестовых комбинаций из блока 3 пам ти чисел ЭВМ через регистр 4 обмена и вентили 5 в регистры 6 тестовых комбинаций станций. Дешифратор станций управл ет также передачей адресов каналов внутри станций из блока 5 через ревыводом и дешифратор 8 программных источников питани  каналов станций в блок 9 программных источников и регистр 10 готовности рабочих постов. Таким образом, дешифратор i станций обеспечивает распределение числовой информации и адресов каналов между станци ми. Из регистра 6 тестовых комбинаций цифрова  информаци  ноступает в блок 9 программных источников, управл емых дешифратором 8 программных источников (этим обеспечиваетс  распределение информации из регистра тестовых комбанаций между программными источниками). Блок 9 программных источников преобразует цифровую информацию в аналоговую, котора  через коммутатар 11 щьшодов схемы (.номера .выводов схемы поступают из регистра тестовых ко.мбинаций) .и коммутатор 12 рабочих .iiocTOi.u поступает на один из рабочих постов 1 станции . Готовность р абочих постов /, т. е. наличие на рабочем посту интегральной схемы, фиксируетс  регистром готовности рабочих постов (сигналы механической и электрической готовности рабочих постов поступают в регистр 10 готовности). ЭВМ через дешифратор 8 программных источников обеспечивает обегаюш,ий опрос регистра 10 готовности и определ ет первый рабочий пост, готовый к работе (инфор.маци  ,о готовности или неготовности поста поступает через схе.му «ИЛИ 13 в регистр 4 обмена ЭВМ, а затем в блок L пам ти чисел, где йро-изводитс  анализ готовности поста). Определив пост, готовый .к работе, ЭВМ выдает из регистра 4 через вентили 5 с.игнал включени  в регистр 14, который через коммутатор 12 обеспечивает подключение коммутатора // выводов .cxj,M jK jwoBg.My jK a5oTe pa6g4eivry npCTj/. Тем самым обеспечиваетс  .последовательное подключение постов внутр.и станции к ЭВМ. После выдачи сигнала включени  рабочего поста 1 в регистр 14 ЭВМ программно переключаетс  на поиск поста, готового к работе во .второй 1станции. Обнаружив его, ЭВМ выдает сигнал включени  в регистр 14 рабоч.их постов второй станции. Выходы коммутаторов 12 рабочих постов через схему «ИЛИ /5 подключены на входы регистра .16 прерывани , залом.ииаюгцего сигнал отработки ком.мутатора 12 (сигнал .прерывани ). Ири поступлении сигнала лрерывани  от комамутатора рабочих постов 12-й или иной станции схема 17 сравнени  состо ни  регистра прерываний и регистра 18 защиты , обеспечивающего защиту от прерываний во врем  прохождени  управл ющей части црорраммы, определ ет номер станций, от которой пришло прерывание, вырабатывает сигнал прерывани  в блок 19 управлени  ЭВМ, обеспечивающий дальнейшее прохождение рабочей программы на станцию, от которой пришло прерывание. После подключени  рабочего поста на станцию программно выдаетс  перва  тестова  комбинаци  о значении это осупдествл етс  с помощью коммутатора //. После выдачи первой тестовой комбинации в регистр 6 той или иной станции ЭВМ ожидает сигнал прерывани  о подключении рабочего поста другой станции. В случае его прихода обеспечиваетс  программна  выдача первой тестовой комбинации на эту станцию. Коммутаторы 1} выводов схемы так же, как и коммутаторы J2 рабочих постов, через схему «ИЛИ 15 подключены на входы регистра 16 прерываний, чем обеспечиваетс  параллельпость выдачи тестовых комбинаций на станции. После выдачи тестовой комбинации начинаетс  измерение результата измерительным блоком 20, который в соответствии с программой подключают че е з крммутатор 11 выводов схемы и коммутатор 12 рабочюГ Тостов к одному РТЗ БьШ0дов измер емой схемы. Результат измерени  через схему «ИЛИ 13 ноступает в регистр 4 обмена, а затем в блок пам ти 3 ЭВМ, где производитс  его программный анализ. Измерительные блоки также подключены к регистру/6 прерываний через схему «ИЛИ 15. Таким образом, ЭВМ обеспечивает параллельность подключени  рабочих постов станций, параллельносгь выдачи тестовых комбинаций и параллельность измерений, так как коммутатор рабочих постов, коммутатор «выводов схемы и из.мерительный блок станции работают последовательно во времени, то дл  каждой станции можно использовать обш,ий канал прерывани . Количество станций, которые можно подключить к одной ЭВМ. Т- Т комм. раб. поста комм, выводов измер. f - . Т-Т раб. программы управл. программы Предлагаема  система может найти широкое применение на заводах, выпускающих электронные компоненты, в том числе интегральные схемы. Предмет изобретени  Система дл  автоматического контрол  параметров электронных схем, содержаш;а  управл ющую вычислительную машину, рабочие посты дл  подключени  контролируемых схем и комплекс измерительных средств, отличающа с  тем, что, с целью увеличени  производительности системы, повышени  ее надежности и коэффициента использовани  рабочего времени машины, в нее включены измерительные станции с рабочими постами, дешифратор измерительных станций и блок нрерывани  программ, при этом коммутатор рабочих постов, коммутатор выводов схемы и змерительный блок каждой станции через хему «ИЛИ соединены с соответствующим ходом регистра прерывани , регистр адреса соединен с дешифратором станций и дешифратором программных источников питани  каждой станции, а дешифратор станций соедилеп с дешифратором каналов и через вентили-с регистром тестовых комбинаций и регистром рабочпкх постов каждой станции.
з ::Ф
SU1338434A 1969-06-19 1969-06-19 Система для автоматического контроля" параметров электронных схем SU302717A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1338434A SU302717A1 (ru) 1969-06-19 1969-06-19 Система для автоматического контроля" параметров электронных схем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1338434A SU302717A1 (ru) 1969-06-19 1969-06-19 Система для автоматического контроля" параметров электронных схем

Publications (1)

Publication Number Publication Date
SU302717A1 true SU302717A1 (ru) 1971-04-28

Family

ID=39052375

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1338434A SU302717A1 (ru) 1969-06-19 1969-06-19 Система для автоматического контроля" параметров электронных схем

Country Status (1)

Country Link
SU (1) SU302717A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1984002015A1 (en) * 1982-11-15 1984-05-24 Villamos Automatika Foevallalk A METHOD AND APPARATUS FOR THE EXAMINATION OF THE INTERNAL INTERCONNECTION SYSTEM BETWEEN n TERMINALS OF AN ELECTRICAL NETWORK

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1984002015A1 (en) * 1982-11-15 1984-05-24 Villamos Automatika Foevallalk A METHOD AND APPARATUS FOR THE EXAMINATION OF THE INTERNAL INTERCONNECTION SYSTEM BETWEEN n TERMINALS OF AN ELECTRICAL NETWORK
GB2140944A (en) * 1982-11-15 1984-12-05 Villamos Automatika Fovallalko A method and apparatus for the examination of the internal interconnection system between n terminals of an electrical network

Similar Documents

Publication Publication Date Title
EP0046404B1 (en) Apparatus for the dynamic in-circuit testing of electronic digital circuit elements
GB1400631A (en) Programme controlled data processing systems
US2762014A (en) Automatic network tester
CA1235746A (en) Emergency stop monitor
GB1444318A (en) Matrix testing apparatus
SU302717A1 (ru) Система для автоматического контроля" параметров электронных схем
SU503189A1 (ru) Устройство дл проверки работоспособности электрического монтажа
SU378864A1 (ru) Устройство для автоматического контроля
GB655941A (en) Improvements in or relating to electric selecting circuits
JPS5475208A (en) Highway switch test system
SU1023332A1 (ru) Устройство дл контрол контактировани зондовых установок
RU2682802C1 (ru) Контрольное устройство
SU1022080A1 (ru) Устройство дл контрол монтажа
SU1419667A1 (ru) Устройство дл исследовани концентрации внимани
ES8405525A1 (es) Aparato para probar haces de cables.
SU964446A2 (ru) Многоточечное регистрирующее устройство
SU446856A1 (ru) Устройство дл испытани элементов радиоэлектронной аппаратуры
SU699452A1 (ru) Устройство дл автоматического контрол электрических цепей
SU947789A1 (ru) Устройство дл контрол функционировани интегральных схем пам ти
SU694837A1 (ru) Устройство дл контрол систем управлени
SU593226A1 (ru) Устройство дл учета времени просто оборудовани
GB1525505A (en) Monitoring apparatus for checking the operation of logic systems
SU187144A1 (ru)
SU1513418A1 (ru) Устройство дл контрол параметров
SU779932A1 (ru) Устройство дл контрол правильности электрических соединений