SU1757048A2 - Dc/dc converter - Google Patents

Dc/dc converter Download PDF

Info

Publication number
SU1757048A2
SU1757048A2 SU904861143A SU4861143A SU1757048A2 SU 1757048 A2 SU1757048 A2 SU 1757048A2 SU 904861143 A SU904861143 A SU 904861143A SU 4861143 A SU4861143 A SU 4861143A SU 1757048 A2 SU1757048 A2 SU 1757048A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
trigger
pulses
input
inputs
Prior art date
Application number
SU904861143A
Other languages
Russian (ru)
Inventor
Виктор Анатольевич Богденко
Original Assignee
Институт Прикладной Геофизики Им.Акад.Федорова Е.К.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Прикладной Геофизики Им.Акад.Федорова Е.К. filed Critical Институт Прикладной Геофизики Им.Акад.Федорова Е.К.
Priority to SU904861143A priority Critical patent/SU1757048A2/en
Application granted granted Critical
Publication of SU1757048A2 publication Critical patent/SU1757048A2/en

Links

Abstract

Использование: в источниках питани  радиоэлектронной аппаратуры Сущность 40 изобретени : в преобразователе посто нного напр жени  за счет образовани  интегрирующих цепей из резисторов 41 и 42 и входных емкостей логических элементов 23 и 24 импульсы с выхода триггера 16 поступают на входы логических элементов 23 и 24 с задержкой, лежащей в интервале длительности импульса, формируемого триггером 17, в св зи с чем исключаетс  по вление коротких импульсов напр жени  перед формированием управл ющих импульсов. Таким образом повышаютс  КПД и надежность преобразовател  при сбо х в работе блока управлени . 1 ил со С 3 3 00 ;NUsage: in electronic equipment power supplies Essence 40 of the invention: in a dc voltage converter due to the formation of integrating circuits from resistors 41 and 42 and input capacitances of logic elements 23 and 24, the pulses from the output of trigger 16 arrive at the inputs of logic elements 23 and 24 with a delay lying in the interval of the pulse duration, generated by the trigger 17, in connection with which the appearance of short voltage pulses before the formation of control pulses is excluded. Thus, the efficiency and reliability of the converter is improved when the control unit fails. 1 silt with C 3 3 00; N

Description

Изобретение относитс  к электротехнике , может быть использовано в источниках питани  радиоэлектронной аппаратуры и  вл етс  усовершенствованием изобретени  по авт ев № 1510055.The invention relates to electrical engineering, can be used in power supplies of electronic equipment and is an improvement of the invention according to cars No. 1510055.

Целью изобретени   вл етс  повышени  КПД и надежности путем исключени  сбоев работы блока управлени The aim of the invention is to increase efficiency and reliability by eliminating failures of the control unit.

На чертеже приведена схема преобразовател  посто нного напр жени .The drawing shows a constant voltage converter circuit.

Преобразователь содержит первый 1 и второй 2 МДП-транзисторы, истоки которых объединены в общую точку и подключены к общей шине 2, а стоки их подключены к соответствующим выводам первичной обмотки 4 трансформатора 5, вторична  обмотка 6 которого подключена к нагрузке 7, источник 8 управл ющих импульсов, состо щий из первого резистора 9, одним выводом подключенного к входу первого элемента НЕ 10 и одному выводу первого конденсатора 11, а другим выводом - к выходу первого элемента НЕ 10 и входу второго элемента НЕ 12, выход которого подключен к другому вы оду первого конденсатора 11 и входу третьего элемента НЕ 13 и к стробирующйм входам 14 и 15 первого 16 и второго 17 триггеров, установочные входы 18 и 19 которых подключены к общей шине 3 и обнул ющему входу 20 первого триггера 16, информационный вход 21 которого подключен к инверсному выходу 22 этого же триггера, одному концу третьего резистора 41, другой конец которого подключен к одному входу первого элемента И-НЕ 23, другой вход которого подключен к одному входу второго элемента И-НЕ 24 и инверсному выходу 25 второго триггера 17, пр мой выход 26 которого через второй резистор 27 подключен к обнул ющему входу 28 триггера 17 и одному выводу второго конденсатора 29, другой вывод которого подключен к общей шине 3. Пр мой выход 30 первого триггера 16 подключен к одному концу четвертого резистора 42, другой конец которого подключен к другому входу второго элемента И-НЕ 24, выход которого подключен к входу четвертого элемента НЕ 31, выход которого служит одним выходом источника 8 управл ющих импульсов и подключен к управл ющему переходу первого МДП-транзистора 1The converter contains the first 1 and second 2 MOS transistors, the sources of which are combined into a common point and connected to the common bus 2, and their drains are connected to the corresponding terminals of the primary winding 4 of the transformer 5, the secondary winding 6 of which is connected to the load 7, the source 8 of the control impulses consisting of the first resistor 9, one output connected to the input of the first element NOT 10 and one output of the first capacitor 11, and the other output to the output of the first element NO 10 and the input of the second element NOT 12, the output of which is connected to another You will have the first capacitor 11 and the input of the third element NOT 13 and the gate inputs 14 and 15 of the first 16 and second 17 flip-flops, the installation inputs 18 and 19 of which are connected to the common bus 3 and the tangential input 20 of the first trigger 16, information input 21 of which connected to the inverted output 22 of the same trigger, one end of the third resistor 41, the other end of which is connected to one input of the first element AND-NOT 23, the other input of which is connected to one input of the second element AND-NOT 24 and the inverse output 25 of the second trigger 17, right out 26 ko The second through the resistor 27 is connected to the zeroing input 28 of the trigger 17 and one output of the second capacitor 29, the other output of which is connected to the common bus 3. The direct output 30 of the first trigger 16 is connected to one end of the fourth resistor 42, the other end of which is connected to the other the input of the second element AND-24, the output of which is connected to the input of the fourth element NO 31, the output of which serves as one output of the source 8 of control pulses and connected to the control transition of the first MOS transistor 1

Выход первого элемента И-НЕ 23 подключен к входу п того элемента НЕ 32, выход которого служит другим выходом источника 8 управл ющих импульсов и подключен к управл ющему переходу второго МДП-транзисгора 2. Выход третьего элемента НЕ 13 источника 8 управл ющих импульсов подключен к входу выпр мител  33 отрицательного напр жени , положительный выходной полюс 34 которого подключен к общей шине 3, а отрицательный полюсThe output of the first element AND-23 is connected to the input of the fifth element HE 32, the output of which serves as another output of the source 8 of control pulses and connected to the control junction of the second MOS transistor 2. The output of the third element HE 13 of the source 8 of control pulses is connected to The input of the rectifier is 33 negative voltages, the positive output pole 34 of which is connected to the common bus 3, and the negative pole

35 - к объединенным в общую точку общим выводам 36 и 37 питани  первого 23 и второго 24 элементов И-НЕ. Средний вывод 38 первичной обмотки трансформатора 5 подключен к информационному входу 39 второго триггера 17 и положительному полюсу источника 40 питани , отрицательный полюс которого подключен к общей шине 3.35 - to the common points 36 and 37 of the power supply of the first 23 and second 24 I-NOT elements united in a common point. The middle terminal 38 of the primary winding of the transformer 5 is connected to the information input 39 of the second trigger 17 and the positive pole of the power supply 40, the negative pole of which is connected to the common bus 3.

Преобразователь посто нного напр жени  работает следующим образом.The converter voltage is as follows.

С выхода второго элемента НЕ 12 пр моугольные импульсы через третий элемент НЕ 13 поступают на вход выпр мител  33 отрицательного напр жени , на выходе которого формируетс  отрицательное напр жение , подаваемое на общие выводы 36 и 37 питани  первого 23 и второго 24 элементов И-НЕ. Кроме того, с выхода второго элемента НЕ 12 пр моугольные импульсы поступают на стробирующие входы 14 и 15From the output of the second element NO 12, the rectangular pulses through the third element NOT 13 arrive at the input of the negative voltage rectifier 33, at the output of which a negative voltage is applied to the common terminals 36 and 37 of the first 23 and second 24 I-NOT elements. In addition, from the output of the second element HE 12, rectangular pulses arrive at the gate inputs 14 and 15

первого 16 и второго 17 триггеров. Последний благодар  цепочке из вторых резистора 27 и конденсатора 29 формирует короткие импульсы на соответствующих входах первого 23 и второго 24 элементов И-НЕ.first 16 and second 17 triggers. The latter, thanks to a chain of second resistors 27 and capacitor 29, forms short pulses at the corresponding inputs of the first 23 and second 24 NAND elements.

На пр мом 30 и инверсном 22 выходахDirect 30 and inverse 22 outlets

первого триггера 16 формируютс  импульсы , поступающие через резисторы 41 и 42 на другие соответствующие входы nepBOi о 23 и второго 24 элементов , на выходахthe first trigger 16, pulses are generated, coming through resistors 41 and 42 to the other corresponding nepBOi inputs about 23 and the second 24 elements, at the outputs

которых формируютс  управл ющие сигналы , подаваемые на входы соответственно четвертого 31 и п того 32 элементов НЕ, с выходов которых инвертированные управл ющие сигналы поступают на управл ющие переходы первого 1 и второго 2 МДП-транзисторов, поочередно открыва  и закрыва  их.which form control signals supplied to the inputs of the fourth 31 and fifth 32 elements, respectively, NOT, from the outputs of which the inverted control signals are fed to the control transitions of the first 1 and second 2 MOS transistors, alternately opening and closing them.

Управление МДП-транзисторами осуществл етс  не относительно общей шины,The MOSFET is controlled not by a common bus,

а относительно отрицательного напр жени  выпр мител  33, которое запирает их в момент отсутстви  управл ющих импульсов и устран ет остаточные токи стоков полевых транзисторов.and with respect to the negative voltage of the rectifier 33, which closes them at the time of the absence of control pulses and eliminates the residual currents of the field-effect transistors.

Claims (1)

Формула изобретени  Преобразователь посто нного напр жени  по авт. св. № 1510055, отличающийс  тем, что, с целью повышени  КПДClaims of the Inverter Constant Voltage according to the ed. St. No. 1510055, characterized in that, in order to increase the efficiency и надежности путем исключени  сбоев работы блока управлени , подключение выходов триггера к входам первого и второго элементов И-НЕ осуществлено через введенные резисторы.and reliability by eliminating failures of the control unit, the connection of the trigger outputs to the inputs of the first and second elements of the NAND is made through the input resistors.
SU904861143A 1990-08-20 1990-08-20 Dc/dc converter SU1757048A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904861143A SU1757048A2 (en) 1990-08-20 1990-08-20 Dc/dc converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904861143A SU1757048A2 (en) 1990-08-20 1990-08-20 Dc/dc converter

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1510055 Addition

Publications (1)

Publication Number Publication Date
SU1757048A2 true SU1757048A2 (en) 1992-08-23

Family

ID=21533173

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904861143A SU1757048A2 (en) 1990-08-20 1990-08-20 Dc/dc converter

Country Status (1)

Country Link
SU (1) SU1757048A2 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1510055,кл. Н 02 М 3/335, 1989 *

Similar Documents

Publication Publication Date Title
US4607210A (en) Potential free actuation circuit for a pulse duration controlled electronic power switch
SU1757048A2 (en) Dc/dc converter
US6462603B1 (en) Solid-state relay
US3967270A (en) Analog-to-digital converter
SU1510055A1 (en) D.c. voltage converter
SU1226584A2 (en) Two-step transistor inverter
SU938350A1 (en) Transistor pulse-shaping device
SU1515305A1 (en) D.c.voltage converter
RU1800566C (en) Single-cycle d c/d c converter
SU1072207A1 (en) Dc voltage converter
SU978346A1 (en) Two-position change-over switch
SU1406768A1 (en) Gate element
SU1746519A1 (en) Pulse shaper
SU1718347A1 (en) Two-step stabilizing inverter
SU1056406A1 (en) Two-step transistor inverter
SU1188873A1 (en) Method of power transistor switch control
SU1644339A1 (en) Inverter with separate excitation
SU888309A1 (en) Transistorized bridge inverter
SU1059645A1 (en) Constant voltage converter
SU1561181A1 (en) Device for controlling power transistor switch
SU983679A1 (en) Dc voltage pulse stabilizer
SU1705992A1 (en) Inverter
SU1023586A1 (en) One-cycle voltage cavity
SU1073864A2 (en) D.c.-to a.c. voltage converter
SU817696A2 (en) Stabilized dc voltage converter