Claims (1)
Формула изобретения 30The claims 30
Ключевой стабилизатор постоянного напряжения, содержащий включенные последовательно между входным и выходным выводами два транзистора и дроссель DLC- 35 фильтра, конденсатор которого включен между выходным выводом и общей шиной, а диод - между общей точкой первого транзистора и дросселя и общей шиной, первый операционный усилитель, инвертирующий 40 вход которого соединен с выходным выводом, неинвертирующий вход через первый резистор - с общей точкой первого транзистора и дросселя DLC-фильтра, через второй резистор - с первым источником 45 эталонного напряжения, а выход - с управляющим выводом первого транзистора, второй операционный усилитель, неинвертирующий вход которогб через третий резистор подключен к выходу второго 50 операционного усилителя и через четвертый резистор - к выходному выводу, а инвертирующий вход через второй источник эталонного напряжения соединен с общей шиной, элемент И, первый вход которого подключен к выходу первого операционного усилителя, отличающийся тем, что, с целью повышения эксплуатационной надежности при отказе по типу “разрыв первого и/или второго транзисторов, в него введены третий транзистор, разделительный и защитный диоды, третий операционный усилитель, пятый и шестой резисторы, первый и второй D-триггеры, третий источник эталонного напряжения и элемент ИЛИ. причем третий транзистор соединен последовательно с разделительным диодом в прямом включении, а свободные выводы третьего транзистора и разделительного диода соединены соответственно с входным выводом и общей точкой первого транзистора и дросселя DLC-фильтра, защитный диод в обратном включении подключен параллельно управляющему входу третьего транзистора, первый вход элемента ИЛИ соединен с выходом первого операционного усилителя, второй вход - с инверсным выходом первого D-триггера, а выход - с управляющим выводом второго транзистора, синхронизирующий вход первого Dтриггера подключен к выходу второго операционного усилителя, а информационный вход - к инвертирующему входу второго операционного усилителя, инвертирующий вход третьего операционного усилителя через пятый резистор подключен к выходу третьего операционного усилителя через пятый резистор подключен к выходу третьего операционного усилителя, соединенного с синхронизирующим входом второго Dтриггера, и через шестой резистор - с выходным выводом, а неинвертирующий вход подключен к третьему источнику эталонного напряжения и информационному входу второго D-триггера, основной выход которого соединен е вторым входом элемента И, выходом подключенного к управляющему выводу третьего транзистора, при этом первый и второй D-триггеры снабжены входами установки в 0.A key DC voltage stabilizer containing two transistors and a DLC-35 filter choke connected in series between the input and output terminals, a capacitor which is connected between the output terminal and the common bus, and a diode between the common point of the first transistor and the choke and the common bus, the first operational amplifier, the inverting 40 input of which is connected to the output terminal, the non-inverting input through the first resistor - with the common point of the first transistor and the choke of the DLC filter, through the second resistor - with the first source 45 etal voltage, and the output - with the control terminal of the first transistor, the second operational amplifier, a non-inverting input which through the third resistor is connected to the output of the second 50 operational amplifier and through the fourth resistor - to the output terminal, and the inverting input through the second reference voltage source is connected to a common bus , element And, the first input of which is connected to the output of the first operational amplifier, characterized in that, in order to increase operational reliability in case of failure according to the type of “rupture of the first and / or of the transistors, the third transistor, isolation and protective diodes, the third operational amplifier, the fifth and sixth resistors, the first and second D-flip-flops, the third reference voltage source and the OR element are introduced into it. moreover, the third transistor is connected in series with the isolation diode in direct connection, and the free terminals of the third transistor and isolation diode are connected respectively to the input terminal and the common point of the first transistor and the inductor of the DLC filter, the protective diode in the reverse connection is connected in parallel with the control input of the third transistor, the first input the OR element is connected to the output of the first operational amplifier, the second input to the inverse output of the first D-trigger, and the output to the control output of the second transistor, the synchronizing input of the first D trigger is connected to the output of the second operational amplifier, and the information input is connected to the inverting input of the second operational amplifier, the inverting input of the third operational amplifier through the fifth resistor is connected to the output of the third operational amplifier through the fifth resistor is connected to the output of the third operational amplifier connected to the synchronizing input the second D trigger, and through the sixth resistor - with the output terminal, and the non-inverting input is connected to the third reference source voltage and the information input of the second D-flip-flop, the main output of which is connected to the second input of the And element, the output is connected to the control terminal of the third transistor, while the first and second D-flip-flops are equipped with set inputs to 0.
Фиг-2Fig-2