SU1587536A1 - Устройство дл моделировани систем массового обслуживани - Google Patents

Устройство дл моделировани систем массового обслуживани Download PDF

Info

Publication number
SU1587536A1
SU1587536A1 SU884448912A SU4448912A SU1587536A1 SU 1587536 A1 SU1587536 A1 SU 1587536A1 SU 884448912 A SU884448912 A SU 884448912A SU 4448912 A SU4448912 A SU 4448912A SU 1587536 A1 SU1587536 A1 SU 1587536A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
generator
random
code
Prior art date
Application number
SU884448912A
Other languages
English (en)
Inventor
Виталий Алексеевич Афанасьев
Игорь Ярославович Демьяненко
Петр Николаевич Панкрушин
Александр Тихонович Силкин
Original Assignee
Военная Командная Краснознаменная Академия Противовоздушной Обороны Им.Маршала Советского Союза Жукова Г.К.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Военная Командная Краснознаменная Академия Противовоздушной Обороны Им.Маршала Советского Союза Жукова Г.К. filed Critical Военная Командная Краснознаменная Академия Противовоздушной Обороны Им.Маршала Советского Союза Жукова Г.К.
Priority to SU884448912A priority Critical patent/SU1587536A1/ru
Application granted granted Critical
Publication of SU1587536A1 publication Critical patent/SU1587536A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Abstract

Изобретение относитс  к специализированным средствам вычислительной техники. Цель изобретени  - расширение функциональных возможностей устройства за счет моделировани  систем с обучающим курсом переменной степени сложности. Устройство содержит блок пам ти кодов, пропорциональных степени сложности фрагментов информации, узел случайной временной задержки, два элемента запрета, два элемента задержки, два элемента И, блок моделировани  сбоев при обработке информации, выполненной в виде генератора случайных импульсов ошибок, счетчик, элемент ИЛИ, блок моделировани  длительности устранени  ошибок, выполненный в виде генератора длительности устранени  ошибок, и триггер. 2 ил.

Description

Изобретение относитс  к специализированным средствам вычислительной техники и предназначено дл  моделировани  процессов работы систем массового обслуживани .
Цель изобретени  - расширение функциональных возможностей устройства за счет моделировани  систем с обучающим курсом переменной степени сложности.
Пример таких систем - системы человек - машина, в которых процедуре обработки информации предшествует процесс детального ее изучени  или изучение инструкций.
На фиг.1 представлена функциональна  схема устройства; на фиг.2 - схема узла случайной временной задержки .
Устройство дл  моделировани  систем массового обслуживани  содержит
блок 1 пам ти кодов, пропорциональ- ньк степени сложности фрагментов информации, узел 2 случайной временной задержки, первый элемент 3 задержки , первый элемент И 4, первый элемент 5 запрета, блок 6 моделировани  длительности устранени  сбоев, выполненный в виде генератора длительности устранени  ошибок, второй элемент 7 задержки, счетчик 8 кода обучающего фрагмента, второй элемент И 9, элемент ИЛИ 10, блок 11 моделировани  сбоев при обработке информации, выполненный в виде генератора случайных импульсов ошибок, триггер 12 и второй элемент 13 запрета.
Узел 2 случайной временной задерж ки содержит генератор 14 случайных кодов , умножитель 15, счетчик 16 импульел
00
СП
00
а
сов, элемент И 17, триггер 18 и гене ратор 19 тактовой частоты.
Блок 1 хранит коды, пропорциональ ные степени сложности фрагментов информации , узел 2 моделирует временные задержки обработки информации при- изучении фрагментов об -чающего курса,генератор 11 случайных импульсов ошибок моделирует сбои при обработке информации, устранение которых производитс  в течение времени, определ емого генератором 6 длительности устранени  ошибок. Триггер 12 совместно с элементом 13 запрета образуют схему, обеспечивающую взаимосв зь устройства дл  моделировани  с внешними устройствами, от которых поступают за вки на обслуживание. Умножитель 15 на основе перемножени  кодов сложности фрагмента информации, поступающего от блока 1, и случайного кода, поступающего от генератора 14, формирует код, пропорциональный времени обслуживани  за вок. Счет.чик: 16 импульсов формирует импульс окончани  обслуживани  а вки при его переполнении.
Устройство работает следующим образом .
В исходном состо нии на счетчике 8 хранитс  нулевой код, триггер 12 установлен в положение, при котором на управл ющем входе элемента 13 запрета установлен низкий потенциал. Нмпульс, имитирующий начало работы с обучакмцим курсом, проходит через открытый элемент 13 запрета и устанавливает триггер 12 в единичное состо ние, тем самым закрыва  элемент 13 запрета. Этим достигаетс  блокировка повторного обращени  к обучающему курсу. Импульс с элемента 13 поступает также через элемент ИЛИ 10 на счетный вход счетчика 8, код номера фрагмента с выхода счетчика 8 поступает на адресные входы блока t. На разр дных выходах блока 1 по вл етс  код, пропорциональньй сложности изучаемого фрагмента. Код сложности изучаемого фрагмента поступает на вход узла 2 случайной временной задержки, в котором имитируетс  длительность изучени  фрагмента . При этом врем  изучени  равн етс  произведению случайной величины на код сложности фрагмента.Код сложности фрагмента умножаетс  в умножителе 15 на случайный код, по10
t5
20
5
0
5
0
5
0
5
ступающий на второй вход умножител  15 с генератора 14 случайных кодов. На выходе умножител  по вл етс  случайный код, пропорциональный времени изучени  фрагмента, который переписываетс  на счетчик 16 импульсов. 11мпульс с выхода элемента ИЛИ 10 через элемент 7 задержки, устран ющий режим гонки сигналов, поступает на установочный вход триггера 18 и устанавливает его в единичное со- сто ние. С пр мого выхода триггера 18 высокий потенциал открывает элемент И 17 и разрешает прохождение тактовых импульсов на вход счетчика 16 импульсов. В счетчике 16 записан код с выхода умно  ител  15. При переполнении счетчика на его выходе по вл етс  импульс, который устанавливает триггер 18 в нулевое состо ние , тем самым запрещает прохождение , тактовых импульсов на вход счетчика 16 и поступает в генератор 11 случайных импульсов ошибок и элемент 3 задержки. Генератор 11 имитирует ошибку в изучении фрагмента курса. В случае по влени  ошибки генератор 11 вырабатывает единичный импульс, который поступает на управл ющий вход элемента 5 запрета, тем самым запрещает прохождение импульса с выхода элемента 3 задержки через элемент 5 запрета на вход элемента ИЛИ 10 и разрешает прохождение импульса с выхода элемента 3 задержки через элемент И 4 на вход генератора 6 длительности устранени  ошибок . Генератор 6 вырабатывает импульс через врем , равное длительности устранени  ошибки.С выхода генератора 6 импульс через элемент ИЛИ 10 поступает на счетчик 8 (что означает переход к изучению следующего фрагмента). В случае успешного изучени  фрагмента, о чем свидетельствует отсутствие импульса ошибки на вы ходе генератора 11, импульс с узла 2 случайной временной задержки через элемент 3 задержки и элемент 5 запрета поступает на вход элемента ИЛИ 10. При этом элемент 3 заде ржки устран ет режим гонки сигналов. При переполнении счетчика 8 на вькоде элемента И 9 по вл етс  сигнал, который сбрасьгеает триггер 12, тем самым разрешаетс  дальнейшее обращение к обучающему курсу. К различным элементам устройства могут, быть подключены счетчики и регистры, позвол ющие определить результаты моделировани  в виде статистических характеристик.
изобр.е тени 
Устроство дл  моделировани -систем массового обслуживани , содержащее блок моделировани  сбоев при обработке информации, выполненный в виде генератора случайных импульсов ошибок, первый и второй элементы запрета , первый и второй элементы И, первый элемент задержки, элемент ИЛИ, блок моделировани  длительности устранени  сбоев, выполненный в виде генератора длительности устранени  ошибок, и счетчик кода обучающего фрагмента, причем выход генератора случайных импульсов ошибок соединен с управл ющим входом первого элемента запрета и первым входом первого элемента И, второй вход которого соединен с выходом первого элемента задерж ки и информационным входом первого элемента запрета, выход которого соединен с первым входом элемента ИЛИ, второй вход которого соединен с выходом генератора длительности устранени  ошибок, вход которого соединен с. выходом первого элемента И, третий вход элемента ИЛИ соединен с выходом второго элемента запрета и
степени сложности, оно дополнительно содержит блок пам ти кодов, про- порциональных степени сложности фраг- ментов информации, блок моделировани  длительности изучени  фрагмента, выполненный в виде узла случайной временной задержки, включающего генератор случайных кодов, умножитель, счетчик импульсов, элемент И, генера- тор тактовой частоты, триггер, причем единичный вход триггера  вл ет- с  управл ющим входом узла случайной временной задержки, информационный вход которого подключен к первой группе входов умножител , втора  , группа входов которого подключена к выходам генератора случайных кодов , причем выход генератора тактовой частоты узла случайной временной задержки подключен к информационному входу элемента И, управл ющий вход которого подключен к единичному вы- триггера узла случайной временной задержки, информационный выход которого подключен к входу установ- . ки в О триггера и к выходу переполнени  счетчика импульсов, счетный вход которого подключен к выходу элемента И, выход узла случайной временной задержки соединен с входом генератора случайных имп:; льсов ошибок и входом первого элемента задержки , выход элемента ИЛИ соединен
единичным входом триггера, выход KOTO-JJ входом второго элемента задержки.
выход которого соединен с управл ющим входом узла случайной времен- ной задержки, адресные входы блока пам ти кодов, пропорциональных сте- 4Q пени сложности фрагментов информации , соединены с разр дными выходами счетчика кода обучающего фрагмента и входами второго элемента И, выход которого подключен к входу
рого соединен с управл ющим входом второго элемента запрета, информационный вход которого  вл етс  входом поступлени  за вок на обслуживание устройства , выход элемента ИЛИ подключен к счетному входу счетчика кода обучающего фрагмента, отличающеес  тем, что, с целью расширени  функциональных возможностей
выход которого соединен с управл ющим входом узла случайной времен- ной задержки, адресные входы блока пам ти кодов, пропорциональных сте- 4Q пени сложности фрагментов информации , соединены с разр дными выходами счетчика кода обучающего фрагмента и входами второго элемента И, выход которого подключен к входу
устройства за счет моделировани  си- дЗ Установки в О триггера и  вл етс  стем с обучающим курсом переменнойвыходом устройства.
входом второго элемента задержки.
выход которого соединен с управл ющим входом узла случайной времен- ной задержки, адресные входы блока пам ти кодов, пропорциональных сте- пени сложности фрагментов информации , соединены с разр дными выходами счетчика кода обучающего фрагмента и входами второго элемента И, выход которого подключен к входу
Фиг.1
Фиг, 2

Claims (1)

  1. Формула изобретения
    Устроство для моделирования - систем массового обслуживания, содержащее блок моделирования сбоев при ;
    обработке информации, выполненный в виде генератора случайных импульсов ошибок, первый и второй элементы запрета, первый и второй элементы И, первый элемент задержки, элемент ИЛИ, | блок моделирования длительности устранения сбоев, выполненный в виде генератора длительности устранения ошибок, и счетчик кода обучающего фрагмента, причем выход генератора 2 случайных импульсов ошибок соединен с управляющим входом первого элемента запрета и первым входом первого элемента И, второй вход которого соединен с выходом первого элемента задерж-2 ки и информационным входом первого элемента запрета, выход которого соединен с первым входом элемента ИЛИ, второй вход которого соединен с выходом генератора длительности устране- J ния ошибок, вход которого соединен д. выходом первого элемента И, третий вход элемента ИЛИ соединен с выходом второго элемента запрета и единичным входом триггера, выход koto-j рого соединен с управляющим входом второго элемента запрета, информационный вход которого является входом поступления заявок на обслуживание устройства, выход элемента ИЛИ подклю- д чен к счетному входу счетчика кода обучающего фрагмента, отличающееся тем, что, с целью расширения функциональных возможностей устройства за счет моделирования си- 4 стем с обучающим курсом переменной степени сложности, оно дополнительно содержит блок памяти кодов, про- порциональных степени сложности фрагментов информации, блок моделирования длительности изучения фрагмента, выполненный в виде узла случайной временной задержки, включающего генератор случайных кодов, умножитель, счетчик импульсов, элемент И, генератор тактовой частоты, триггер, причем единичный вход триггера является управляющим входом узла случайной временной задержки, информационный 5 вход которого подключен к первой группе входов умножителя, вторая группа входов которого подключена к выходам генератора случайных кодов, причем выход генератора тактовой частоты узла случайной временной задержки подключен к информационному входу элемента И, управляющий вход которого подключен к единичному выхода триггера узла случайной временной задержки, информационный выход которого подключен к входа установ- .· ки в О триггера и к выходу переполнения счетчика импульсов, счетный вход которого подключен к выходу элемента И, выход узла случайной временной задержки соединен с входом генератора случайных импульсов ошибок и входом первого элемента задержки, выход элемента ИЛИ соединен с входом второго элемента задержки, выход которого соединен с управляющим входом узла случайной временной задержки, адресные входы блока памяти кодов, пропорциональных степени сложности фрагментов информации, соединены с разрядными выходами счетчика кода обучающего фрагмента и входами второго элемента И, выход которого подключен к входу установки в О триггера и является выходом устройства.
SU884448912A 1988-06-27 1988-06-27 Устройство дл моделировани систем массового обслуживани SU1587536A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884448912A SU1587536A1 (ru) 1988-06-27 1988-06-27 Устройство дл моделировани систем массового обслуживани

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884448912A SU1587536A1 (ru) 1988-06-27 1988-06-27 Устройство дл моделировани систем массового обслуживани

Publications (1)

Publication Number Publication Date
SU1587536A1 true SU1587536A1 (ru) 1990-08-23

Family

ID=21384868

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884448912A SU1587536A1 (ru) 1988-06-27 1988-06-27 Устройство дл моделировани систем массового обслуживани

Country Status (1)

Country Link
SU (1) SU1587536A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
ABTtjpCKoe свидетельство СССР № 962969, кл. G 06 F 15/20, 1981. Авторское свидетельство СССР № 1328824, кл. G 06 F 15/20, 1986. *

Similar Documents

Publication Publication Date Title
SU1587536A1 (ru) Устройство дл моделировани систем массового обслуживани
US5721695A (en) Simulation by emulating level sensitive latches with edge trigger latches
SU1328824A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1543417A1 (ru) Устройство дл моделировани узла сети
US5005017A (en) Multiple pulse delay processor
SU1683029A1 (ru) Устройство дл моделировани систем массового обслуживани
RU2045775C1 (ru) Устройство для моделирования системы связи
SU1418737A1 (ru) Устройство дл надежностного моделировани сложных систем
RU2024929C1 (ru) Устройство для моделирования систем массового обслуживания
SU1487062A1 (ru) Устройство для моделирования отказов в сложных системах
RU1817107C (ru) Устройство дл моделировани динамических процессов
SU1413641A1 (ru) Устройство дл моделировани систем св зи
SU1718223A1 (ru) Устройство дл имитации неисправностей ЭВМ
SU1564642A1 (ru) Устройство дл моделировани приемно-передающего узла сети св зи
SU1651292A1 (ru) Устройство дл моделировани систем св зи
SU1027741A1 (ru) Устройство дл моделировани веро тностного графа
SU1654839A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1545226A1 (ru) Устройство дл моделировани де тельности человека-оператора
SU1647593A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1741150A1 (ru) Устройство дл моделировани систем св зи
SU881779A2 (ru) Устройство дл моделировани веро тностного графа
SU1520499A1 (ru) Устройство дл имитации неисправностей
SU1411771A1 (ru) Устройство дл моделировани систем человек-машина
SU1661786A2 (ru) Устройство дл моделировани систем передачи данных
SU1206795A2 (ru) Устройство дл моделировани отказов в сложных системах