SU1499488A1 - Пороговое логическое устройство - Google Patents
Пороговое логическое устройство Download PDFInfo
- Publication number
- SU1499488A1 SU1499488A1 SU874344300A SU4344300A SU1499488A1 SU 1499488 A1 SU1499488 A1 SU 1499488A1 SU 874344300 A SU874344300 A SU 874344300A SU 4344300 A SU4344300 A SU 4344300A SU 1499488 A1 SU1499488 A1 SU 1499488A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- switch
- output
- input
- information
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Abstract
Изобретение относитс к автоматике и вычислительной технике и может быть использовано дл построени устройств анализа и обработки дискретной информации. Цель изобретени - расширение функциональных возможностей и области применени устройства путем реализации всех пороговых функций и большого р да непороговых функций двух, трех, четырех, п ти и шести переменных. Пороговое логическое устройство содержит первый коммутатор, с первого по четвертый адресные входы которого вл ютс с первого по четвертый информационными входами устройства, четыре элемента И, четыре элемента ИЛИ, четыре шины управлени порогом, п тый информационный вход устройства и выход устройства. В него дл достижени цели дополнительно введен п тый элемент И, п тый и шестой элементы ИЛИ, второй коммутатор, элемент НЕ, шестой информационный вход устройства и п тый вход задани порога устройства. 3 ил.
Description
Изобретение относитс к автомати-- ке и -вычислительной технике и может быть использовано дл построени устройств анализа и обработки дискретной информации.
Цель изобретени - расширение функциональных возможностей и облас- ти применени устройства за счет-реализации всех пороговых и непороговых функций двух, трех, четырех, п ти и шести переменных.
На фиг. 1 представлена фзш-кцио- нальна схема; на фиг. 2 и 3 -. таблица истинности устройства при реализации всех пороговых функций от двух до шести переменных; на фиг. 4 и 5 - таблица истинности устройства
при реализации некоторых непорого- вых логических функций.
Пороговое логическое устройство (фиг.1) .содержит первый 1 и второй 2 коммутаторы 1 из 16, адресные входы которых объединены между собой и подключены соответственно к первому 3, второму 4, третьему 5 и четвертому 6 информационным входам устройства, п ть логических элементов И 7-11, первые входы которых подключены соответственно к п ти входам 12-16 задани порога устройства, а вторые входы подключены к п тому информационному входу 17 устройства, элемент НЕ 18, вход которого подключен к стробирующему входу первого
4;
СО
СО
4 00 СХ)
3149
коммутатора 1 и к шестому информаци- OIIHому входу 19 устройства, а выход- к стройирующему входу второго коммутатора Z, с первого по п тый элемен- ты ИЛИ 20-24j первые входы которых подключены соответственно к входам 12-16 задани порога устройства, вторые входы с первого по четвертый элементов ИЛИ 20-23 подключены соответ- ственно к выходам с второго по п тый элементов И 8-11, а второй вход п того элемента ИЛИ 24 соединен с п - ть1м информационным входом 17 устройства , шестой элемент ИЛИ 25, входы которого соединены с выходами перво- го 1 и второго 2 коммутаторов, а вы-i ход вл етс выходом 26 устройства. Выход первого элемента И 7 подключен к первому информационному входу пер- вого коммутатора t. Выход первого элемента ИЛИ 20 подключен: к второьгу, третьему, п тому, дев тому инфорна- ционным входам первого коммутатора 1 и к первому информационному входу второго коммутатора 2 Выход второго элемента ИЛИ 2t подключен к четвертому , шестому, седьмому, дес тому, одиннадцатому, трин.адцатому информационным входам первого коммутатора 1 и второму, третьему, п тому, дев тому информационным входам второго коммутатора 2. Выход третьего элемента ИЛИ,22 подключен, к восьмому, двенадцатому, четырнадцатому, п т- надцатому информационным входам первого коммутатора 1 и четвертому, шестому , седьмому, дес тому, одиннадцатому , тринадцатому информационным входам второго коммутатора 2, Выход четвертого элемента ИЛИ 23 подключен к шестнадцатому информационному входу первого коммутатора 1 и восьмому, двенадцатому, четьфнадцатому, п тнадцатому .чнформационньм входам второго коммутатора 2. Выход п того элемента ИЛИ 24 подключен к шестнадцатому информационному входу второго коммутатора 2.
Устройство работает следующим образом.
Перед началом работы на входах 12- 16.устанавливаетс код порога 11111 1 или. иолее из 6, 01111 2 или более из 6, 00111 3 или более из 6, 00011 4 или более из 6, 00001 5 или более из 6, 00000 6 из 6. После подачи на входы- 3-6, 17,19 пере- | менных Хд-XgHa выходе 26 устройства
5 0 5 0 з 0 5
0
логическа единица по витс только в том случае, если количество единич-- i ных переменных соответствует критерию порога (фиг.2).
При этом, если вместо определенной части переменных X -X , приложить к входам 3-6,.17, 19 константы О или 1, то реализу1сгтс также все возможные пороговые функции двух, трех, четырех и п ти пе)еменных (фиг.2).
Если же к входам 12-16 устанавливаютс другие кодовые управл ющие комбинации, то в зависимости от информации на входах 3-6, 17, 19 устройство реализует большой р д непороговых функций с двух до шести пе- ременных, некоторые из которых сведены в таблицу (фиг.З).
Claims (1)
- Формула изобретениПороговое логическое устройство, содержащее первый коммутатор, с первого по четвертый адресные входы которого вл ютс с первого по четвертый информационными входами устройства , четыре элемента И и четыре элемента ИЛИ, причем первые входы с первого по четвертый элемен.тов И подключены к первым входам соответствующих элементов ИЛИ и вл ютс с первого по четвертый входами задани порога устройства, п тый информационный вход устройства подкл1йчен к вторым входам всех элементов И, выход первого элемента И подключен к первому информационному входу первого коммутатора , выходы с второго по четвертый элементов И цодключены к вторым входам с первого по третий элементов ИЛИ, выход первого элемента ИЛИ подключен к второму, третьему, п тому и дев тому информационным входам первого коммутатора, выход второго элемента ИЛИ подключен к четвертому, шестому, седьмому, дес тому, одиннадцатому и тринадцатому информационн м входам первого коммутатора, выход третьего элемента ИЛИ подключен к восьмому, двенадцатому, четырнадцатому и п тнадцатому информационным входам первого коммутатора, выход четвертого элемента ИЛИ подключен . к шестнадцатому информационному входу первого коммутатора, отличающеес тем, что, с целью расширени функциональных возможностей иобласти применени устройств, за счет реализации всех пороговых и непороговых функций двух, трех, четырех , п ти и шести переменных, в него дополнительно введены п тый элемент И, п тый и шестой элементы ИЛИ , второй коммутатор, элемент НЕ, шестой информационный вход устройства и п тый вход задани порога устройства причем первые входы п того элемента И и п того элемента ИЛИ подключены к п тому входу задани порога устройства , а их вторые в- оды подключены к п тому информационному входу уст- ройства, второй вход четвертого элемента ИЛИ подключен к выходу п того элемента И, вход элемента НЕ соединен со стробируюш;им входом первого коммутатора и с шестым информационным вхо- дом устройства, а выход - со строби- рующим входом второго коммутатора., Q 15 20994886первый информационны) вход второго коммутатора подключен к выходу первого элемента ИЛИ, второй, третий, п тый, дев тый информлци чимые гходы второго коммутатора подключены к выходу второго элемента ИЛИ, четвертый, шестой, седьмой, дес тый, одиннадцатый , тринадцатый информационные входы второго коммутатора соединены с выходом третьего элемента ИЛИ, восьмой , двенадцатый, четырнадцатый, п тнадцатый информационные входы второго коммутатора подключены к выходу четвертого элемента ИЛИ, шестнадцатый информационный вход второго коммутатора подключен к выходу п того элемента ИЛИ, входы шестого элемента ИЛИ подключе ны к выходам первого и второго коммутаторов, а выход вл етс выходом устройства.9U2.Фиг.У
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874344300A SU1499488A1 (ru) | 1987-12-15 | 1987-12-15 | Пороговое логическое устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874344300A SU1499488A1 (ru) | 1987-12-15 | 1987-12-15 | Пороговое логическое устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1499488A1 true SU1499488A1 (ru) | 1989-08-07 |
Family
ID=21342592
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874344300A SU1499488A1 (ru) | 1987-12-15 | 1987-12-15 | Пороговое логическое устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1499488A1 (ru) |
-
1987
- 1987-12-15 SU SU874344300A patent/SU1499488A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1499488A1 (ru) | Пороговое логическое устройство | |
SU1437853A1 (ru) | Ячейка однородной среды | |
SU1531210A1 (ru) | Мажоритарный элемент "4 или более из 7 | |
SU686146A1 (ru) | Многофункциональный логический элемент | |
SU1633488A1 (ru) | Пороговое логическое устройство | |
SU1448406A1 (ru) | Мажоритарный элемент | |
SU1432497A1 (ru) | Устройство дл ввода информации | |
SU1495990A1 (ru) | Многофункциональный логический модуль | |
SU864562A1 (ru) | Коммутирующее устройство | |
SU1302269A2 (ru) | Универсальна логическа чейка | |
SU1193657A1 (ru) | Многофункциональный логический модуль | |
SU932484A1 (ru) | Устройство дл сравнени чисел | |
SU1324106A1 (ru) | Г-триггер | |
RU2199774C1 (ru) | Программируемое устройство для управления электроприводами, электронными ключами и сигнализацией | |
SU1277379A1 (ru) | Многофункциональный логический элемент | |
SU1196845A1 (ru) | Универсальна логическа чейка | |
RU2020555C1 (ru) | Многофункциональный логический модуль | |
SU1089550A1 (ru) | Устройство дл дискретного управлени | |
SU705437A1 (ru) | Многозначный элемент многофункциональный | |
SU507945A1 (ru) | Многостабильна пересчетна схема | |
SU1598167A1 (ru) | Синхронный двоичный счетчик | |
SU1636844A1 (ru) | Устройство дл сложени и вычитани чисел по модулю | |
SU1615807A1 (ru) | Параллельный асинхронный регистр на МДП-транзисторах | |
SU1501034A1 (ru) | Многофункциональный логический модуль | |
SU1536509A1 (ru) | Преобразователь кодов |