SU1497734A1 - Analog signal switch - Google Patents
Analog signal switch Download PDFInfo
- Publication number
- SU1497734A1 SU1497734A1 SU874339051A SU4339051A SU1497734A1 SU 1497734 A1 SU1497734 A1 SU 1497734A1 SU 874339051 A SU874339051 A SU 874339051A SU 4339051 A SU4339051 A SU 4339051A SU 1497734 A1 SU1497734 A1 SU 1497734A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- transistor
- transistors
- output
- emitter
- collector
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Abstract
Изобретение относитс к импульсной технике и может быть использовано в системах коммутации аналоговых и цифровых сигналов. Целью изобретени вл етс повышение затухани передачи сигнала в выключенном состо нии коммутатора. Цель достигаетс путем введени МДП-транзистора 5 соответствующего типа проводимости, включенного между эмиттерами транзисторов 1 и 2 дифференциальной пары, причем подложка этого МДП-транзистора включена в цепь источника тока на транзисторе 3 дифференциального усилител , а затвор подключен к инвертирующему выходу управл ющего каскада на транзисторе 4. Увеличение затухани достигаетс благодар разрыву цепи передачи входного сигнала между эмиттерами транзисторов 1 и 2 дифференциальной пары. Устройство содержит, кроме того, два выходных транзистора 6 и 7, два диода 8 и 9 и семь резисторов 10-16. Входна 17, выходна 18 шины и шина управлени 19 подключены соответственно к базам первого 1, второго 2 и четвертого 4 транзисторов. 1 ил.The invention relates to a pulse technique and can be used in switching systems for analog and digital signals. The aim of the invention is to increase the attenuation of the signal transmission in the off state of the switch. The goal is achieved by introducing the MOSFET 5 of the appropriate type of conductivity connected between the emitters of the transistors 1 and 2 of the differential pair, the substrate of this MIS transistor being connected to the current source circuit of the transistor 3 of the differential amplifier, and the gate is connected to the inverting output of the control stage at the transistor 4. The increase in attenuation is achieved by breaking the input signal between the emitters of transistors 1 and 2 of the differential pair. The device also contains two output transistors 6 and 7, two diodes 8 and 9 and seven resistors 10-16. Input 17, output 18 bus and control bus 19 are connected respectively to the bases of the first 1, second 2 and fourth 4 transistors. 1 il.
Description
Эмиттер второго вьпсодного транзистора 7 соединен с коллектором первого выходного транзистора 6 и подключен к выходной шине 18, а коллектор через седьмой резистор 16 соединен с второй шиной 21 питани , к которой через третий резистор 12 подключен эмиттер треть его транзистора 3, а через четвертый резистор 13 - катод второго диода 9, анод которого соединен с эмиттером первого 1 и базой третьего 3 транзисторов.The emitter of the second transistor 7 is connected to the collector of the first output transistor 6 and connected to the output bus 18, and the collector via the seventh resistor 16 is connected to the second power bus 21, to which a third of its transistor 3 is connected via the third resistor 12 and the fourth resistor 13 - the cathode of the second diode 9, the anode of which is connected to the emitter of the first 1 and the base of the third 3 transistors.
Эмиттеры первого 1 и второго 2 транзисторов соединены между собой через МДП-транзистор 5, затвор которого подключен к коллектору четвертого транзистора 4, а подложка - к коллектору третьего транзистора 3. Эмиттер второго транзистора 2 соединен также с базой второго выходного транзистора 7.The emitters of the first 1 and second 2 transistors are interconnected through a MIS transistor 5, the gate of which is connected to the collector of the fourth transistor 4, and the substrate to the collector of the third transistor 3. The emitter of the second transistor 2 is also connected to the base of the second output transistor 7.
входную шину 17. Такое состо ние устройства соответствует включенному состо нию коммутатора .input bus 17. This device state corresponds to the switched on state of the switch.
В закрытом состо нии коммутатора на 1аину 19 управлени поступает сигнал, запирающий четвертый транзистор 4. При этом закрываютс также третий транзистор 3 и МДП-транзистор 5, так как на его затвор подаетс напр жение, равное напр жению на на первой шине 20 питани . Поэтому эмиттеры первого 1 и второго 2 транзисторов оказываютс изолированными один от другого хот бы одним р-п- переходом МДП-транзистора 5.In the closed state of the switch, the signal that locks the fourth transistor 4 is applied to the 1st control 19. This also closes the third transistor 3 and the MOS transistor 5, since its gate is supplied with a voltage equal to the voltage on the first power bus 20. Therefore, the emitters of the first 1 and second 2 transistors turn out to be isolated from one another by at least one pn-junction of a MOS transistor 5.
Первый 6 и второй 7 выходные транзисторы при этом также закрываютс , обеспечива отключенное состо ние выходной шины 18 от обеих шин 20 и 21 питани .The first 6 and second 7 output transistors in this case are also closed, providing a disconnected state of the output bus 18 from both the power supply buses 20 and 21.
5five
По.пожительиии эффект пт исполь-- зовани мзобретоии обусловлен тем, что ву.одно1 1 сигнал, проникающи на эмиттер гсрвог о транзистора 1 , в выходной каскад и на выходную шину 18 не ноступает благодар разрьгоу цепи с помощью МЛП-тран истора, чем и обеспечиваетс увеличение затухании в выключенном состо нии.The effect of using the device is due to the fact that a single-1 signal that penetrates the emitter of the transistor 1, into the output stage and the output bus 18 does not arrive due to the opening of the circuit through the MLP transistor, and provides an increase in attenuation in the off state.
Лормула изобретени Lormula invention
Коммутатор аналоговых сигналов, содержарщй четыре транзистора, два выходных транзистора, два диода и семь резисторов, причем базы первого и второго транзисторов подключены к входной и выходной гаинам соответственно , а база четвертого транзистора - к шине управлени , коллекторы второго и четвертого транзисторов и эмиттер первого выходного транзистора подключены соответственно через второй, п тый и шестой резисторы к первой шине питани , котора The switchboard of analog signals contains four transistors, two output transistors, two diodes and seven resistors, with the bases of the first and second transistors connected to the input and output cables, respectively, and the base of the fourth transistor to the control bus, collectors of the second and fourth transistors and emitter of the first output transistors are connected respectively via the second, fifth and sixth resistors to the first power bus, which
00
773Д773D
через первый резистор соединена с бтой первого выходного транзистора и с анодом первого диода , катод которого соединен с коллектором первого транзистора, эмиттер второго транзистора соединен с базой второго выходного т-ранзнстора, эмиттер которого соединен п коллектором первого выходного транзистора и подключен к выходной шине, а коллектор через седьмой резистор подключен к вто1юй шине питани , котора через третий резистор св зана с эмиттерог третьего транзистора, а через четвертый резистор - с катодом второго диода, анод которого подключен к базе третьего и эмиттеру четвертого транзисторов , отличающийс тем, что, с целью увеличени затухани в выключенном состо нии, в него введен МДП-транзистор, токовые электроды которого подключи I-I к эмиттерам, соответственно первого и второго транзисторов , затвор - к коллектору четвертого , а подложка - к коллектору третьего транзисторов.through the first resistor is connected to the first output transistor byte and to the anode of the first diode, the cathode of which is connected to the collector of the first transistor, the emitter of the second transistor is connected to the base of the second output t-runner, the emitter of which is connected to the collector of the first output transistor and connected to the output bus, and the collector is connected via the seventh resistor to the second power bus, which is connected via the third resistor to the emitter of the third transistor, and through the fourth resistor to the cathode of the second diode, the anode of which It is connected to the base of the third and to the emitter of the fourth transistor, characterized in that, in order to increase the attenuation in the off state, a MIS transistor is inserted in it, the current electrodes of which connect II to the emitters of the first and second transistors, respectively, the fourth , and the substrate - to the collector of the third transistor.
5five
00
5five
Составитель В.Лементуев Редактор А.Маковска Техред А.КравчукCompiled by V. Lementuyev Editor A. Makovska Tehred A. Kravchuk
Заказ 4456/55Order 4456/55
Тираж 884Circulation 884
ВНИИПИ Государственного комитета по изобретени м и открыти м при ГКНТ СССР 113035, Москва, Ж-35, Раушска наб., д. 4/5VNIIPI State Committee for Inventions and Discoveries at the State Committee on Science and Technology of the USSR 113035, Moscow, Zh-35, Raushsk nab. 4/5
Корректор И.Горна Corrector I.Gorn
ПодписноеSubscription
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874339051A SU1497734A1 (en) | 1987-12-04 | 1987-12-04 | Analog signal switch |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874339051A SU1497734A1 (en) | 1987-12-04 | 1987-12-04 | Analog signal switch |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1497734A1 true SU1497734A1 (en) | 1989-07-30 |
Family
ID=21340484
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874339051A SU1497734A1 (en) | 1987-12-04 | 1987-12-04 | Analog signal switch |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1497734A1 (en) |
-
1987
- 1987-12-04 SU SU874339051A patent/SU1497734A1/en active
Non-Patent Citations (1)
Title |
---|
- Авторское свидетельство СССР № 832721, кл. Н 03 К 17/60, 1975. Авторское свидетельство СССР № 1121779, кл. Н 03 К 17/60, 1983. ,(54) КОММУТАТОР АНАЛОГОВЫХ СИГНАЛОВ 57) Изобретение относитс к импульсной технике и может быть использовано в системах коммутации аналоговых и цифровых сигналов. Целью изобретени вл етс повышение затухани передачи сигнала в выключенном состо нии коммутатора. Цель достигаетс путем введени МДП-транзистора 5 со.ответствующего типа проводимости, включенного между миттерами транзисторов 1 и 2 дифференциальной пары, причем подложка этого МДП-транзистора включена в цепь источника тока на транзисторе 3 дифференциального усилител , а затвор подключен к инвертирующему выходу управл ющего каскада на транзисторе 4,Увеличение затухани достигаетс благодар разрыву цепи передачи входного сигнала между эмиттерами транзисторов 1 и 2 дифференциальной пары. Устройство содержит, кроме того, два выходных транзистора 6 и 7, два диода 8 и 9 и семь резисторов 10-16. Входна 17, выход * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4713600A (en) | Level conversion circuit | |
US4798983A (en) | Driving circuit for cascode BiMOS switch | |
KR930007794B1 (en) | Circuit arrangement operable for mos fet connected to source | |
US4006365A (en) | Exclusive or integrated logic circuits using complementary MOSFET technology | |
JPS58119232A (en) | Signal generating circuit | |
GB1325882A (en) | Integrated transistorised buffer circuits for coupling a low output impedance driver to a high input impedance load | |
SU1497734A1 (en) | Analog signal switch | |
US4568834A (en) | High voltage solid state multiplexer | |
US4829200A (en) | Logic circuits utilizing a composite junction transistor-MOSFET device | |
WO1988005228A1 (en) | Ttl compatible cmos input circuit | |
TW353165B (en) | Temperature detecting circuit | |
US4536665A (en) | Circuit for converting two balanced ECL level signals into an inverted TTL level signal | |
US5689197A (en) | BIMOS-type current switch apparatus | |
US3467836A (en) | Bilateral electronic switching circuit employing light-sensitive control element and fet input | |
SU1193793A1 (en) | Switching device for analog signals | |
SU1208601A1 (en) | Analog switch | |
SU1274146A1 (en) | Electronic switch | |
SU1598152A1 (en) | Transistor relay | |
SU1725384A1 (en) | Tristable analog commutator | |
SU1309301A1 (en) | Method of matching levels of transistor-transistor logic and emitter-coupled logic | |
SU1370775A1 (en) | Device for controlling leds | |
SU1305827A1 (en) | Two-step power amplifier | |
SU1056464A1 (en) | Multichannel switching device | |
SU1385288A1 (en) | Analog switch | |
KR930003225B1 (en) | Plc input unit |