SU1468430A3 - Устройство дл регулировани трехфазного напр жени - Google Patents

Устройство дл регулировани трехфазного напр жени Download PDF

Info

Publication number
SU1468430A3
SU1468430A3 SU853884947A SU3884947A SU1468430A3 SU 1468430 A3 SU1468430 A3 SU 1468430A3 SU 853884947 A SU853884947 A SU 853884947A SU 3884947 A SU3884947 A SU 3884947A SU 1468430 A3 SU1468430 A3 SU 1468430A3
Authority
SU
USSR - Soviet Union
Prior art keywords
output
phase
voltage
input
pulse
Prior art date
Application number
SU853884947A
Other languages
English (en)
Inventor
Крача Ион
Лапедату Елена
Маринете Лучиан
Лазареску Эмиль
Original Assignee
Институтул Де Церцетаре Стиинтифика Си Инжинерие Технологица Центру Индустриа Электротехника (Инопредприятие)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институтул Де Церцетаре Стиинтифика Си Инжинерие Технологица Центру Индустриа Электротехника (Инопредприятие) filed Critical Институтул Де Церцетаре Стиинтифика Си Инжинерие Технологица Центру Индустриа Электротехника (Инопредприятие)
Application granted granted Critical
Publication of SU1468430A3 publication Critical patent/SU1468430A3/ru

Links

Landscapes

  • Control Of Electrical Variables (AREA)

Abstract

Изобретение относитс  к электро- ,технике. Цель изобретени  - улучшение динамических характеристик и формы выходного напр жени . Регулирование напр жени  осуществл етс  изменением г & целого числа периодов, на которые тиристоры 1, 3 и 5 подключают источник переменного напр жени  к нагрузке 29. Трансформатор 7, индикаторы 8-10 и ждущие мультивибраторы 11-13 формируют импульсы при перемене пол рности соответствующей фазы от отрицательного к положительному значению , которыми синхронизируетс  момент включени  тиристоров 1, 3 и 5. Формирователь управл ющих импульсов из делител  20 частоты, формировател  21 и компаратора 22 определ ет число периодов, на которое включаютс  тиристоры 1, 3 и 5. Дополнительна  схема 25 совпадени , дополнительный ждущий мультивибратор 24, трансформаторы 37.и 38 тока и пороговое устройство 29 обеспечивает включение каждой фазы в каждом цикле регулировани  на одинаковое число периодов, за счет чего достигаетс  поставленна  цель. 2 ил. О) с . а ос &о см Фиа.1

Description

Изобретение относитс  к электротехнике и может быть .использовано в автоматических устройствах дл  регулировани  температуры и давле- ни  или в электросварочном оборудовании .
Цель изобретени  - улучшение динамических характеристик и формы выходного напр жени .
На фиг.1 показана блок схема устройства; на фиг.2 - диаграмма сигналов на элементах устройства.
Устройство состоит из тиристора 1, которьш включаетс  встречно-парал- лельно диоду 2, располагаемому между фазой R и одним из выводов трехфазной нагрузки; тиристора 3, которьш включаетс  встречно-параллельно диоду 4, располагаемому между фазой S и вто- рым выводом трехфазной нагрузки; тиристора 5, которьш включаетс  встречно-параллельно диоду 6; располагаемому между фазой Т и третьим выводом трехфазной нагрузки.
Управл ющие импульсы дл  тиристоров 1, 3 и 5 сцнхронизированы сигналами , блока синхронизации, на входе которого включен синхронизирующий трансформатор 7, св занный выходами с индикаторами 8-10 смены пол рности от отрицательного к положительному значению, выходы которых св заны с входами соответствующих ждущих мультивибраторов 11-13, соединенных с первыми входами схем 14-16 совпадени . Блок синхронизации содержит таже трансформатор 17, индикатор 18 смены пол рности от отрицательного к положительному значению и ждущий мультивибратор 19.
Формирователь управл ющих импульсов выполнен в виде последовательно соединенных делител  20 частоты,
формировател  21 пилообразного нап- р жени  и компаратора 22.
Напр жение управлени  снимаетс  с управл ющего потенциометра 23. Распределитель импульсов содержит также ждущий мультивибратор 24 и схему 25 совпадени , к одному из входов которой подключен выход логической схемы НЕ 26. Согласующие бло ки содержат импульсные усилитель 27 и трансформатор 28. К выводам 29 дл  подключени  нагрузки подключен измерительный трансформатор 30, свзанный через выпр митель 31, пороговую схему 32 с входами распредел
тел  импульсов. Согласующие блоки содержат также импульсные усилители 33 и 34 и импульсные трансформаторы 35 и 36. В устройстве предусмотрена схема защиты от перегрузки на трансформаторах 37 и 38 тока и пороговой схемы 39.
Когда напр жени  фаз R, S, Т проход т через нуль, индикаторы 8-10, имеющие очень высокий переключающийс  коэффициент усилений, и ждущие мультивибраторы 11-13 формируют положительные импульсы.
Импульсы, генерируемые ждущими мультивибраторами 11-13, подаютс  на первый вход схем 14-16.
Когда напр жение между фазами R, S, выдаваемое трансформатором 17, проходит через нуль индикатор 18, имеющий очень высокий переключающий- с  коэффициент усилени , и ждущий мультивибратор 19 генерируют поло- ,жительные импульсы, управл ющие 8-разр дньм делителем 20 частоты.
На выходе формировател  21 получаетс  напр жение 11 , возрастающее линейно за врем  Т (.фиг.2б. Это напр жение подаетс  на вход компаратора 22 вместе с управл ющим сигналом , снимаемым с управл ющего потенциометра 23.
Сигнал с выхода компаратора 22 подаетс  на второй вход схем 14-16 и длительность этого сигнала представл ет врем , в течение которого тиристоры 1, 3 и 5 принимают управл ющие импульсы и 22 (фиг.2в).
Импульс, генерируемьй схемой 16, управл ет ждущим мультивибратором 2 который продлевает длительность им- пу;льсов, воздействие на схемы 14 и 15 и передачу импульсов, соответствующих фазам S и Т. Когда длительность управлени  тиристоров заканчиваетс , длительность задаетс  компаратором 22, последней схемой, на которую подаетс  управление (схема 16, соответствующа  фазе R).
Импульсы, генерируемые ждущим, мультивибратором 19, подаютс  на первый вход схемы 25. Второй вход схемы 25 подсоедин етс  к выходу компаратора 22. Третий вход схемы 25 управл етс  при помощи выхода логической схемы НЕ 26, обеспечивающей передачу импульсов, выдаваемых ждущим мультивибратором 19, на выход схемы 25 только в момент включени , когда напр жение на нагрузке равно нулю и когда имеетс  управл ющее напр жение, воздействующее на компаратор 22..
Импульс, получаемый при таких услови х на выходе схемы 25, управл ет импульсным усилителем 27 и при помощи импульсного трансформатора 28 подаетс  управл ющий импульс к тиристору 1.
Этот тиристор находитс  в провод щем состо нии вместе с диодом 4 с момента, когда напр жение фаз R, S проходит через нуль и на нагрузке оказываетс  напр жение, определ емое при помощи измерительного трансформатора 30, вьшр мител  31 и пороговой схемой 32, которые соединены друг с другом последовательно.
Порогова  схема 32 воздействует на схемы 14-16 и блокирует при помощи логической схемы НЕ 26 схему 25
В этом состо нии импульсы, генерируемые жл.ущими мультивибраторами 11-13, передаютс  при помощи схем 14 16 на вход импульсных усилителей 27, З З И 34.
Импульсные трансформаторы 35, 36 и 28 передают импульсы от импульс- ных усилителей 27, 33 и 34 к соответствующим тиристорам 5, 3 и 1.
Таким образом, в .начале управл - етс  только тиристор 1, имеющий импульс , соответствующий прохождению напр жени  через нуль, после этого импульс блокируетс  и тиристоры 1,3 ,и 5 управл ютс  при помощи импульсов , соответствующих прохождению через нуль соответствующих фазных напр жений фаз R, S, Т.
Предусматриваетс  защита от перегрузки , котора  выполн етс  при помощи трансформаторов 37 и 38 тока, управл ющих пороговой схемой 39, котора  имеет выход, подсоединенный к второму входу импульсных усилителе 33, 34 и 27, и блокирует управл ющие импульсы при перегрузке.

Claims (1)

  1. Формула изобретени 
    Устройство дл  регулировани  трехфазного .напр жени , содержащее включенные между выводами дл  подключени  соответствующей фазы источника питани  и нагрузки три ключа, блок синхронизации, входами подключенный к выводам дл  подключени  источника
    Q
    5 0
    5
    Q
    д
    5
    0
    5
    питани , первые три выхода блока синхронизации соединены с входами синхронизации распределени  импульсов , а его четвертьй выход соединен со счетным входом делител  частоты в виде двоичного счетчика, выход которого соединен с входом формирова- тел  управл ющих импульсов, св занного выходом с управл ющим входом распределител  импульсов, выходы которого через соответствующие согласующие блоки соединены с выводами управлени  ключей, отличающеес  тем, что, с целью улучшени  динамических характеристик и улучшени  формы выходного напр жени , каждый из ключей выполнен в виде встречно-параллельно включенных диода и тиристора, блок синхронизации содержит три датчика фазных напр жений и датчик напр жени  между первой и второй фазой, входы которых  вл ютс  входами блока синхронизации, включенные последовательно соответствующему датчику, четыре индикатора смены пол рности напр жени  от отрицательного к положительному значению и четыре ждущие мультивибратора , выходы которых  вл ютс  соответствующими выходами блока синхронизации , формирователь управл ющих им--. пульсов выполнен в виде последовательно соединенных формировател  пилообразного напр жени , выходом соединенного с первым входом компаратора , к второму входу которого подключен выход управл ющего потенциометра , на вход которого подключено напр жение управлени , при этом выход компаратора  вл етс  выходом формировател  управл ющих импульсов, распределитель импульсов выполнен в виде трех схем совпадени , первые входы каждой из которых  вл ютс  входами синхронизации, вторые объединены и соединены с управл ющим- входом распределител  импульсов, а каждьй из выходов формирует соответствующий выход распределител  импульсов , каждый из согласующих блоков содержит последовательно соединенные импульсный усилитель, вход которого  вл етс  входом согласуюп1его блока и импульсный трансформатор, выход которого  вл етс  выходом согласующего блока, кроме того, введены дополнительный ждущий мультивибратор, дополнительна  схема совпадени  и
    последовательно соединенные выпр митель , порогова  схема и логическа  схема НЕ, при этом выход логической схемы НЕ соединен с первым входом дополнительной схемы совпадени , второй и третий входы которой .соединены соответственно с выходом, компаратора и выходом делител  частоты , вход выпр мител  соединен с выводом дл  подключени  нагрузки, вход дополнительного ждущего мульти 8430
    вибратора соединен с выходом схемы совпадени , св занной с первой фазой, а его выход соединен с выходом компаратора, выход дополнительной схемы совпадени  соединен с введенным дополнительным выходом импульсного усилител , св занного с первой фазой, выход пороговой схемы сое- 10 динен с введенными объединенньми дополнительными входами схем совпадени  распределител  импульсов.
    и.
    21
    9u8.2
    Редактор П.Гереши
    Составитель И.Головинова Техред Л.Сердюкова
    Заказ 1221/59
    Тираж 645
    ВИНИЛИ Государственного комитета по изобретени м и открыти м при ГКНТ СССР 113035, Москва, Ж-35, Раушска  наб., д. А/5
    t
    I f
    Корректор М.Шаропш
    Подписное
SU853884947A 1984-04-24 1985-04-24 Устройство дл регулировани трехфазного напр жени SU1468430A3 (ru)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RO114363A RO86933B1 (ro) 1984-04-24 1984-04-24 Metoda pentru reglarea puterii electrice pentru sisteme trifazate si variator static de putere trifazata

Publications (1)

Publication Number Publication Date
SU1468430A3 true SU1468430A3 (ru) 1989-03-23

Family

ID=20114804

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853884947A SU1468430A3 (ru) 1984-04-24 1985-04-24 Устройство дл регулировани трехфазного напр жени

Country Status (3)

Country Link
CA (1) CA1266089A (ru)
RO (1) RO86933B1 (ru)
SU (1) SU1468430A3 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 596930, кл. G 05 F 1/66, 1976. *

Also Published As

Publication number Publication date
RO86933B1 (ro) 2002-06-28
CA1266089A (en) 1990-02-20

Similar Documents

Publication Publication Date Title
US3512067A (en) Speed regulation of asynchronous three-phase motors
GB1352881A (en) Cycloconverters
US3667027A (en) Inverter circuit with stabilized frequency under all load conditions
SU1468430A3 (ru) Устройство дл регулировани трехфазного напр жени
US3597580A (en) Controlled rectifier arc welding supply having improved positive firing characteristics
US3155891A (en) Regulator for electrodynamic power system with current limitation
US3584186A (en) Direct current power supply with adjustable inductance control
GB1282455A (en) Rectifier controlled apparatus for an a.c. generator excitation system
US3806792A (en) Parallel inverter with saturable reactor current control
US3390321A (en) Poly-phase regulated rectifier
US3183376A (en) Rectifier circuit for periodic reverse power supplies
GB1395743A (en) Conversion systems
US3879651A (en) Undulator
US3825812A (en) Rectifier bridge silicon controlled rectifier trigger circuit
US2776399A (en) Welding system
US3305757A (en) Power inverting network utilizing thyratronic switches controlled by a saturable transformer
SU513349A1 (ru) Устройство регулировани напр жени трансформатора
US3526789A (en) Pulse producing system
GB1424706A (en) Menas for measuring delay nagle in a static electrical converter
SU1529190A1 (ru) Устройство автоматического регулировани напр жени (тока)
SU851636A1 (ru) Устройство дл зар да аккумул тор-НОй бАТАРЕи АСиММЕТРичНыМ TOKOM
US3406329A (en) Parallel inverter with rapid response time to changes in pulse durations
SU561272A1 (ru) Способ фазового управлени преобразователем частоты
SU951634A1 (ru) Способ управлени тиристорным инвертором напр жени
SU1434416A1 (ru) Импульсный регул тор мощности переменного тока