SU1436272A1 - Устройство дл зар да накопительного конденсатора - Google Patents

Устройство дл зар да накопительного конденсатора Download PDF

Info

Publication number
SU1436272A1
SU1436272A1 SU853995325A SU3995325A SU1436272A1 SU 1436272 A1 SU1436272 A1 SU 1436272A1 SU 853995325 A SU853995325 A SU 853995325A SU 3995325 A SU3995325 A SU 3995325A SU 1436272 A1 SU1436272 A1 SU 1436272A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
thyristor
transistor
zener diode
threshold unit
Prior art date
Application number
SU853995325A
Other languages
English (en)
Inventor
Рюрик Дмитриевич Шмонин
Виталий Иосифович Иванов
Original Assignee
Центральное технико-конструкторское бюро Министерства речного флота РСФСР
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Центральное технико-конструкторское бюро Министерства речного флота РСФСР filed Critical Центральное технико-конструкторское бюро Министерства речного флота РСФСР
Priority to SU853995325A priority Critical patent/SU1436272A1/ru
Application granted granted Critical
Publication of SU1436272A1 publication Critical patent/SU1436272A1/ru

Links

Landscapes

  • Circuit Arrangement For Electric Light Sources In General (AREA)

Abstract

Изобретение относитс  к импульсной технике и может -быть использовано дл  питани  светоимпульсных ламп. Цель изобретени  - повышение КПД достигаетс  за счет обеспечени  посто нного действующего значени  тока зар да и изменени  угла включени  тиристора. На чертеже показаны резисторы, вьшр митель 1, подключенный через трансформатор 2 к сети питани , вьшоды 3,4,5 и 7, тиристор 6, формирователь 8 управл ющих импуль:- сов, пороговый блок 9, содержащий первьш 10 и второй 11 транзисторы, стабилитроны 12 и 16, дополнительный конденсатор 17, вьшоды 18, I9 и 20 блока 9, накопительный конденсатор 21. Формирователь 8 выполнен в виде тиристорного оптрона, фототиристор 22 которого включен мезвду анодом и управл ющим электродом тиристора б, а светодиод включен последовательно и согласованно в коллекторную цепь транзистора 11. 1 з.п. ф-лы, 1 ил. S (Л

Description

00 О)
ьо to
11
Изобретение относитс  к импульсной технике и может быть использовано дл  питани  светоимпульсных ламп.
Цель изобретени  - повышение КПД устройства за счет обеспечени  посто нного действующего значени  то- ка зар да путем изменени  угла включени  тиристора.
На чертеже представлена принци- пиальна  электрическа  схема устройства .
Устройство содержит выпр митель 1 подключенный входом через трансфор
матор 2 к сети переменного тока, пер- |з равного разности напр жени  на вывым выходным вьшодом 3 - к первому выходному выводу 4 устройства, а вторым выходным выводом 5 через тиристор б - к второму выходному выводу 7 устройства, формирователь 8 управл ющих импульсов, выход которого подключен к входу тиристора 6, а вход - к выходу порогового блока 9, содержащего первый 1 О и второй 11 транзисторы, первый стабилитрон .12, включенный в базовута цепь транзисто- .ра 10 и резисторы 13-15. Второй ста- бьшитрон 16 включен последовательно-, с дополнительным конденсатором 17 между вьшодани 3 и 5. Первый вьшод 18 блока 9 через первый резистор 13 подключен к базовой цепи транзистора 10 и соединен с выходным вьшодом 7, второй вьшод 19 блока 9 соединен с эмиттерами транзисторов 10 и 11 и присоединен к выводу 5 вьшр - мител  1, а третий вьшод 20 блока 9 подключен через второй резистор 14 к коллекторной цепи транзистора 11, через третий резистор 15 - к точке соединени  коллектора транзистора 10 и базе транзистора 11 и присоединен к средней точке цепи из последовательно включенных стабилитрона 16 и ковденсатора 17.
Между выходными вьгоодами 4 и 7 включен накопительньй конденсатор 21.,
Формирователь 8 выполнен в виде тиристорного оптрона, фототиристор 22 которого включен между анодом и управл ющим электродом тиристора 6., а светодиод 23 включен последовательно и согласно в коллекторную цепь транзистора 11.
Напр жение стабилитрона 16 выбираетс  настолько меньше амплитудь напр жени  на выходе вьшр мител  1 , чтобы их разность была достаточной
20
25
30
35
40
45
50
55
ходе выпр мител  1 и напр жени  ста билизации стабилитрона 16, Транзисторы 10 и 11 блока 9 получают питание , но фототиристор 22 и тиристор остаютс  в закрытом состо нии, так как напр жение между анодом и катодом тиристора 6 больше напр жени  стабилизации стабилитрона 12, в результате чего.транзистор 10 открыт, а транзистор И закрыт. Это состо ние сохран етс  до момента, когда напр жение между анодом и катодом т ристора 6 становитс  несколько мень шим напр жени  стабилизации стабили трона 12, и он запираетс . При этом запираетс  транзистор 10, а транзис тор 11 открываетс . Через светодиод 23 проходит ток, фототиристор 22 о крываетс , отпира  тиристор 6, в ре зультате чего накопительный конденсатор 21 зар жаетс  до напр жени , равного примерно напр жению стабилизации стабилитрона 12.
Нагрузка транзистора 11 (светодиод 23 и резистор 14)  вл етс  низ коомной, поэтому при отпирании тран зистора 11 конденсатор 17 быстро разр жаетс .
В следующие полупериоды процессы повтор ютс . С каждым полупериодом напр жение на конденсаторе 2 увеличиваетс  на величину, равную примерно напр жению стабилизации стабилитрона 12.
Зар д и разр д конденсатора в каждый полупериод исключает возможность отпирани  тиристора 6 на восход щей ветви кривой выходного напр жени  вьтр мител  1 .
Устройство может использоватьс , когда отношение периода зар да накопительного Конденсатора 21 к периоду сети переменного тока велико (дес тки и более). Чем больше это
дл  работы блока 9 на транзисторах 10 и 11.
Устройство работает следующим образом .
В первый полупериод, пока мгновенное значение напр жени  на выходе выпр мител  1 меньше напр жени  стабилизации стабилитрона 16 j напр жение на конденсаторе 17, а еле- довательно, и напр жение питани  блока 9 равны нулю. Фототиристор 22 и тиристор 6 закрыты. Затем конденсатор 17 зар жаетс  до напр жени .
0
5
0
5
0
5
0
5
ходе выпр мител  1 и напр жени  стабилизации стабилитрона 16, Транзисторы 10 и 11 блока 9 получают питание , но фототиристор 22 и тиристор 6 остаютс  в закрытом состо нии, так как напр жение между анодом и катодом тиристора 6 больше напр жени  стабилизации стабилитрона 12, в результате чего.транзистор 10 открыт, а транзистор И закрыт. Это состо ние сохран етс  до момента, когда напр жение между анодом и катодом ти- ристора 6 становитс  несколько меньшим напр жени  стабилизации стабилитрона 12, и он запираетс . При этом запираетс  транзистор 10, а транзистор 11 открываетс . Через светодиод 23 проходит ток, фототиристор 22 открываетс , отпира  тиристор 6, в результате чего накопительный конденсатор 21 зар жаетс  до напр жени , равного примерно напр жению стабилизации стабилитрона 12.
Нагрузка транзистора 11 (светодиод 23 и резистор 14)  вл етс  низ- коомной, поэтому при отпирании транзистора 11 конденсатор 17 быстро разр жаетс .
В следующие полупериоды процессы повтор ютс . С каждым полупериодом напр жение на конденсаторе 2 увеличиваетс  на величину, равную примерно напр жению стабилизации стабилитрона 12.
Зар д и разр д конденсатора в каждый полупериод исключает возможность отпирани  тиристора 6 на восход щей ветви кривой выходного напр жени  вьтр мител  1 .
Устройство может использоватьс , когда отношение периода зар да накопительного Конденсатора 21 к периоду сети переменного тока велико (дес тки и более). Чем больше это
отношение, тем меньше ток зар да и тем выше КПД устройства.

Claims (2)

1. Устройство дл  зар да накопи- тельного конденсатора, содержащее вьтр митель, подключенный входом через трансформатор к сет м переменного тока, первым выходным выводом к йервому выходному вьшоду устройства , а вторым выходным вьшодом через тиристор к второму выходному выводу устройства, дополнительный конденсатор , формирователь управл ющих импульсов, выход которого подключен к входу тиристора, а вход - к выходу порогового блока, содержащего первый и второй транзисторы, первый стабилитрон и три резистора, первый вывод порогового блока через первый резистор подключен к базовой цепи первого транзистора, второй вывод порогового блока соединен с эмиттерами первого и второго транзисторов а третий вывод порогового блока подключен через второй резистор к коллекторной цепи второго транзистора и через третий резистор к точке соединени  коллектора первого и базы второго транзисторов, отличающеес  тем, что, с целью повышени  КПД, введен второй стабилитрон , включенный последовательно с дополнительным конденсатором между первым и вторым выходными выводами вьшр мител , первый стабилитрон включен в базовую цепь первого транзистора, первый вьгоод порогового блока соединен с вторым выходным выводом устройства, второй вывод порогового блока соединен с вторым выходным вьшодом выпр мител , а третий вьшод порогового блока соединен со средней точкой цепи из последовательно включенных второго стабилитрона и дополнительного конденсатора .
2. Устройство по п. 1, отличающеес  тем, что формирователь управ д ющих импульсов выполнен в виде тиристорного оптрона, фототиристор которого включен между анодом и управл ющим электродом тиристора , а светодиод включен последовательно и согласно в коллекторную цепь второго транзистора.
SU853995325A 1985-12-25 1985-12-25 Устройство дл зар да накопительного конденсатора SU1436272A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853995325A SU1436272A1 (ru) 1985-12-25 1985-12-25 Устройство дл зар да накопительного конденсатора

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853995325A SU1436272A1 (ru) 1985-12-25 1985-12-25 Устройство дл зар да накопительного конденсатора

Publications (1)

Publication Number Publication Date
SU1436272A1 true SU1436272A1 (ru) 1988-11-07

Family

ID=21211918

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853995325A SU1436272A1 (ru) 1985-12-25 1985-12-25 Устройство дл зар да накопительного конденсатора

Country Status (1)

Country Link
SU (1) SU1436272A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент US № 3750005, кл. 321-18, 1971. Белостоцкий Б.Р. и др. Основы лазерной техники.- Советское радио, 1972, рис. 4,96 и 4.11. *

Similar Documents

Publication Publication Date Title
KR840009024A (ko) 개스방전 램프용 제어회로
SU1436272A1 (ru) Устройство дл зар да накопительного конденсатора
US4899086A (en) Electroluminescence light emission apparatus
US5841238A (en) Dimmer protection for compact fluorescent
SU1324085A2 (ru) Устройство дл включени параллельно соединенных тиристоров
SU1091309A2 (ru) Генератор импульсов
SU955541A1 (ru) Устройство дл освещени
SU1019416A1 (ru) Стабилизированный источник питани
CN217849720U (zh) 恒流宽范围无频闪可拨码选电流led调光电源
SU1015468A1 (ru) Устройство дл переключени нагрузки
SU1436234A1 (ru) Регулируемый преобразователь переменного напр жени в переменное
SU1241385A1 (ru) Транзисторный инвертор
SU1293809A1 (ru) Преобразователь переменного напр жени в посто нное
SU1089741A1 (ru) Преобразователь переменного напр жени в посто нное
SU1390791A1 (ru) Импульсный модул тор
SU402127A1 (ru) Преобразователь постоянного напряжения в переменное
SU1166295A1 (ru) Ключ переменного тока
SU1757087A1 (ru) Формирователь импульсов
SU1272487A1 (ru) Формирователь бипол рных импульсов
SU1177511A1 (ru) Искробезопасный блок питания
SU1410287A1 (ru) Устройство дл освещени
SU1056387A1 (ru) Управл емый ключ
SU1093875A1 (ru) Иллюминационное устройство В.Г.Вохм нина
SU479251A1 (ru) Триггер
SU1564601A1 (ru) Импульсный стабилизатор посто нного напр жени