SU1432697A1 - Устройство дл управлени преобразователем напр жени с защитой - Google Patents

Устройство дл управлени преобразователем напр жени с защитой Download PDF

Info

Publication number
SU1432697A1
SU1432697A1 SU864155726A SU4155726A SU1432697A1 SU 1432697 A1 SU1432697 A1 SU 1432697A1 SU 864155726 A SU864155726 A SU 864155726A SU 4155726 A SU4155726 A SU 4155726A SU 1432697 A1 SU1432697 A1 SU 1432697A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
trigger
control unit
inputs
Prior art date
Application number
SU864155726A
Other languages
English (en)
Inventor
Владимир Сулейманович Левинзон
Сулейман Владимирович Левинзон
Original Assignee
Предприятие П/Я В-8835
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8835 filed Critical Предприятие П/Я В-8835
Priority to SU864155726A priority Critical patent/SU1432697A1/ru
Application granted granted Critical
Publication of SU1432697A1 publication Critical patent/SU1432697A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к электротехнике и может быть использовано дл  защиты преобразователей напр жени . Целью изобретени   вл етс  расширение функциональных в.озможностей и по- вьшение надежности. В паузе между импульсами делител  3 происходит блокировка регистров 4 и 5 сдвига. При по влении логической единицы на выходе делител  3 регистр 4 свдига выдает через врем  Т, сигнал, который поступает на С-вход триггера 10. При наличии на его D-входе уровн  логического нул  на его выходе сигнал ло- гичейкой единицы через элемент ИЛИ 12 поступает на S-вход триггера 8, сигнал логической единицы на выходе которого отключает блок 6 управлени . Регистр 5 сдвига выдает через врем  wave сигнал, который поступает на С-вход триггера 9. При наличии на D-входе триггера 9 уровн  логической р единицы, сигнал с его выхода через элемент ИЛИ ,12 и триггер 8 также отключает блок 6 управлени . 2 ил. S (Л

Description

Изобретение относитс  к электротехнике и может быть использовано дл  защиты преобразователей напр жени  в источниках вторичного электропитани  при сбо х в системе управлени .
Целью изобретени   вл етс  расширение функциональных воэмо шостей и повышение надежности.
На фиг,1 представлена блок-схема устройства; на фиг.2 - временные диаграммы .
Устройство дл  управлени  преобра26972
при по влении Лог. 1 на выходе делител  3.
Длительность управл ющего импуль , с а зависит от р да факторов, таких как величина напр жени  сети, сопротивлени  нагрузки и т.п. Если , то произошел отк.аз элементов блока 6 и напр жение на нагрузке становитс 
JO ниже допустимого уровн . При , напр жение на нагрузке увеличиваетс  выше допустимого значени . Кроме того , в этом случае возможен выход из стро  по мощности ключевых элементов
зователем 1 напр жени  с защитой со- 15 преобразовател  1. Таким образом, выдержит задающий генератор 2, выход . ход управл ющего импульса за пределы, которого подключен,к входам делител  3 частоты, основного 4 и дополнительного 5 регистров сдвига. Выход дели20
тел  3 подключен к входу блока 6 уп- ; равлени  ключевыми элементами преоб- : разовател  1 и через инвертор 7 и I запрещаквдим входам регистров 4 и 5, : установочные входы которьгх, а также i R-входы первого 8 и второго 9 и25
I S-вход третьего 10 триггеров подклю- : чены-к выходу узла 11 пуска, Выкоды регистров 4 и 5 подключаютс  к С-вхо- дам триггеров 9 и 10 соответственно, выходы которых через элемент ИЛИ 12 30 ; подключены к S-входу триггера 8, вы- I х од которого вместе с выходом узла 13 : защиты подключен к блокирующему входу блока 6.
Устройство работает следующим об- 35 . разом.
Задающий генератор 2 через дёли- тель 3 частоты синхронизирует работу блока 6 управлени , котора  управл ет
определ емые работой системы в режиме стабилизации напр жени ,  вл етс  аварийным состо нием преобразовател ,
В паузе между импульсами делител  3 происходит блокировка (сброс всех разр дов в состо ние Лог. О) регистров 4 и 5 сдвига через инвертор. При по влении Лог. 1 на выходе делител  3 регистр 4 сдвига выдает сигнал через врем  Т,„,, который поступает на С-вход триггера 10, При наличии на его D-входе уровн  Лог. О (длительность импульса на вьвсоде блока 6 управлени  Т Т,, ) на его выходе образуетс  уровень Лог. I, который через элемент ИЛИ 12 поступает на S-вход триггера 8, сигнал Лог. 1 на выходе которого отключаетс  блок 6 управлени .
Регистр 5 сдвига выдает сигнал через врем  Тд,.. , который поступает на С-вход триггера 9.
При наличии на D-входе триггера 9
преобразователем 1. Узел 11 пуска придо Уровн  Лог. 1 (длительность импуль- включении устанавливает регистры 4с а на выходе схемы управлени  6
и 5 сдвига и триггеры 8-10 в исходное со.сто ние.
В процессе работы различные длительности управл ющего сигнала посту- з гера 8, сигнал Лог. 1 с выхода копают с выхода блока 6 на кл1сгчевыеторого отключает блок 6 управлени , элементы преобразовател  1, По услови м работы преобразовател  1 напр  и маис на его выходе образуетс  уровень Лог. 1, который через схему ИЛИ 12 поступает на тригСигнал с выхода инвертора 7 поступает на запрещакпще входы регистров 4 и 5 сдвига, .что предотвращает по вление импульсов на их выходе в пау-. 38 работы блока 6 управлени .
жени  длительность импульса управлени  находитс  в пределах -i Тц . . Величины Т„„, и Т,,.„ опре
макс Величины Т„„„ и дел ютс  минимальным и максимальным временем открытого состо ни  ключевых элементов преобразовател  1 дл  поддержани  выходного напр жени  (mm выход шх напр жений при комбинированной обратной св зи) в требуемом диапазоне . Блок 6 формирует единичный сигнал на открывание силовых ключей
преобразовател  1. Таким образом, выход управл ющего импульса за пределы,
определ емые работой системы в режиме стабилизации напр жени ,  вл етс  аварийным состо нием преобразовател ,
В паузе между импульсами делител  3 происходит блокировка (сброс всех разр дов в состо ние Лог. О) регистров 4 и 5 сдвига через инвертор. При по влении Лог. 1 на выходе делител  3 регистр 4 сдвига выдает сигнал через врем  Т,„,, который поступает на С-вход триггера 10, При наличии на его D-входе уровн  Лог. О (длительность импульса на вьвсоде блока 6 управлени  Т Т,, ) на его выходе образуетс  уровень Лог. I, который через элемент ИЛИ 12 поступает на S-вход триггера 8, сигнал Лог. 1 на выходе которого отключаетс  блок 6 управлени .
Регистр 5 сдвига выдает сигнал через врем  Тд,.. , который поступает на С-вход триггера 9.
При наличии на D-входе триггера 9
гера 8, сигнал Лог. 1 с выхода которого отключает блок 6 управлени ,
на его выходе образуетс  уровень Лог. 1, который через схему ИЛИ 12 поступает на триггера 8, сигнал Лог. 1 с выхода которого отключает блок 6 управлени ,
Сигнал с выхода инвертора 7 поступает на запрещакпще входы регистров 4 и 5 сдвига, .что предотвращает по вление импульсов на их выходе в пау-. 38 работы блока 6 управлени .
Так осущест нл етс  контроль длительности импульса управлени  Т, в пределах Т„ Тд,
Таким образом, благодар  введению контрол  блока упраапенн  и узла защиты преобразовател  и выходных цепей осуществл етс  защита при нарушении алгоритма работы блока управлени .

Claims (1)

  1. Формула изобретени 
    Устройство дл  управлени  преобразователем напр жени  с защитой, содержащее блок управпени  ключевыми элементами преобразовател , задающий генератор, подключенный к входу регистра сдвига, узел пуска, выход которого подключен к R-входам двух триггеров и к S-входу третьего триггера , и элемент ИЛИ, отличающеес  тем, что, с целью расширени  функциональных возможностей и повышени  надежности, оно снабжено дополнительным регистром сдвига, исполнительным узлом защиты, инвертоТпин
    J432697
    ром и делителем частоты, вход которого вместе с входом дополнительного регистра сдвига подключен к выходу задающего генератора, а выход - к входу блока управлени  и через ин- вертор - к запрещающим входам основного и дополнительного регистров сдвига, установочные входы которых
    подключены к выходу узла пуска, а выходы - к С-входам второго и третьего триггеров, D-входы которых подключены к выходу блока управлени , а пр мой вькод второго и инверсный выход
    третьего через элемент ИЛИ - к S-входу первого триггера, выход которого вместе с выходом исполнительного узла защиты преобразовател  подключен к блокирующему входу блока управлени .
    Фиэ.2
SU864155726A 1986-10-03 1986-10-03 Устройство дл управлени преобразователем напр жени с защитой SU1432697A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864155726A SU1432697A1 (ru) 1986-10-03 1986-10-03 Устройство дл управлени преобразователем напр жени с защитой

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864155726A SU1432697A1 (ru) 1986-10-03 1986-10-03 Устройство дл управлени преобразователем напр жени с защитой

Publications (1)

Publication Number Publication Date
SU1432697A1 true SU1432697A1 (ru) 1988-10-23

Family

ID=21270748

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864155726A SU1432697A1 (ru) 1986-10-03 1986-10-03 Устройство дл управлени преобразователем напр жени с защитой

Country Status (1)

Country Link
SU (1) SU1432697A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 1005240, кл. Н 02 Н 7/12, 1980. Авторское свидетельство СССР № 1396220, 06.08.86. *

Similar Documents

Publication Publication Date Title
SU1432697A1 (ru) Устройство дл управлени преобразователем напр жени с защитой
RU2208291C2 (ru) Коммутатор напряжения с защитой от перегрузки по току
SU1697138A1 (ru) Фильтр - реле тока
RU1022613C (ru) Устройство для защиты линии электропередачи
RU2011261C1 (ru) Устройство комбинированной защиты и контроля преобразователя напряжения
SU1522345A2 (ru) Устройство дл управлени и защиты преобразовател
SU474762A1 (ru) Фазоуказатель
SU1621012A1 (ru) Стабилизатор напр жени
SU1473049A1 (ru) Источник питани с бестрансформаторным входом
RU2647699C2 (ru) Устройство для управления и защиты силового ключа
SU811442A2 (ru) Стабилизированный конвертор
SU1257845A1 (ru) Синтезатор частоты
SU674622A2 (ru) Коммутатор
SU915228A1 (ru) Способ защиты инвертора напряжения от токовой перегрузки 1
SU1700541A1 (ru) Источник опорного напр жени
SU1201821A2 (ru) Стабилизированный преобразователь напр жени с защитой
SU1702539A1 (ru) Импульсный частотно-фазовый детектор
SU1432658A1 (ru) Устройство дл защиты преобразовател напр жени
RU1810951C (ru) Устройство дл пуска и защиты многоканального источника электропитани
SU1332521A1 (ru) Ключевой генератор
SU1295509A1 (ru) Тиристорный преобразователь напр жени
SU888084A2 (ru) Источник питани посто нного напр жени
SU1385120A2 (ru) Устройство формировани резервированного сигнала времени
SU843135A1 (ru) Транзисторный инвертор
SU1365063A2 (ru) Импульсный стабилизатор посто нного напр жени