SU1406768A1 - Ключевой элемент - Google Patents
Ключевой элемент Download PDFInfo
- Publication number
- SU1406768A1 SU1406768A1 SU864159193A SU4159193A SU1406768A1 SU 1406768 A1 SU1406768 A1 SU 1406768A1 SU 864159193 A SU864159193 A SU 864159193A SU 4159193 A SU4159193 A SU 4159193A SU 1406768 A1 SU1406768 A1 SU 1406768A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- type
- output
- input
- key
- cmd
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Abstract
Изобретение относитс к электронной коммутации и может быть использовано Н устройствах автоматики и электросв зи. Цель изобретени - повышение температурной стабилизации устройства. Дл этого в одно из плеч резистивного моста подключен КМДП- кпюч 2 , аналогичный КМДП-ключу I , коммутирующему аналоговые сигналы. Компараторы 10 вырабатывают логические уровни, соответствующие уровн м питани , которые через элемент И-НЕ 9, элемент 3 1ШИ-НЕ подключают МДП-тран-, зисторы 15 и 16, через которые разр жаютс конденсаторы 19 и 20. Последние формируют потенциал, стабилизирующий сопротивление- ключевого элемента на уровне 1%. J ил.
Description
23 iif21
сл
Т
.
-ff 22
I -.zr--I ,U20 LJ
Щн
. 0 25 2k
О)
05
с
Изобретение относитс к электронной коммутационной технике и может быть использовано в устройствах автоматики и электросв зи, а также в системах сбора и передачи данных.
Целью изобретени вл етс повышение температурной стабильности ключевого элемента за счет устранени температурного дрейфа элементов ком- пенсации изменени сопротивлени ключа , что достигаетс путем введени компаратора и логических элементов, которые формируют сигналы, управл ющие введенными МДП-транзисторами та- КИМ образом, что напр жени , фиксируемые на конденсаторах, подключенных к этим МДП-транзисторам, подаютс на управл ющие электроды КМДП-клю- чей, обеспечива тем самым обратную св зь и компенсацию температурного изменени сопротивлени ключа.
На чертеже приведена принципиальна схема ключевого элемента.
Устройство содержит первый 1 и второй 2 КМДП-ключи, КМДП-инвертор 3 элемент ЗПЛИ-НЕ 4, элемент 5 задержки с инверсией, элемент ИЛИ-НЕ 6, первый 7 и второй 8 инверторы, эле
14
мент И-НЕ 9, компаратор 10, преобразователь 11 уровн , три резистора 12- 14,три МДП-транзистора 15-17 п-типа МДП-транзистор 18 р-типа, два конденсатора 19 и 20,
Вход и выход первого КМДП-ключа соединены соответственно с входной 21 и выходной 22 шинами устройства. Управл юща шина 23 соединена с первыми входами элементов ЗШТИ-НЕ А и 11ПИ-НЕ 6, а также с входом элемента 5 задержки.
Второй КМДП-ключ 2 совместно с резисторами 12 - 14 образуют мостовую схему, перва диагональ которой включена между шиной 24 питани и общей шиной 25, а втора - между входами компаратора 10.
Вход КМДП-инвертора 3 соединен с выходом элемента ЗИЛИ-НЕ 4 и с затвором ШД-транзистора п-гипа первого КМДП-ключа I, Выход КМДП-инвертора 3 соединен с затвором МДП-транзистора р-типа первого КМДП-ключа 1. КМДП- инвертор 3 включен между шиной 24 питани и вторым выводом второго конденсатора 20, к которому подключены также сток третьего МДП-транзистора 17 п-типа, сток МДП-транзистора 18 р-типа и затвор МДП-транзистора р-типа второго
. Q j - 20
25
- ,
067682
КМДП-ключа 2. -Второй вывод первого конденсатора 19 подключен к подложкам ЩП-транзистора п-типа КМДП-клю- чей 1 и 2. Первые выводы конденсаторов 19 и 20 соединены с общей шиной 25.
Затвор МДП-транзистора п-типа вто - рого КМДП-ключа 2 соединен с шиной 24 питани , к которой подключены также подложки МДП-транзисторов р-типа КМДП-ключей 1 и 2 и МДП-транзистора 18 р-типа. Исток второго и подложки первого и второго МДП-транзисторов п-типа 15 и 16 соединены с клеммой отрицательного источника 26 питани . Затвор второго МДП-транзистора
16п-типа через преобразователь II уровней соединен с выходом второго инвертора 8,
Ключевой элемент работает следующим образом.
При подаче на управл ющую шину 23 сигнала высокого уровн первый КМДП- ключ 1 закрыт и коммутируемый сигнал с входной шины 21 устройства не аро- ходит на выходную шину 22.
При подаче на управл ющую шину 23 сигнала низкого уровн через опре- делен1 Е,1й промежуток времени на выходе элемента ЗИЛИ-НЕ 4 формируетс сигнал высокого уровн и первый КМДП- ключ 1 открываетс .
При этом вначале элемент 5 задержки с инверсией формирует на выходе элемента ИЛИ-НЕ 6 короткий импульс, который открывает первый 15 и третий
17Мда-транзисторы п-типа. Конденсаторы 19 и 20 при этом разр жаютс , подготавлива к работе схему компенсации , состо щую из мостовой схемы
на втором КМДП-ключе 2, компаратора 1.0 и МДП-транзисторов 16 и 18. В указанном состо нии при разр женных конденсаторах 19 и 20 мостова схема балансируетс таким образом, что сопротивление второго ключа 2 меньше, чем величина третьего резистора, и на выходе компаратора 10 присутствует высокий уровень сигнала, равный напр жению питани .
При этом второй МДП-транзистор 16 п-типа и МДП-транзистор I8 р-типа открыты и первый 19 и второй 20 конденсаторы зар жаютс соответственно от отрицательного и положительного источника питани , подключенных к
вторых
30
35
40
45
50
55
шинам 26 и 24. Напр жени с выводов конденсаторов 19 и 20 подаютс соответственно на подложки МДП- транзисторов п-типа и затворы МДП- транзисторов р-типа КМДП-ключей 1 и 2. В результате их сопротивлени возрастают до тех пор, пока сопротивление открытого второго КМПД-ключа 2 не сравн етс с сопротивлением третьего резистора 1А мостовой схемы . При зтих значени х напр жений на конденсаторах 19 и 20 сопротивление открытого первого КМДП-ключа 1 соответствует своему номинальному значению при нормированной температуре, когда осуществл етс баланс мостовой схемы.
В следующий момент времени срабатывает компаратор 10 и на его выходе формируетс нулевой сигнал. В результате МДП-транзистор 18 р-типа и второй МДП-транзистор 16 п-типа закрываютс , и напр жени на конденсаторах 19 и 20 фиксируютс и при коммутации входного аналогового сигнала практически не измен ютс .
На выходе второго инвертора 8 при этом формируетс сигнал низкого уровн , который подаетс на один из входов элемента ЗИЛИ-НЕ 4, в результате чего на его выходе формируетс сигнал высокого уровн , который открывает первый КМДП-ключ 1, и коммутируемый сигнал с входной шины 21 устройства проходит на выходную шину 22 при посто нном нормированном сопротивлении открытого КМДП-ключа 1.
Таким образом, и.спользу только дискретные цифровые сигнал ;, величина которых не зависит от температуры осуществл етс температурна стабилизаци сопротивлени в открытом состо нии передающего коммутируемый сигнал первого КМДП-ключа 1.
Claims (1)
- Формула изобретениКлючевой элемент, содержащий два КМДП-ключа, КМДП-инвертор и три резистора , которые совместно с вторым КМДП-ключОм образуют мостовую схему, выводы первой диагонали которой подключены соответственно к шине питани и обр1ей шине, каждый КМДП-кпюч состоит из двух параллельно соединенных МДП-транзисторов разного типа проводимости, вход КМДП-инвертора соединен с затвором МДП-транзистора п-типа первого КМДП-ключа, а выход КМДП-инвертора соединен с затвором0505050505МДП-транзистора р-типа того же КМДП- ключа, вход и выход которого соединены соответственно с входной и выходной щинами устройства, подложки МДП-транзисторов р-типа КМДП-ключей объединены и подключены к шине питани , с которой соединены также затвор МДП-транзистора п-типа второго КМДП-ключа и один из выводов питани КМДП-инвертора, отличающий- с тем, что, с целью повышени температурной стабильности, в ключевой элемент дополнительно введены элемент ЗИЛИ-НЕ, два инвертора, элемент задержки с инверсией, элемент ИЛИ-НЕ, элемент И-НЕ, преобразователь уровн , компаратор, три МДП- транзистора п-типа, МДП-транзистор р-типа и два конденсатора, первые выводы которых соединены с общей шиной, к которой подключены также сток первого и исток и подложка : третьего МДП-транзисторов п-типа,второй вывод первого конденсатора соединен с истоком первого и стоком второго МДП-транзисторов п-типа, а также с подложками МДП-транзисторов п-типа КМДП-ключей, второй вывод второго конденсатора соединен со стоками третьего МДП-транзистора п-типа и МДП-транзистора р-типа, а также с затвором МДП-транзистора р-типа второго КМДП-ключа и с вторым выводом питани КМДП-инвертора, исток и подложка 11ДП-транзистора р-типа подключены к шине питани , а подложки первого и второго и исток второго МДП- транзисторов п-типа подключены к клемме отрицательного источника питани , управл юща шина соединена с первыми входами элементов Н)Ш-НЕ и входом элемента задержки с инверсией, выход которого подключен к второму входу элемента ИЛИ-НЕ, выход которого соединен с вторым входом элемента ЗИЛИ- НЕ, с входом первого инвертора и затворами первого и третьего МДП-транзисторов п-типа, выход первого инвертора соединены с одним из входов элемента И-НЕ, вход которого подключен к выходу компаратора, который включен между шиной питани и общей шиной, а входы которого подключены к выводам второй диагонали мостовой схемы, выход элемента И-НЕ подключен к затвору МДП-транзистора р-типа и входу второго инвертора, выход которого соединен непосредственно5 ., 14067686с третьим входом элемента 311iJl-HE, отрицательного источника питани , - а через преобразователь уровн , вклю- с затвором второго МДП-транзистора ченный между шиной питани и клеммой п-типа.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864159193A SU1406768A1 (ru) | 1986-12-08 | 1986-12-08 | Ключевой элемент |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864159193A SU1406768A1 (ru) | 1986-12-08 | 1986-12-08 | Ключевой элемент |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1406768A1 true SU1406768A1 (ru) | 1988-06-30 |
Family
ID=21272042
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864159193A SU1406768A1 (ru) | 1986-12-08 | 1986-12-08 | Ключевой элемент |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1406768A1 (ru) |
-
1986
- 1986-12-08 SU SU864159193A patent/SU1406768A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1202048, кл. Н 03 К 17/687, 13.08.84. Авторское свидетельство СССР № 1246363, кл. Н 03 К 17/687, 16.01.85. I * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4068295A (en) | Voltage multiplier for an electronic time apparatus | |
US4874971A (en) | Edge-sensitive dynamic switch | |
US4752703A (en) | Current source polarity switching circuit | |
US4581545A (en) | Schmitt trigger circuit | |
US4507649A (en) | Flash A/D converter having reduced input loading | |
US4365174A (en) | Pulse counter type circuit for power-up indication | |
JPS5915216B2 (ja) | 電圧レベルシフタ | |
US10348305B2 (en) | Level shift circuit | |
SU1406768A1 (ru) | Ключевой элемент | |
US4110704A (en) | Astable multivibrator with temperature compensation and requiring a single supply voltage | |
US3967270A (en) | Analog-to-digital converter | |
JPH0160973B2 (ru) | ||
SU1451848A1 (ru) | Электронный пороговый переключатель | |
JPH0161263B2 (ru) | ||
SU1274147A1 (ru) | Электронный ключ | |
RU2004060C1 (ru) | Преобразователь напр жени | |
SU1376237A1 (ru) | Усилитель | |
KR100259093B1 (ko) | 온도 변화 보상 기능을 갖는 논리 회로 | |
SU1350821A1 (ru) | Усилительное устройство | |
SU1757048A2 (ru) | Преобразователь посто нного напр жени | |
SU1378045A1 (ru) | Переключатель аналоговых сигналов | |
SU1188860A1 (ru) | Триггер на операционном усилителе | |
SU1385288A1 (ru) | Аналоговый переключатель | |
JPS62285Y2 (ru) | ||
SU1571749A1 (ru) | Усилительное устройство |