SU1336104A1 - Двухканальный формирователь тока дл доменной пам ти - Google Patents

Двухканальный формирователь тока дл доменной пам ти Download PDF

Info

Publication number
SU1336104A1
SU1336104A1 SU853994359A SU3994359A SU1336104A1 SU 1336104 A1 SU1336104 A1 SU 1336104A1 SU 853994359 A SU853994359 A SU 853994359A SU 3994359 A SU3994359 A SU 3994359A SU 1336104 A1 SU1336104 A1 SU 1336104A1
Authority
SU
USSR - Soviet Union
Prior art keywords
additional
keys
power supply
current
current driver
Prior art date
Application number
SU853994359A
Other languages
English (en)
Inventor
Владимир Семенович Клейменов
Виктор Дмитриевич Кобыляков
Игорь Федорович Наумов
Original Assignee
Предприятие П/Я Х-5594
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Х-5594 filed Critical Предприятие П/Я Х-5594
Priority to SU853994359A priority Critical patent/SU1336104A1/ru
Application granted granted Critical
Publication of SU1336104A1 publication Critical patent/SU1336104A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано при построении запоминающих устройств на цилиндрических магнитных доменах (ЗУ ЦМД). Целью изобретени   вл етс  повышение надежности формировател  тока. Устройство содержит четыре шины 1-4 управлени , два разнопол рных источника 5 и 6 питани , два источника 7 и 8 магнитного пол  враш.ени  микросхемы, включенных в два одинаковых канала формировани  тока. Каждый канал содержит два управл емых основных ключа 9-12, два диода 13-16 рекуперации энергии, два дополнительных ключа 17-20 и два дополнительных разнопол рных источника 21-24 питани . В качестве дополнительных ключей используютс  транзисторы разного типа проводимости , эмиттеры которых подключены к дополнительным источникам питани  инверсного включени  транзисторов. 2 з. п. ф-лы, 4 ил. 1 (Л оо со О5 Риг.1

Description

Изобретение относитс  к вычислительной технике н может быть использовано нри построении запоминающих устройств на цилиндрических магнитных доменах (ЗУ ЦМД).
Цель изобретени  - повышение надежности формировател  тока.
На фиг. 1 и 2 нредставлены блок-схемы формировател  тока; на фиг. 3 и 4 - графики работы.
Двухканальный формирователь тока дл  доменной пам ти содержит четыре шины 1-4 управлени , два разнопол рных источника 5 и 6 питани , два источника 7 и 8 магнитного пол  вращени  микросхемы, включенных в два одинаковых канала формировани  тока. Каждый канал содержит два управл емых основных ключа 9-12, два диода 13-16 рекуперации энергии, два до- нолнительных ключа 17-20 и два дополнительных разнопол рных источника 21-24
ного источника 22 питани  на величину открывани  диода 14 рекуперации энергии и падени  напр жени  на открытом ключе 18.
В источнике магнитного пол  вращени  микросхемы формируетс  спадающий сигнал , обусловленный разр дом энергии. Скорость изменени  спадающего сигнала характеризуетс  величиной энергии и посто нной времени индуктивного и активного сопротивлений цепи разр да, определ емой соотношением . Посто нна  времени цепи разр да не мен етс , а затраты энергии с изменением величины напр жени  дополнительного источника питани  мен ютс , при этом из- ,г мен етс  скорость изменени  спадающего сигнала. На графике (фиг. 4) показано, что при изменении величины напр жени  питани  дополнительного источника от U1 до из скорость изменени  спадающего сигнала (крива  27) увеличиваетс  (кри10
25
питани . В каждом канале формировани  20 ва  28) и достигает максимума (крива  29)
при напр жении дополнительного источника питани  из , равном напр жению источника 6 питани  основного ключа.
На кривой формируемого тока наблюдаетс  ступенька (крива  25, фиг. 3), обусловленна  максимальной скоростью разр да . В случае, если , скорость разр да уменьщаетс  и на кривой формируемого тока наблюдаетс  обратный перегиб (крива  26). Выбира  величину напр жени  дополнительного источника питани , устран ют нелинейность при формировании тока в источнике магнитного пол  вращени  (кривые 7 и 8).
В третью четверть сигнал управлени  по тине 4 открывает основной ключ 10, а остока два управл емых основных ключа соединены последовательно и подключены к двум основным разнопол рным источникам питани , образовав при этом мостовую схему. В диагональ мостовой схемы между точками соединени  ключей 9-12 и источников 5 и 6 питани  подключен источник 7 и 8 магнитного пол  вранлени  микросхемы. К точке соединени  ключей с источником магнитного пол  вращени  подключены анод первого 13, 15 и катод второго 14, 16 диодов через дополнительные ключи 17-20 к двум разнопол рным дополнительным источникам 21-24 питани . Управл ющие входы основных ключей 9-12 подключены к четным 2,4 (нечетным 1,3) щи30
нам управлени , а управл ющие входы до- , тальные ключи закрыты. Источник 7 магполнительных ключей 17-20 подключены к нечетным 1,3 (четным 2,4) шинам управлени .
Двухканальный формирователь тока дл  доменной пам ти работает следующим образом .40
Дл  формировани  пространственного вращени  вектора магнитного пол  период формировани  разбивают на четыре равных части. Каждый сигнал управлени  поступает по своей шине управлени  как показано на эпюрах сигналов (фиг. 3). При поступлении разрешающего сигнала по тине 2 управлени  на вход управлени  ключа 9 источник 7 магнитного пол  вращени  микросхемы подключаетс  к источнику 5
нитного пол  вращени  подключаетс  к источнику 6 питани  и происходит накопление энергии. В последнюю четверть периода открываетс  ключ 17 и через диод 13 и ключ 17 осуществл етс  разр д энергии.
В дальнейшем процессы формировани  тока повтор ютс . Формирование тока во втором источнике магнитного пол  вращени  происходит аналогично с учетом того, что сигналы управлени  сдвинуты на четверть периода дл  обеспечени  вращени  вектора магнитного пол .
В качестве дополнительных ключей используютс  транзисторы разного типа проводимости , эмиттеры которых подключены к дополнительным источникам питани  инверсФормула изобретен
питани  и происходит накопление энергии, Q ного включени  транзисторов сопровождающеес  нарастанием сигнала (крива  7, фиг. 3). В следующую четверть периода основной ключ 9 запираетс , но сигнал управлени  по шине 3 поступает на вход дополнительного ключа 18, который открываетс . При отключении источ- 55 ника магнитного пол  вращени  от источника 5 питани  на его выходных выводах возникает ЭДС противоиндукции. Величина этой ЭДС больще напр жени  дополнитель1 . Двухканальный форми дл  доменной пам ти, каждый го содержит два последовател ных управл емых ключа, упра ды которых  вл ютс  входам записи формировател  тока, ключа соединен с источником
ного источника 22 питани  на величину открывани  диода 14 рекуперации энергии и падени  напр жени  на открытом ключе 18.
В источнике магнитного пол  вращени  микросхемы формируетс  спадающий сигнал , обусловленный разр дом энергии. Скорость изменени  спадающего сигнала характеризуетс  величиной энергии и посто нной времени индуктивного и активного сопротивлений цепи разр да, определ емой соотношением . Посто нна  времени цепи разр да не мен етс , а затраты энергии с изменением величины напр жени  дополнительного источника питани  мен ютс , при этом из- г мен етс  скорость изменени  спадающего сигнала. На графике (фиг. 4) показано, что при изменении величины напр жени  питани  дополнительного источника от U1 до из скорость изменени  спадающего сигнала (крива  27) увеличиваетс  (кри0
0 ва  28) и достигает максимума (крива  29)
нитного пол  вращени  подключаетс  к источнику 6 питани  и происходит накопление энергии. В последнюю четверть периода открываетс  ключ 17 и через диод 13 и ключ 17 осуществл етс  разр д энергии.
В дальнейшем процессы формировани  тока повтор ютс . Формирование тока во втором источнике магнитного пол  вращени  происходит аналогично с учетом того, что сигналы управлени  сдвинуты на четверть периода дл  обеспечени  вращени  вектора магнитного пол .
В качестве дополнительных ключей используютс  транзисторы разного типа проводимости , эмиттеры которых подключены к дополнительным источникам питани  инверсФормула изобретени 
ени  транзисторов
ного включени  транзисторов
1. Двухканальный формирователь тока дл  доменной пам ти, каждый канал которого содержит два последовательно соединенных управл емых ключа, управл ющие входы которых  вл ютс  входами разрешени  записи формировател  тока, выход одного ключа соединен с источником питани  отринательной пол рности, выход другого - с источником питани  иоложительной пол рности , источник магнитного пол  в виде катушки индуктивности и два буферных элемента на диодах, анод первого и катод второго которых подключены к точке соединени  управл емых ключей и одному выводу катуп ки индуктивности, второй вывод которой подключен к шине нулевого потенциала формировател  тока, отличающийс  тем, что, с целью повышени  надежности формировател  тока, он содержит в каждом канале два дополнительных управл емых ключа VJ два дополнительных разнопол р- ных источника питани , выходы дополнительных управл емых ключей подключены соответственно к катоду первого и а но
ду второго диодов, входы дополнительных управл емых к, 1ючей нодк.чючены к соответствующему выводу донолните.чьного источника питани , а управл юн1,ие входы дополнительных управл емых ключей подк,чю- чены к соответствующим у1фавл юни1м входам св занных с ними уирав. 1 емых ключей .
2.Формирователь тока по н. 1, отличающийс  тем, что дополнительные управл емые ключи выполнены на транзисторах разной проводимости.
3.Формирователь тока ио н. 1, отличающийс  тем, что напр жение дополнительных разнопол рных источников иитани  измен етс  от нул  до напр жени  питани  управл емых ключей.
-ЕЧ 22
27
раър д

Claims (3)

  1. Формула изобретения
    1. Двухканальный формирователь тока для доменной памяти, каждый канал которого содержит два последовательно соединенных управляемых ключа, управляющие входы которых являются входами разрешения записи формирователя тока, выход одного ключа соединен с источником питания отри4
    I 336104 нательной полярности, выход другого — с источником питания положительной полярности, источник магнитного поля в виде катушки индуктивности и два буферных элемента на диодах, анод первого и катод второго которых подключены к точке соединения управляемых ключей и одному выводу катушки индуктивности, второй вывод которой подключен к шине нулевого потенциала формирователя тока, отличающийся тем, что, с целью повышения надежности формирователя тока, он содержит в каждом канале два дополнительных управляемых ключа г] два дополнительных разнополярных источника питания, выходы дополнительных управляемых ключей подключены соответственно к катоду первого и ано10 ду второго диодов, входы дополнительных управляемых ключей подключены к соответствующему выводу дополнительного источника питания, а управляющие входы до5 полнительных управляемых ключей подключены к соответствующим управляющим входам связанных с ними управляемых ключей.
  2. 2. Формирователь тока по η. 1, отличающийся тем, что дополнительные управляемые ключи выполнены на транзисторах разной проводимости.
  3. 3. Формирователь тока по π. 1. отличающийся тем, что напряжение дополнитель- ных разнополярных источников питания из15 меняется от нуля до напряжения питания
SU853994359A 1985-12-20 1985-12-20 Двухканальный формирователь тока дл доменной пам ти SU1336104A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853994359A SU1336104A1 (ru) 1985-12-20 1985-12-20 Двухканальный формирователь тока дл доменной пам ти

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853994359A SU1336104A1 (ru) 1985-12-20 1985-12-20 Двухканальный формирователь тока дл доменной пам ти

Publications (1)

Publication Number Publication Date
SU1336104A1 true SU1336104A1 (ru) 1987-09-07

Family

ID=21211582

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853994359A SU1336104A1 (ru) 1985-12-20 1985-12-20 Двухканальный формирователь тока дл доменной пам ти

Country Status (1)

Country Link
SU (1) SU1336104A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 478427, кл. G 11 С 11/14, 1970. Авторское свидетельство СССР № 1065885, кл. G 11 С 11/14, 1982. *

Similar Documents

Publication Publication Date Title
US6781423B1 (en) High-voltage interface and driver control circuit
US5019719A (en) Transformer coupled gate drive circuit for power MOSFETS
EP3402070A1 (en) Class d audio amplifier with adjustable gate drive
CN104067495B (zh) 驱动器电路
CA2393506C (en) Device and method of controlling a gate of a three-level inverter
JPH0748942B2 (ja) 同期スイッチングシステムを備えた高効率パワーコンバータ
EP3484038A1 (en) Method and system for operating a phase-leg of a three-level active neutral point clamped converter
US20200021187A1 (en) Serial-parallel switch negative charge pump
CN108233742A (zh) 整流器装置及其操作方法
JPH02501704A (ja) 直流/直流電力変換器
SU1336104A1 (ru) Двухканальный формирователь тока дл доменной пам ти
CA1089030A (en) Current drive circuits
US3435256A (en) Alternating polarity current driver using cascaded active switching elements
US3925686A (en) Logic circuit having common load element
US4208711A (en) Inverter with naturally commutated mixer
US3469114A (en) Electronic switch and control circuit therefor
SU1536439A1 (ru) Формирователь тока катушек индуктивности дл доменной пам ти
US6114883A (en) Circuit for driving semiconductor switches
US8373512B2 (en) Oscillator device and methods thereof
US5648896A (en) Inverter device using capacitance for controlling waveform slew during voltage polarity transitions
RU2007010C1 (ru) Вентильный электродвигатель
US6479955B2 (en) Method of energizing a polyphase motor having an increased energy efficiency
JP2766859B2 (ja) 絶縁ゲート形薄膜トランジスタ論理回路の駆動方法
SU1343531A1 (ru) Цифровой электропривод посто нного тока
SU1467705A1 (ru) Однотактный преобразователь переменного напр жени