SU1312563A1 - Многофункциональный логический модуль - Google Patents
Многофункциональный логический модуль Download PDFInfo
- Publication number
- SU1312563A1 SU1312563A1 SU864016234A SU4016234A SU1312563A1 SU 1312563 A1 SU1312563 A1 SU 1312563A1 SU 864016234 A SU864016234 A SU 864016234A SU 4016234 A SU4016234 A SU 4016234A SU 1312563 A1 SU1312563 A1 SU 1312563A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- module
- inputs
- elements
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Abstract
Изобретение относитс к автоматике и вычислительной технике и может быть использовано дл реализации 1 2°логических функций в рамках системы логического управлени . ЦелЬю изобретени вл етс упрощение модул . Многофункциональный модуль имеет раздельные информационные 1 - 4 и настроечные 5-8 входы, содержит эле-т менты И 9, 11, 13, 16, ИЛИ 10, 12, 14, 15, 17, РАВНОЗНАЧНОСТЬ 18 и выход 19. При простом алгоритме настройки , принадлежащем множеству {0,l|, многофункциональный логический модуль реализует все бесповтор- ные логические формулы четырех букв. 1 ил., 1 табл. Щ i (Л Jo- о5о . ffo 70 г П К к Зг /5
Description
Изобретение относитс к автоматике и вычислительной технике и предназначено дл реализации всех бесповторных логических формул из четырех и менее букв.
Цель изобретени - упроп(ение структуры многофункционального модул .
На чертеже изображена схема модул .
Многофункциональный модуль содержит информационные входы 1-4, на которые подаютс переменные z -z соответственно , настроечные входы 5-8, на которые подаютс переменные соответственно, элемент И 9, элемент ИЛИ 10, элемент И 11, элемент ИЛИ 12, элемент И 13, элементы ИЛИ 1 и 15, элемент И 16, элемент ИЛИ 17, элемент РАВНОЗНАЧНОСТЬ 18, выход 19.
Структура модул описываетс булевой функцией восьми переменных:
F(z.,.
s-
,(z
z +z)(z +z )
a S 1 с
()()Zg+( +
+ Z)(,)((Z + Z))Z.
1
После очевидного преобразовани функци F приводитс к виду:
F(z .
,Zg) (z, ( ())
+z
(, r + . ()((z.+z)))z g.
Работа модул при различных режимах настройки дл реализации всех типов бесповторных логических функций четырех переменных при равной доступности пр мых и инверсных выходов источников информации и при возможности перестановок входных переменных описываетс таблицей.
Пример. Пусть требуетс реализовать бесповторную логическую функцию типа /2+1/. 1, т.е. (z,j+ +Z z ), что соответствует строке 10 таблицы.
На входы 1 - 4 модул подаютс сигналы z, z. z z соответственно, на входы 5 - 7 - сигнал Лог.1, на вход В - сигнал Лог. О, Реализуема функци F 19
снимаетс при этом с выхода ТУ модул .
Аналогично может быть реализована люба бесповторна логическа функци четырех переменных.
Технико-экономический эффект от применени изобретени состоит в упрощении многофункционального модул , т.е. в сокращении логических элементов и внутримодульных -св зей.
Сокращение числа логических эле-
5 ментов приводит к повышению надежности и экономичности модул , сокращение же числа внутримодульных св зей в модуле способствует упрощению структуры модул , а следовательно, и
to снижению его стоимости.
Таким образом, предлагаемый модуль имеет 8 входов И 1 выход и реа- путем настройки все бесповтор ные логические функции четырех пере 5 менных и менее. При этом модуль имеет более простую структуру и обладает более высокой надежностью по сравнению с известными. Реализовать данный многофункциональный модуль це20 лесообразно на основе БИС.
Claims (1)
- Формула изобретениМногофункциональный логический мо 25 дуль, содержащий п ть элементов ИЖ, четыре элемента И и элемент РАВНОЗНАЧНОСТЬ , причем первый и второй информационные входы модул соединены ; с первыми и вторыми входами первого 3Q элемента ИЛИ и первого элемента И, выход которого соединен с первым входом второго элемента ИЛИ, выход которого соединен с первым входом второго элемента И, выход которого сое- J5 динен с первьм входом третьегоэлемента ИЛИ, выход которого соединен с первым входом элемента РАВНОЗНАЧНОСТЬ , второй вход которого соединен с первым настроечным входом 40 модул , второй настроечный вход которого соединен с первым входом третьего элемента И, выход которого соединен с вторым входом третьего элемента ИЛИ, выход элемента РАВНО- 45 ЗНАЧНОСТЬ вл етс выходом модул , третий информационный вход которого соединен с первыми входами четвертого элемента ШЩ и четвертого элемента И, выход которого.соединен с пер- 50 вым входом п того элемента ИЛИ, четвертый информационный вход модул соединен с вторым входом четвертого элемента И, отличающийс тем, что, с целью упрощени модул , 55 третий настроечный вход модул соединен с вторым входом второго элемента ШШ, выход первого элемента ИЛИ соединен с вторым входом второго элемента И, третий и четвертый вхо313125634ды которого соединены с выходами чет- строечным входами модул .соответст- вертого и п того элементов ИЛИ, вто- .венно, второй вход третьего элемента рые входы которых соединены с чет- И соединен с третьим информационным вертым информационным и четвертью на- входом модул .1 2 3 4 5 67 8 900001 001 1 0111 1101 1111 0000 О 010 0110 1100 1110Составитель О.Березикова- Редактор В.Данко Техред Л. Олийнык Корректор С.ЧерниЗаказ 1972/47 Тираж 673ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий 113035, Москва, Ж-35, Раушска наб., д. 4/5Производственно-полиграфическое предпри тие, г.Ужгород, ул.Проектна , А1/Z Z Z Z1 4 5) (Z,+2)()(z +Z )z +z3 4 Q 1Z +Z +Z +Z 1234,Z Z +Z +Z 3 12Z Z +Z Z .1 a 3 .%%4 (,)z.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864016234A SU1312563A1 (ru) | 1986-01-27 | 1986-01-27 | Многофункциональный логический модуль |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864016234A SU1312563A1 (ru) | 1986-01-27 | 1986-01-27 | Многофункциональный логический модуль |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1312563A1 true SU1312563A1 (ru) | 1987-05-23 |
Family
ID=21219417
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864016234A SU1312563A1 (ru) | 1986-01-27 | 1986-01-27 | Многофункциональный логический модуль |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1312563A1 (ru) |
-
1986
- 1986-01-27 SU SU864016234A patent/SU1312563A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1084783, кл. G 06 F 7/00, 1982. Авторское свидетельство СССР № 966689, кл. G 06 F 7/00, 1981. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0145497A2 (en) | Semiconductor integrated circuit device | |
US4864525A (en) | Maximum length shift register sequence generator | |
SU1312563A1 (ru) | Многофункциональный логический модуль | |
US5059830A (en) | Integrated circuit using bus driver having reduced area | |
US4737664A (en) | Logic gates realized in differential cascode ECL technology | |
SU1644127A1 (ru) | Многофункциональный логический модуль | |
SU1310800A1 (ru) | Многофункциональный логический модуль | |
SU1377850A1 (ru) | Многофункциональный логический модуль | |
SU1288686A1 (ru) | Многофункциональный логический модуль | |
SU1251064A1 (ru) | Универсальный логический модуль | |
RU2020555C1 (ru) | Многофункциональный логический модуль | |
SU1334142A1 (ru) | Многофункциональный логический модуль | |
SU1302269A2 (ru) | Универсальна логическа чейка | |
US5974527A (en) | Register file and operating system thereof | |
EP0445880A1 (en) | Write-acknowledge circuit comprising a write detector and a bistable element for four-phase handshake signalling | |
SU1348996A1 (ru) | Многофункциональный логический модуль | |
SU1208549A1 (ru) | Универсальна логическа чейка | |
SU883894A1 (ru) | Многофункциональный логический модуль | |
SU1432500A1 (ru) | Устройство дл вычислени симметрических булевых функций | |
SU1361539A1 (ru) | Многофункциональный логический модуль | |
SU1430951A1 (ru) | Многофункциональный логический модуль | |
RU2018922C1 (ru) | Многофункциональный логический модуль | |
SU1127095A1 (ru) | Устройство дл выполнени операции "Шеффера" на феррит-ферритовых троичных элементах | |
SU1411732A1 (ru) | Ячейка однородной структуры | |
SU1312742A1 (ru) | Преобразователь бипол рного кода в однопол рный |