SU1292200A1 - Многоканальное устройство дл приема дискретной информации - Google Patents

Многоканальное устройство дл приема дискретной информации Download PDF

Info

Publication number
SU1292200A1
SU1292200A1 SU853954455A SU3954455A SU1292200A1 SU 1292200 A1 SU1292200 A1 SU 1292200A1 SU 853954455 A SU853954455 A SU 853954455A SU 3954455 A SU3954455 A SU 3954455A SU 1292200 A1 SU1292200 A1 SU 1292200A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
clock
signal
unit
Prior art date
Application number
SU853954455A
Other languages
English (en)
Inventor
Валерий Владимирович Берлов
Александр Васильевич Бутов
Наиль Алиевич Шабанов
Original Assignee
Войсковая часть 45807-Р/П
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая часть 45807-Р/П filed Critical Войсковая часть 45807-Р/П
Priority to SU853954455A priority Critical patent/SU1292200A1/ru
Application granted granted Critical
Publication of SU1292200A1 publication Critical patent/SU1292200A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Изобретение относитс  к технике .св зи. Цель изобретени  - повышение .верности приема. Устройство содержит преобразователь 1 кода, приемник 2 синхросигнала, генераторный блок 3, клавиатурный блок 4, N каналов 5 5), каждый из которых состоит из шифраторов 6 и 7, блоков 8 и 9 сравнени , счетчика 10, элемента ШШ 1 1, блока 12 синхронного сопр жени , блока 13 исключени  сигналов . Блок 13 содержит элемент задержки , дешифратор, блок вентилей, элемент И, шифратор и с 1етчик. 1 з.п. ф-лы, 2 ил. (Л С

Description

Изобретение относитс  к-технике св зи и может использоватьс  дл  при ема данных в многоканальных системах передачи с временным разделением каналов.
Цель изобретени  - повышение верности приема.
На фиг.1 представлена структурна  электрическа  схема предложенного
счетчика 10. Сигналом цикловой синхронизации производитс  синхронизаци  всех блоков устройства в каждом цикле приема информации.
Далее работа устройства рассматриваетс  на примере работы первого
канала 5,. Остальные каналы работают аналогично.
Дл  понимани  работы устройства
многоканального устройства; на фиг.2 - коротко рассмотрим в качестве примевариант выполнени  блока исключени  сигналов.
Многоканальное устройство дл  приема дискретной информации (фиг.) 5 содержит преобразователь 1 кода, приемник 2 синхросигнала, генераторный блок 3, клавиатурньй блок 4, N каналов 5( -5к 5 каждый из которых состоит из первого 6 и второго 7 шифраторов , первого 8 и второго 9 блоков сравнегш , счетчик 10, элемент i ИЛИ 11, блок 12 синхронного сопр ени  , блок 13 исключени  сигналов. Блок 13 исключени  сигналов (фиг;2) содержит элемент 14 задержки, дешифратор 15, блок 16 вентилей, элемент И 17, шифратор 18 и счетчик 19.
Многоканальное устройство работает следующим образом.
В преобразователе 1 кода из линейного цифрового сигнала выдел етс  групповой информационный сигнал и сигнал тактовой частоты (фиг.1).
20
25
30
.35
Групповой информационный сигнал с информационного выхода преобразовател  1 кода поступает на информационный вход приемника 2 синхросигнала и на информационные входы блока 12 синхронного сопр жени  каждого канала 5,-5.С тактового выхода преобразовател  1 кода на тактовый вход приемника 2 синхросигнала, тактовый вход-генераторного блока 3 и тактовый вход блока 13 исключех-ш  сигналов каждого канала подаетс  последовательность тактовых импульсов .
В приемнике 2 синхросигнала из информационной последовательности вьщел етс  комбинаци  синхромаркера и фйрмирует9  сигнал цикловой синхронизации . . Это т сигнал поступает на синхровход генераторного блока 3, синхровход блока 13 исключени  сигналов и первый вход элемента ИЛИ 11 каждого канала 54-5м дл  сброса
1292200 2
счетчика 10. Сигналом цикловой синхронизации производитс  синхронизаци  всех блоков устройства в каждом цикле приема информации.
Далее работа устройства рассматриваетс  на примере работы первого
канала 5,. Остальные каналы работают аналогично.
Дл  понимани  работы устройства
5
0
5
0
ра структуру информационной последовательности передачи R101-B со скоростью передачи информа.ции в канале . 200 Вод. Цикл информационной последовательности состоит из 94 бит и делитс  на два одинаковых подцик- ла по 47 бит. Далее рассматриваетс  только первый подцикл. Каждый бит занимает одну канальную позицию. Первый бит подцикла отводитс  дл  передачи синхросигнала, 9,13,21,25, 36 и 44 бит дл  передачи информации при данной скорости не используютс . Следовательно, дл  передачи информации отводитс  40 канальных позиций. При этом объедин ютс  10 каналов и дл  каждого Отводитс  4 позиции. Допустим, мы хотим вьщелить информацию первого канала. Дл  него отведены 2,14,26,37 позиции подцикла. Если исключить бит 1 синхро1шзации и неиспользуе1чые биты 9,13,21,25, 36 и 44, то между позици ми, отведенными дл  первого канала 5, содер0
5
5 житс  по 10 позиций. Это соответствие сохран етс  дл  канала с любым номером.
Дл  любого вида передачи и при . любой скорости передачи информации в канале, после исключени  служебных неиспользуемых и синхропозиций, можно определить фиксированное количество позиций между позици ми данного канала .
Таким образом дл  выделени  информации любого канала необходимо найти одну из позиций данного канала в цикле, а затем считывать канальные позиции через соответствую- 0 щее число бит.
Дл  исключени  служебных, неиспользуемых и синхропозиций в каждом канале предложенного многока- нального устройства используетс  блок 13 исключени  сигналов. Импульсы тактовой последовательности поступают на тактовьй вход счетчика 19 (фиг.2). Этот счетчик 19 отсчитыва
ет канальные позиции в цикле группового сигнала. Сигналом цикловой синхронизации с выхода приемника 2 синхросигнала счетчик 19 устанавливаетс  в ноль в начале каждого цикла. Номер очередной канальной позиции в двоичном коде подаетс  с выходом счетчика 19 на входы дешифратора 15, при этом на соответствующем выходе дешифратора 15 по вл етс  сигнал высокого уровн . Выходы дешифратора 15 соединены с информационнь ми входами блока 16 вентилей. На задающие входы блока 16 вентилей подаютс  сигналы с выхода шифратора 18. На задающем входе шифратора 18 с первого выхода клавиатурного блока 4 устанавливаетс  сигнал вида передачи и скорости передачи информации в канапе. Эти параметры определ ют номера исключаемых позиций. Сигналы вида передачи и скорости кодируютс  в шифраторе 18, и двоичное число,  вл ющеес  результатом кодировани , устанавливаетс  на задающих входах блока 16 вентилей. Сигнал высокого уровн  проходит на выходе блока 16 вентилей с соответствующего выхода дешифратора 15, если данна  канальна  позици  разрешена и не проходит, если она должна быть исключена. Выход блока 16 вентилей соединен с первым входом элемента И 17. На второй вход элемента И 17 подаетс  за- держанна  элементом 14 задержки пос- ледовательность тактовых импульсов. Длительность задержки выбираетс  такой, чтобы на первом входе элемента И 17 успел установитьс  уровень сигнала с выхода блока 16 вен- тилей. С выхода элемента И 17 С1Ш- маетс  последовательность тактовых импульсов с исключенными служебными неиспользуемыми и синхропозици ми.
На счетный вход счетчика 10 подаютс  тактовые импульсы с иск- люченными служебными, неиспользуемыми и синхропозици ми с выхода блока 13 исключени  сигналов. Этот счетчик 10 устанавливаетс  в ноль сигналом цикловой синхронизации, т.е в начало каждого цикла. Счетчик 19 отсчитывает информационные позиции цикла. На выходе счетчика 10 по в
л етс  в двоичном коде номер очереД- 55 распределение временных сдвигов, ного канала. Этот номер подаетс  на сформированных в передающем устрой- вторые входы первого блока 8 сравнени  и вторые входы второго блока 9
стве. Запись и считывание осуществл  ютс  сигналом с соответствующего так тового выхода генераторного блока 3
сравнени . На первых входах первого
5
с 0 5 0 5 0
5 0
0
блока 8 сравнени  установлено двоичное число с выхода первого шифратора 6. Это число определ етс  количеством канальных позиций между позици ми канала , выводимого на данный тракт. На входе первого шифратора 6 с клавиатурного блока 4 задаютс  вид передачи и скорость передачи информации в канале. Когда счетчик 10 отсчитывает данное число канальных позиций, на выходе пер- вого блока 8 сравнени  по вл етс  сигнал который подаетс  на второй вход элемента ИЛИ П и с выхода элемента ИЛИ 11 сбрасывает в ноль счетчик 10. Затем счетчик 10 снова начинает отсчитывать информационные позиции.
Номер канала, выводимого на данный выходной тракт, устанавливаетс  переключател ми клавиатуры блока 4 и подаетс  на вход второго шифратора 7 , где преобразуетс  в двоичный код. ..
с выходов второго шифратора 7 двоичный код номера канала поступает на первые входы второго блока 9 сравнени .
При совпадении номера заданного канала на выходах второго шифратора 7 с /номером очередной канальной позиции , установленным на выходах счетчика 10, на выходе второго блока 9 у сравнени  по вл етс  сигнал, который подаетс  на стробирующий вход блока 12 синхронного сопр жени .
Этот сигнал разрешает прохождение информации из преобра.зовател  1 кода в блок 12 синхронного сопр жени .
Таким образом, в блок 12 синхронного сопр жени  выводитс  информаци  канала, номер которого задан переключател ми клавиатурного блока 4 дл  данного выходного тракта.
Блок 12 синхронного сопр жени  восстанавливает первоначальную скорость информационного сигнала путем записи информации запоминаюшдй блок (не показан), вход щий в состав блока 12 синхронного сопр жени , и счи- ть1вани  с частотой, равной частоте на входе аппаратуры объединени . При этом осуществл етс  равномерное
распределение временных сдвигов, сформированных в передающем устрой-
стве. Запись и считывание осуществл ютс  сигналом с соответствующего тактового выхода генераторного блока 3.

Claims (2)

  1. Формула изобретени 
    1, Многоканальное устройство дл  приема дискретной информации, содержащее клавиатурный блок и последовательно соединенные преобразователь кода, приемник синхросигнала и генераторный блок, тактовый вход которого соединен с тактовым выходом преобразовател  кода и с тактовым входом приемника синхросигнала, а в каждом канале - блок синхронного сопр жени , к информационному и тактовому входам которого подключены соответственно информацнонньй выход преобразовател  кода и выход генераторного блока, отличающеес  тем, что, с целью повышени  верности приема, в каждый из. каналов введены два шифратора, блок исключени  сигналов, два блока сравнени  и последовательно соединенные элемент ИЛИ и счетчик, к счетному входу которого подключен выход блока исключени  сигналов, тактовый и информационный входы которого соединены соответственно с тактовым выходом преобразовател  кода и с выходом приемника синхросигнала, который подключен к первому входу элемента ИЛИ, второй вход которого соединен с выходом первого блока сравнени .
    Г
    L.
    Редактор Н.Лазаренко
    Фиг.2
    Составитель А.Москевич Техред Л. Сердюков а
    Заказ 238/59Тираж 639Подписное
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д.4/5
    Производственно-полиграфическое предпри тие, г.Ужгород, ул,Проектна ,4
    к входам которого подключены выходы счетчика и первого шифратора, вход которого соединен с сигнальным входом блока исключени  сигналов, при этом выходы второго шифратора и счетчика подключены к входам второго блока сравнени , выход которого соединен со стробирующим входом блока синхронного сопр жени , а соответ- ствуюпще выходы клавиатурного блока подключены к входам первого и второго шифраторов.
  2. 2. Устройство по п.1, о т л и - чающеес  тем, что блок исклю- чени  сигналов содержит имфратор, блок вентилей, счетчик, дешифратор и последовательно соединенные элемент задержки и элемент И, к второму входу которого подключен выход блока вентилей, входы которого соединены с выходами дершфратора, к входам которого подключены выходы счетчика, и с выходами, шифратора, вход которого  вл етс  сигнальным входом блока исключени  сигналов, тактовым и информационным входами которого  вл ютс  соответственно тактовый и уста- ковочный счетчика, при этом тактовый вход счетчика соединен с входом элемента .задержки, а выход элемента И  вл етс  выходом блока исключени  сигналов.
    0
    5
    0
    J
    Корректор 0.Лугова 
SU853954455A 1985-09-16 1985-09-16 Многоканальное устройство дл приема дискретной информации SU1292200A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853954455A SU1292200A1 (ru) 1985-09-16 1985-09-16 Многоканальное устройство дл приема дискретной информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853954455A SU1292200A1 (ru) 1985-09-16 1985-09-16 Многоканальное устройство дл приема дискретной информации

Publications (1)

Publication Number Publication Date
SU1292200A1 true SU1292200A1 (ru) 1987-02-23

Family

ID=21197691

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853954455A SU1292200A1 (ru) 1985-09-16 1985-09-16 Многоканальное устройство дл приема дискретной информации

Country Status (1)

Country Link
SU (1) SU1292200A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Левин Л.С. и др. Цифровые системы передачи информации. М.: Радио и св зь, 1982, с. 87. *

Similar Documents

Publication Publication Date Title
US4759018A (en) Higher order digital transmission system including a multiplexer and a demultiplexer
US4215369A (en) Digital transmission system for television video signals
US4520480A (en) Digital transmission system
US3909541A (en) Low-speed framing arrangement for a high-speed digital bitstream
GB2191913A (en) A multiplexing demultiplexing arrangement for a digital transmission system
US3953673A (en) Digital data signalling systems and apparatus therefor
US4271509A (en) Supervisory signaling for digital channel banks
US3627946A (en) Method and apparatus for encoding asynchronous digital signals
US3602647A (en) Control signal transmission in time division multiplex system communications
US3710056A (en) Time-division multiplex delta-modulation communication system
US5625418A (en) Method and arrangement for inserting frame markers in data for transmission and for retrieving the data with the aid of such frame markers
US3065303A (en) Input i
US3892923A (en) Supervision arrangement for a pulse code-modulation system
SU1292200A1 (ru) Многоканальное устройство дл приема дискретной информации
US3377585A (en) Telemetering decoder system
US4498170A (en) Time divided digital signal transmission system
IE44901B1 (en) Improvements in or relating to digital transmission
AU596973B2 (en) Higher order digital transmission system including a multiplexer and a demultiplexer
US4736372A (en) Method and apparatus of transmission for a digital signal
US4498167A (en) TDM Communication system
US4057797A (en) All digital delta to PCM converter
US3663761A (en) Time division multiplex transmission system
WO1999022472A1 (en) Technique to encode multiple digital data streams in limited bandwidth for transmission in a single medium
US3336578A (en) Detector of aperiodic diphase marker pulses
US3508006A (en) Time division multiplex transmission systems